您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 电子技术资料b.pdf

  2. 1. 滤波电容,去耦电容,旁路电容 2. 电容特性 3. 电容滤波电路
  3. 所属分类:专业指导

    • 发布日期:2009-07-04
    • 文件大小:510kb
    • 提供者:mxy520
  1. 电磁兼容与PCB设计技术 EMC and PCB Design Technology

  2. 课程共包括九章: 电磁兼容概论 PCB 中的电磁兼容 元件与电磁兼容 信号完整性分析 EMC 抑制的基本概念 旁路和去耦 阻抗控制和布线 静电放电抑制的基本概念 电磁兼容标准与测试
  3. 所属分类:专业指导

    • 发布日期:2011-06-05
    • 文件大小:13mb
    • 提供者:ccfeng2008
  1. 高速DSP系统设计的关键技术及其在电源噪声中的问题分析.pdf

  2. 高速DSP系统设计的关键技术及其在电源噪声中的问题分析pdf,具有较高时钟率和速度的高速DSP系统设计正在变得日益复杂。结果,增加了噪声源数。现在,高端DSP的时钟率(1GHz)和速度(500MHZ)产生可观的谐波,这些是由于PCB线迹的作用如同天线所致。由此引起的噪声使音频、视频、图像和通信功能降低并对达到FCC/CE商标认证造成问题。为了降低电源噪声,对于高速DSP系统设计人员来讲,识别和找出可能的噪声原因以及采用良好的高速设计实践是关键。本文说明交扰、锁相环(PLL)、去耦/体电容器在降低
  3. 所属分类:其它

    • 发布日期:2019-09-14
    • 文件大小:199kb
    • 提供者:weixin_38743481
  1. 滤波电容_旁路电容和去耦电容的作用和选择

  2. 模拟电子技术方面的滤波电容_旁路电容和去耦电容的作用和选择
  3. 所属分类:硬件开发

    • 发布日期:2015-09-20
    • 文件大小:62kb
    • 提供者:wuxiekejihjl
  1. 去耦技术(MT-101)中文

  2. 由ADI的MT-101翻译过来的,主要讲解电路板上的去耦方法。
  3. 所属分类:硬件开发

    • 发布日期:2012-07-18
    • 文件大小:2mb
    • 提供者:zhihaiwang
  1. “去耦技术”

  2. 在电路板设计去中实现去耦,进行说明,英文的
  3. 所属分类:C/C++

    • 发布日期:2012-02-26
    • 文件大小:954kb
    • 提供者:lieren8888
  1. PCB技术中的PCB布局时去耦电容摆放经验分享

  2. 对于电容的安装,首先要提到的就是安装距离。容值最小的电容,有最高的谐振频率,去耦半径最小,因此放在最靠近芯片的位置。容值稍大些的可以距离稍远,最外层放置容值最大的。但是,所有对该芯片去耦的电容都尽量靠近芯片。 下面的图1就是一个摆放位置的例子。本例中的电容等级大致遵循10倍等级关系。 还有一点要注意,在放置时,最好均匀分布在芯片的四周,对每一个容值等级都要这样。通常芯片在设计的时候就考虑到了电源和地引脚的排列位置,一般都是均匀分布在芯片的四个边上的。因此,电
  3. 所属分类:其它

    • 发布日期:2020-10-15
    • 文件大小:154kb
    • 提供者:weixin_38663167
  1. 电源技术中的印制板电源完整性及去耦电容优化

  2. 电源完整性和信号完整性,在电路板设计中的重要程度不言而喻,本文简单介绍了电源完整性的仿真,在得到电源的阻抗曲线后,如何设置去耦电容,降低其在整个工作频段中的阻抗,从而达到降低EMI的目的。 首先,我们选择一块电路板。版图是公司的,所以这里涂黑了,大概知道是块板子就行了。 我们选择一条5V的USB的走线,电源由右上角馈入,在左下角经过了4颗电容后到达USB接口。 按照USB的标准,目前USB3.0的传输速度受硬盘影响,最高不超过1Gb
  3. 所属分类:其它

    • 发布日期:2020-10-15
    • 文件大小:309kb
    • 提供者:weixin_38722193
  1. 基础电子中的去耦电容及其与旁路电容的区别

  2. 滤波电容用在电源整流电路中,用来滤除交流成分。使输出的直流更平滑。   去耦电容用在放大电路中不需要交流的地方,用来消除自激,使放大器稳定工作。   旁路电容用在有电阻连接时,接在电阻两端使交流信号顺利通过。(更多电容基础知识,尽在维库技术资料网 http://www.dzsc.com/data)   1.关于去耦电容蓄能作用的理解   1)去耦电容主要是去除高频如RF信号的干扰,干扰的进入方式是通过电磁辐射。而实际上,芯片附近的电容还有蓄能的作用,这是第二位的。   你可以把总电源看
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:79kb
    • 提供者:weixin_38571878
  1. 模拟技术中的去耦电容器是否真的有必要?

  2. 在担任应用工程师之前,我是 IC 测试开发工程师。我的项目之一是对 I2C 温度传感器进行特性描述。在编写一些软件之后,我手工焊接了一个原型设计电路板。由于时间仓促,我省去了比较麻烦的去耦电容器。谁会需要它呢,对吧?   我收集数据大概有一个星期了,但获得的任何结果都无法与预期结果相匹配。于是我做了大量更改,试图提升性能,但都没有效果。最后,我决定添加一个去耦电容器,不出所料,问题解决了。   这让我不禁思考,会不会总是需要使用去耦电容器?它的作用到底是什么?   要回答这个问题,需要考证
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:165kb
    • 提供者:weixin_38663526
  1. PCB技术中的高速电路去耦和旁路特性

  2. 什么是去耦和旁路?去耦和旁路可以防止能量从一个电路传播到另一个电路上去,进而提高电源分配系统的质量。   回顾前面章节的介绍,可知数字逻辑电路通常涉及两个可能的状态,“0”和“I”(参考图3-1所示数字信号电平模型)。设置和检查这两个状态是通过元件内部的开关来实现的,它确定了该器件是否在逻辑“低”或逻辑“高”。这些逻辑元件确定某一状态需要一定的时间间隔。为了保证状态被稳定地读取,第3章引入了建立时间裕量和保持时间裕量,这两个量防止了误触发,确保了信号的完整性。   但是,光有充足的保持时间是
  3. 所属分类:其它

    • 发布日期:2020-11-16
    • 文件大小:53kb
    • 提供者:weixin_38513669
  1. PCB技术中的去耦和旁路电路的能量储存

  2. 因为电容器的基本功能是储存电荷,所以理想的去耦电容器可以提供逻辑装置进行状态变换时所需的所有电流。   其中,ΔI为转换电流;ΔV为允许供电电压的改变(波动);ΔT为切换时间。   例:如果设计中允许供电电压的波动为100mV;切换时间为10ns;转换电流为20mA;请问需要选用多大的去耦电容?由下式:   可知,选用0.002llF或2000 pF的去耦电容即可。   去耦电容的频率响应依赖于对电流突变的需要。在慢速转换时,电源和接地层间的低频阻抗决定了电压变化的多少;在快速转
  3. 所属分类:其它

    • 发布日期:2020-11-16
    • 文件大小:42kb
    • 提供者:weixin_38723461
  1. PCB技术中的去耦电容的选择举例

  2. 在高速时钟电路中,尤其要注意元件的RF去耦问题。究其原因,主要是因为元件会把一部分能量耦合到电源/地系统之中。这些能量以共模或差模RF的形式传播到其他部件中。陶瓷片电容需要比时钟电路要求的自激频率更大的频率,这样可选择一个自激频率在10~30 MHz,边沿速率是2 ns或者更小的电容。同理可知,由于许多PCB的自激范围是200~400 MHz,当把PCB结构看做一个大电容时,可以选用适当的去耦电容,增强EMI的抑制。表5-1和表5-2所示给出了电容选择方面有用的数据。从这两个表中,可以知道由于引
  3. 所属分类:其它

    • 发布日期:2020-11-16
    • 文件大小:158kb
    • 提供者:weixin_38661008
  1. PCB技术中的去耦和旁路电路特性

  2. 在电容器中,介质材料决定了自谐振频率的零点值。所有介质材料都是温度敏感的。电容器的电容值将随环境温度的变化而改变。在特定温度下,电容值大量改变可能导致运行性能的降低,或作为旁路和去耦电容作用时,失去部分运行性能c介质材料的温度特性越稳定,电容器的工作特性就越好。   除了介质材料的温度敏感性外,在所考虑的运行频率下,等效串联电感(ESL)和等效串联电阻(ESR)必须要很小。前面讨论电容阻抗特性的时候讲过,ESL的作用等同于寄生电感器,而ESR的作用等同于寄生电阻,他们都与电容器串联。表面安装电
  3. 所属分类:其它

    • 发布日期:2020-11-16
    • 文件大小:41kb
    • 提供者:weixin_38517904
  1. PCB技术中的去耦和旁路电路属性—谐振

  2. 当选择旁路和去耦电容时,会牵涉到计算电容器的充、放电自谐振频率,这可通过逻辑系列结合所使用的时钟速度计算。电容器的电容值选择还是必须根据该电容器在电路中的容抗。低于谐振频率以下,电容器表现为容性,高于谐振频率以上,电容器表现为感性。如表1所示,描述了两种类型的陶瓷电容器的自谐振频率,其中一种是标准的0.25 In引线类型,另一种是表面安装类型。可从表中发现,表面安装电容器的自谐振频率比标准的0.25 In引线类型的要高很多。这种更高的自谐振频率是因为它有更低的引线电感,更小的封装尺寸。如表5-2
  3. 所属分类:其它

    • 发布日期:2020-11-16
    • 文件大小:113kb
    • 提供者:weixin_38747233
  1. 元器件应用中的去耦电容对ΔI噪声电流的抑制作用

  2. 在电子线路设计中,经常采用去耦技术阻止能量从一个电路传输到另一个电路。在电路中,当CMOS逻辑器件的众多信号引脚同时发生“0”和“1”翻转时,无论是否接有容性负载,都会产生很大的ΔI噪声电流,使得器件外部的电源电压发生突变,上文已经有详细地分析。常用的解决方案是采用去耦技术来保证直流工作电压的稳定性,以确保各逻辑器件正常工作。一般是选择安装去耦电容来提供一个电流源,以补偿逻辑器件工作时所产生的ΔI噪声电流,从而造成电源电压的波动。从另外一个角度来说,由于电路中电源线和地线结构表现为一个感性阻抗,
  3. 所属分类:其它

    • 发布日期:2020-11-15
    • 文件大小:34kb
    • 提供者:weixin_38726712
  1. 元器件应用中的去耦电容和旁路电容的区别

  2. 旁路电容不是理论概念,而是一个经常使用的实用方法,在50--60年代,这个词也就有它特有的含义,现在已不多用。电子管或者晶体管是需要偏置的,就是决定工作点的直流供电条件。例如电子管的栅极相对于阴极往往要求加有负压,为了在一个直流电源下工作,就在阴极对地串接一个电阻,利用板流形成阴极的对地正电位,而栅极直流接地,这种偏置技术叫做“自偏”,但是对(交流)信号而言,这同时又是一个负反馈,为了消除这个影响,就在这个电阻上并联一个足够大的点容,这就叫旁路电容。后来也有的资料把它引申使用于类似情况。  
  3. 所属分类:其它

    • 发布日期:2020-11-22
    • 文件大小:62kb
    • 提供者:weixin_38665490
  1. 通过使用磁性超材料抑制近场磁耦合来实现具有共享基板的贴片天线阵列的去耦技术

  2. 通过使用磁性超材料抑制近场磁耦合来实现具有共享基板的贴片天线阵列的去耦技术
  3. 所属分类:其它

  1. 运放电源去耦旁路措施

  2. 运放电源去耦旁路措施、电子技术,开发板制作交流
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:45kb
    • 提供者:weixin_38645434
  1. 去耦电容及其与旁路电容的区别

  2. 滤波电容用在电源整流电路中,用来滤除交流成分。使输出的直流更平滑。   去耦电容用在放大电路中不需要交流的地方,用来消除自激,使放大器稳定工作。   旁路电容用在有电阻连接时,接在电阻两端使交流信号顺利通过。(更多电容基础知识,尽在维库技术资料网 https://www.dzsc.com/data)   1.关于去耦电容蓄能作用的理解   1)去耦电容主要是去除高频如RF信号的干扰,干扰的进入方式是通过电磁辐射。而实际上,芯片附近的电容还有蓄能的作用,这是第二位的。   你可以把总电源
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:79kb
    • 提供者:weixin_38739044
« 12 3 4 5 6 7 8 »