您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于FPGA的UART控制器的实现

  2. 本次课题是基于FPGA的UART控制器的实现,FPGA是英文Field Programmable Gate Array的缩写,即现场可编程门阵列,它是在PAL、GAL、EPLD等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中 的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。FPGA(现场可编程门阵列)是专用集成电路(ASIC)中集成度高的一种,用户可对FPGA内部的逻辑模块和I/O模块重新配置,以实现用户的逻辑,因而也被用
  3. 所属分类:硬件开发

    • 发布日期:2009-05-26
    • 文件大小:117kb
    • 提供者:miner2lanlan
  1. FPGA和DSP技术

  2. 本次能力拓展训练主要介绍了FPGA和DSP技术的一点简单的知识。FPGA是英文Field Programmable Gate Array的缩写,即现场可编程门阵列,它是在可编程阵列逻辑PAL(Programmable Array Logic)、门阵列逻辑GAL(Gate Array Logic)、可编程逻辑器件PLD(Programmable Logic Device)等可编程器件的基础上进一步发展的产物,DSP(digital singnal processor)是一种独特的微处理器,是以数
  3. 所属分类:硬件开发

    • 发布日期:2009-11-29
    • 文件大小:3mb
    • 提供者:yao06031989
  1. 基于FPGA技术的存储器设计及其应用

  2. 复杂可编程逻辑器件——FPGA技术在近几年的电子设计中应用越来越广泛。FPGA具有的硬件逻辑可编程性、大容量、高速、内嵌存储阵列等特点使其特别适合于高速数据采集、复杂控制逻辑、精确时序逻辑等场合的应用。 而应用FPGA中的存储功能目前还是一个较新的技术。本文将介绍在FPGA中构造存储器的方法,特别是结合高速数据采集的特点重点描述双端口RAM的构造方法及其应用。
  3. 所属分类:硬件开发

    • 发布日期:2009-12-19
    • 文件大小:242kb
    • 提供者:boiver
  1. FPGA与cpld的比较

  2. CPLD/FPGA既继承 ASIC的大规模、高集成度、高可靠性的优点,又克服普通ASIC设计周期长、投资大、灵活性差的缺点,逐步成为复杂数字逻辑电路设计的首选器件。FPGA和 CPLD都是可编程逻辑器件,两者之间是有差别的。
  3. 所属分类:硬件开发

    • 发布日期:2010-04-03
    • 文件大小:162kb
    • 提供者:jingbaohong7481
  1. FPGA的现状与发展趋势

  2. FPGA是英文Field Programmable Gate Array(现场可编程门阵列)的缩写,它是在PAL、GAL、PLD等可编程器件的基础上进一步发展的产物,是专用集成电路(ASIC)中集成度最高的一种。FPGA的发展趋势,呵呵
  3. 所属分类:硬件开发

    • 发布日期:2010-05-01
    • 文件大小:472kb
    • 提供者:jxl693946569
  1. FPGA现状与发展,阐述了目前主流FPGA系列即Xilinx系列、Altera系列

  2. 文章分析了FPGA的发展历史,详细阐述了目前主流FPGA系列即Xilinx系列、Altera系列 的产品特点,最后概述了FPGA的发展方向。FPGA今后主要朝高集成度、高速度、低功耗、低价 格、系统集成方向发展。
  3. 所属分类:硬件开发

    • 发布日期:2010-05-06
    • 文件大小:472kb
    • 提供者:hanping_2010
  1. FPGA 设计常用的四种思想与技巧

  2. FPGA 设计常用的四种思想与技巧 本文讨论的四种常用 FPGA/CPLD 设计思想与技巧:乒乓操作、串并转换、流水线操作、数据接口同步化,都是 FPGA/CPLD 逻辑设计的内在规律的体现,合理地采用这些设计思想能在FPGA/CPLD 设计工作种取得事半功倍的效果。 FPGA/CPLD 的设计思想与技巧是一个非常大的话题,由于篇幅所限,本文仅介绍一些常用的设计思想与技巧,包括乒乓球操作、串并转换、流水线操作和数据接口的同步方法。希望本文能引起工程师们的注意,如果能有意识地利用这些原则指导日后
  3. 所属分类:硬件开发

    • 发布日期:2010-05-16
    • 文件大小:107kb
    • 提供者:flyawayboy
  1. FPGA设计中的时钟探讨与详解

  2. FPGA设计中的时钟探讨与详解。 FPGA设计中的时钟探讨与详解。
  3. 所属分类:硬件开发

    • 发布日期:2010-08-18
    • 文件大小:211kb
    • 提供者:jm1231
  1. 从零开始FPGA最小系统设计

  2. 从零开始FPGA最小系统设计。FPGA相关知识的大演练。讲解不错。
  3. 所属分类:硬件开发

    • 发布日期:2010-08-28
    • 文件大小:1mb
    • 提供者:jm1231
  1. FPGA嵌入式设计中的常见问题总结

  2. FPGA嵌入式设计中的常见问题总结。FPGA嵌入式设计中的常见问题总结。
  3. 所属分类:硬件开发

    • 发布日期:2010-08-30
    • 文件大小:2mb
    • 提供者:jm1231
  1. FPGA很有价值的VHDL编程实例(word)

  2. FPGA很有价值的VHDL编程实例(word)。 FPGA很有价值的VHDL编程实例(word)。
  3. 所属分类:硬件开发

    • 发布日期:2010-09-01
    • 文件大小:349kb
    • 提供者:jm1231
  1. FPGA入门及深入探讨

  2. FPGA的学习,向往大家一起来分享。FPGA工程师待遇很不错哦!
  3. 所属分类:硬件开发

    • 发布日期:2010-09-05
    • 文件大小:2mb
    • 提供者:PBAQL2596
  1. FPGA开发全攻略,从基础入手,使用Verolog语言进行FPGA编程学习与实践

  2. FPGA开发全攻略,从基础入手,使用Verolog语言进行FPGA编程学习与实践。FPGA(Field-Programmable Gate Array),即现场可编程门阵列,它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。
  3. 所属分类:硬件开发

    • 发布日期:2010-10-12
    • 文件大小:10mb
    • 提供者:tamphoenix
  1. FPGA__xilinx管脚说明,设计必备。。

  2. 很不错的,希望对大家有用。管脚说明,初学者尤其重要。FPGA博大精深,希望大家好好学习,前途大大的哦
  3. 所属分类:硬件开发

    • 发布日期:2011-01-12
    • 文件大小:169kb
    • 提供者:dingchaoxkd
  1. ARM、DSP、FPGA的技术特点和区别

  2. ARM(Advanced RISC Machines)是微处理器行业的一家知名企业,设计了大量高性能、廉价、耗能低的RISC处理器、相关技术及软件。DSP(digital singnal processor)是一种独特的微处理器,有自己的完整指令系统,是以数字信号来处理大量信息的器件。FPGA是英文Field Programmable Gate Array(现场可编程门阵列)的缩写,它是在PAL、GAL、PLD等可编程器件的基础上进一步发展的产物,是专用集成电路(ASIC)中集成度最高的一种
  3. 所属分类:硬件开发

    • 发布日期:2011-02-25
    • 文件大小:32kb
    • 提供者:zbx2009
  1. 总线数据宽度可配置DDR传输的FPGA设计与实现

  2. 基于FPGA的DDR的设计的实现必看。FPGA的设计中存储空间DDR的设计实现
  3. 所属分类:硬件开发

    • 发布日期:2011-05-08
    • 文件大小:218kb
    • 提供者:danxin02140
  1. FPGA设计的四种常用思想与技巧

  2. 本文讨论的四种常用 FPGA/CPLD 设计思想与技巧:乒乓操作、串并转换、流水线操作、数据接口同步化,都是 FPGA/CPLD 逻辑设计的内在规律的体现,合理地采用这些设计思想能在FPGA/CPLD 设计工作种取得事半功倍的效果。 FPGA/CPLD 的设计思想与技巧是一个非常大的话题,由于篇幅所限,本文仅介绍一些常用的设计思想与技巧,包括乒乓球操作、串并转换、流水线操作和数据接口的同步方法。希望本文能引起工程师们的注意,如果能有意识地利用这些原则指导日后的设计工作,将取得事半功倍的效果
  3. 所属分类:硬件开发

    • 发布日期:2011-09-09
    • 文件大小:106kb
    • 提供者:askw2008
  1. 基于ARM和FPGA数控信号发生器的设计

  2. 本设计以ARM为核心,控制FPGA实现直接数字频率合成功能。FPGA内部的地址累加器作为相位数据,以查表方式得到幅度数据,通过高速D/A转换器和高速运放得到所需输出信号波形。输出信号的幅度调节则由模拟开关控制电阻网路实现。系统采用串行键盘进行参数设置,由LCD实时显示输出波形及设置信息。FPGA基准时钟采用51.2MHz有源晶振,通过FPGA内部锁相环,为系统提供140.8MHz的高频时钟信号。
  3. 所属分类:嵌入式

  1. 基于FPGA和ARM的现场总线设备

  2. 根据现场总线的特点,提出一种基于现场可编程逻辑门阵列(FPGA)和高级精简指令集机器(ARM)的现场总线设备设计框架。FPGA负责完成协议栈链路下层逻辑和物理线路控制逻辑,该部分功能有严格的时延限制,ARM负责完成协议栈链路上层逻辑和网络层以上所有层逻辑,该部分功能有稍微宽松的时延限制。实验结果表明,该设计框架能够满足通信、互联和实时性要求。
  3. 所属分类:嵌入式

  1. FPGA布局布线开源软件VPR4

  2. FPGA布局布线开源软件VPR4和相应的说明文档。FPGA布局布线开源软件VPR4和相应的说明文档。
  3. 所属分类:硬件开发

    • 发布日期:2011-12-11
    • 文件大小:329kb
    • 提供者:ahhfdkx
« 12 3 4 5 6 7 8 9 10 ... 50 »