您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 一种基于FPGA的高速误码测试仪的设计

  2. 摘要:误码测试仪是检测通信系统可靠性的重要设备。传统的误码测试仪基于CPLD和CPU协同工作,不仅结构复杂,价格昂贵,而且不方便携带。基于FPGA的高速误码测试仪,采用FPGA来完成控制和测试模块的一体化设计,提高了
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:340kb
    • 提供者:weixin_38606041
  1. EDA/PLD中的高速突发模式误码测试仪的FPGA实现方案

  2. 摘要:突发模式误码测试仪与一般连续误码测试仪不同,其接收端在误码比对前要实现在十几位内,对具有相位跳变特点的信号进行时钟提取和数据恢复,并且在误码比对时须滤除前导码和定界符,仅对有效数据进行误码统计。本文提出一种基于FPGA实现的高速突发模式误码测试仪设计方案,并介绍该方案的总体设计过程,以及FPGA中主要功能逻辑模块的工作原理和控制系统的设计。该测试仪应用于1.25 GHz GPON系统突发式光接收模块的误码测试中,具有较好的性能和实际意义。   引言   无源光网络PON以其独特的优势在
  3. 所属分类:其它

    • 发布日期:2020-11-06
    • 文件大小:235kb
    • 提供者:weixin_38516270
  1. 电子测量中的基于FPGA的误码率测试仪的设计与实现

  2. 基于FPGA的误码率测试仪的设计与实现 摘 要: 本文提出了一种使用FPGA 实现误码率测试的设计及实现方法。该设计可通过FPGA 内建的异步串行接口向主控计算机传递误码信息,也可以通过数码管实时 显示一段时间内的误码率。文章先介绍了系统构成和工作流程,然后重点分析了关键技术的实现。 关键词: 误码测试,现场可编程门阵列 1、 概述 在通信系统的设计实现过程中,都需要测试系统的误码性能。而常见的误码率测试仪多数专用于测试各种标准高速信道,不便于测试实际应用中大量的专用信道,并且
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:93kb
    • 提供者:weixin_38612437
  1. 高速突发模式误码测试仪的FPGA实现方案

  2. 摘要:突发模式误码测试仪与一般连续误码测试仪不同,其接收端在误码比对前要实现在十几位内,对具有相位跳变特点的信号进行时钟提取和数据恢复,并且在误码比对时须滤除前导码和定界符,仅对有效数据进行误码统计。本文提出一种基于FPGA实现的高速突发模式误码测试仪设计方案,并介绍该方案的总体设计过程,以及FPGA中主要功能逻辑模块的工作原理和控制系统的设计。该测试仪应用于1.25 GHz GPON系统突发式光接收模块的误码测试中,具有较好的性能和实际意义。   引言   无源光网络PON以其独特的优势在
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:313kb
    • 提供者:weixin_38751861