您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于FPGA的数字多道脉冲幅度分析器硬件设计方案

  2. 本文提出了一种基于FPGA的数字核脉冲分析器硬件设计方案。该方案在单片FPGA中实现了多道脉冲幅度的数字分析功能,通过软件功能仿真和实际运行,说明了数字多道脉冲幅度分析器硬件设计的可行性,将FPGA 应用到数字能谱测量系统能充分发挥其并行处理优势,并能有效降低硬件电路设计的复杂度。
  3. 所属分类:其它

    • 发布日期:2020-08-27
    • 文件大小:340kb
    • 提供者:weixin_38624628
  1. FPGA数字核脉冲分析器硬件设计解析

  2. 本文提出了一种基于FPGA的数字核脉冲分析器硬件设计方案。该方案在单片FPGA中实现了多道脉冲幅度的数字分析功能,通过软件功能仿真和实际运行,说明了数字多道脉冲幅度分析器硬件设计的可行性,将FPGA应用到数字能谱测量系统能充分发挥其并行处理优势,并能有效降低硬件电路设计的复杂度。
  3. 所属分类:其它

    • 发布日期:2020-08-30
    • 文件大小:142kb
    • 提供者:weixin_38518668
  1. 一种多道脉冲幅度分析器的实现方案

  2. 在计算机的存储器中开辟一个数据缓冲区,数据缓冲区内有2n个计数器,每一个脉冲幅度间隔在数据缓冲区内部有一个对应的计数器。多道脉冲幅度分析时,可在微处理器的控制下,将被分析的脉冲信号首先送往模数变换器,经A/D变换形成一个代表脉冲幅度的数字量(道址)。然后用微处理器将该数字量变换成所对应的计数器地址。并使该地址对应的计数器内容加一(反映该道计数加一)。这样,经过一段时间的测量,存储器内计数器缓冲中各计数器计数的多少就可反映输入脉冲的幅度分布。
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:183kb
    • 提供者:weixin_38525735
  1. 基于FPGA的数字多道脉冲幅度分析器硬件设计方案

  2. 导读:本文提出了一种基于FPGA的数字核脉冲分析器硬件设计方案。该方案在单片FPGA中实现了多道脉冲幅度的数字分析功能,通过软件功能仿真和实际运行,说明了数字多道脉冲幅度分析器硬件设计的可行性,将FPGA 应用到数字能谱测量系统能充分发挥其并行处理优势,并能有效降低硬件电路设计的复杂度。   在此基础上通过电路设计建立了数字化能谱测量实验装置,实测了137Cs的能谱,测量结果与相同条件下的模拟能谱仪的实测谱完全吻合。由此证明基于FPGA的数字多道脉冲幅度分析器硬件设计方案的正确可行,具有实用性
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:175kb
    • 提供者:weixin_38656142
  1. 基于FPGA的数字多道脉冲幅度分析器硬件设计方案

  2. 导读:本文提出了一种基于FPGA的数字核脉冲分析器硬件设计方案。该方案在单片FPGA中实现了多道脉冲幅度的数字分析功能,通过软件功能仿真和实际运行,说明了数字多道脉冲幅度分析器硬件设计的可行性,将FPGA 应用到数字能谱测量系统能充分发挥其并行处理优势,并能有效降低硬件电路设计的复杂度。   在此基础上通过电路设计建立了数字化能谱测量实验装置,实测了137Cs的能谱,测量结果与相同条件下的模拟能谱仪的实测谱完全吻合。由此证明基于FPGA的数字多道脉冲幅度分析器硬件设计方案的正确可行,具有实用性
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:340kb
    • 提供者:weixin_38675777