您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 可编程逻辑器件(PLD)第五章课件

  2. 主要是Verilog-HDL语言编写的交通灯程序、七段显示译码器、多功能数字钟、数字跑表、8位数字频率计、乐器演奏电路。
  3. 所属分类:交通

    • 发布日期:2009-11-17
    • 文件大小:61440
    • 提供者:kehehui81
  1. 七段译码器的设计实验

  2. 用verilog语言写的七段译码器的实验,尽管代码挺简洁的,但用处很大,对学习数字逻辑电路的同学很有帮助。
  3. 所属分类:专业指导

    • 发布日期:2012-03-31
    • 文件大小:308224
    • 提供者:ba12346
  1. 基于Verilog 的数字计频器

  2. 采用VerilogHDL语言在CPLD器件上实现了简易数字频率计的设计。测量频率在10~1MHz范围之间,该频率计能根据输入被测频率信号,自动调整测试量程进行测试并给出测试结果的BCD码及七段LED译码显示。具有体积小、可靠性高、功耗低的特点。
  3. 所属分类:专业指导

    • 发布日期:2014-03-09
    • 文件大小:529408
    • 提供者:ccyyjj123