您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. MAX+PLUS软件的使用及设计流程

  2. MAX+PLUS软件的使用及设计流程 实验一 MAX+PLUSⅡ软件的使用及设计流程 1 实验二 七段译码器的设计 6 实验三 数码管扫描显示电路 8 实验四 八位加法器的设计 10 实验五 抢答器的设计 12 实验六 六十进制计数器设计 14 实验七 秒表的设计 16 实验八 序列检测器的设计 18 实验九 数字频率计的设计 20 实验十 数字钟的设计 22 实验十一 电子琴设计 25 附录一:EDA开发套件使用说明 27
  3. 所属分类:专业指导

    • 发布日期:2009-04-29
    • 文件大小:8mb
    • 提供者:neo_matrixv
  1. 74系列芯片资料 74564 TTL 八位三态反相输出D触发器

  2. 4系列芯片功能大全 7400 TTL 2输入端四与非门 7401 TTL 集电极开路2输入端四与非门 7402 TTL 2输入端四或非门 7403 TTL 集电极开路2输入端四与非门 7404 TTL 六反相器 7405 TTL 集电极开路六反相器 7406 TTL 集电极开路六反相高压驱动器 7407 TTL 集电极开路六正相高压驱动器 7408 TTL 2输入端四与门 7409 TTL 集电极开路2输入端四与门 7410 TTL 3输入端3与非门 74107 TTL 带清除主从双J-K触发
  3. 所属分类:嵌入式

    • 发布日期:2009-05-02
    • 文件大小:120kb
    • 提供者:codychang
  1. 基于VHDL的编码器和译码器的设计

  2. 编码器与译码器是计算机电路中基本的器件,本课程设计采用EDA技术设计编码和译码器。编码器由八-三优先编码器作为实例代表,而译码器则包含三-八译码器和二-四译码器两个实例模块组成。课程设计采用硬件描述语言VHDL把电路按模块化方式进行设计,然后进行编程、时序仿真和分析等。课程设计结构简单,使用方便,具有一定的应用价值。
  3. 所属分类:嵌入式

    • 发布日期:2009-05-10
    • 文件大小:573kb
    • 提供者:qqatt070901
  1. 数字系统仿真VHDL设计课程实验

  2. 数字系统仿真VHDL设计课程实验,附实验源代码 实验一. 分频器设计 实验二. VHDL描述风格比较 实验三. 4位可逆计数器 实验四. 7段数码管译码器设计与实现 实验五. 状态机代码验证 实验六. 序列检测器的设计 实验七. 基于ROM的正弦波发生器的设计 实验八. 数字密码锁的设计与实现 实验九. 数字频率计的设计 附录. Altera DE2常用管脚
  3. 所属分类:嵌入式

    • 发布日期:2009-05-18
    • 文件大小:556kb
    • 提供者:yiyuzhiming
  1. 八三译码器 VHDL EDA

  2. 八三编码器 VHDL EDA八三编码器 VHDL EDA
  3. 所属分类:专业指导

    • 发布日期:2009-06-20
    • 文件大小:100kb
    • 提供者:ffgy5731
  1. 74系列IC带管脚图

  2. 4系列芯片功能大全 7400 TTL 2输入端四与非门 7401 TTL 集电极开路2输入端四与非门 7402 TTL 2输入端四或非门 7403 TTL 集电极开路2输入端四与非门 7404 TTL 六反相器 7405 TTL 集电极开路六反相器 7406 TTL 集电极开路六反相高压驱动器 7407 TTL 集电极开路六正相高压驱动器 7408 TTL 2输入端四与门 7409 TTL 集电极开路2输入端四与门 7410 TTL 3输入端3与非门 74107 TTL 带清除主从双J-K触发
  3. 所属分类:嵌入式

    • 发布日期:2009-07-26
    • 文件大小:687kb
    • 提供者:yan131423yong
  1. EDA实验肯定能用的到的资料

  2. 本书第一、二、三章介绍如何应用EDA工具完成电路原理图设计、印制电路板设计。目前已有很多CAD软件可以辅助进行印制电路板的设计,如ORCAD等,在此选择目前广泛使用的Protel 99SE来进行学习。第四、五、六、七、八章介绍应用EDA工具对可编程逻辑器件进行设计,包括数字电路设计方法、可编程逻辑器件、VHDL语言、EDA开发工具使用、可编程模拟器件及应用,此部分内容在编写时分别介绍了Altera公司的MAX+plusⅡ、Lattice公司的ispDesignExpert两种较新的开发系统软件
  3. 所属分类:专业指导

    • 发布日期:2009-10-29
    • 文件大小:1mb
    • 提供者:coffin2
  1. 微机原理与接口技术试题和答案(共ABC三套)

  2. 试卷编号: ( A )卷 课程编号: H61030010 课程名称: 微机原理与接口技术 考试形式: 闭卷 适用班级: 姓名: 学号: 班级: 学院: 信息工程 专业: 计算机科学技术 考试日期: 题号 一 二 三 四 五 六 七 八 九 十 总分 累分人 签名 题分 15 20 10 20 15 20 100 得分 考生注意事项:1、本试卷共 6页,请查看试卷中是否有缺页或破损。如有立即举手报告以便更换。 2、考试结束后,考生不得将试卷、答题纸和草稿纸带出考场。 一、 填空题(每空 1 分,
  3. 所属分类:嵌入式

  1. 现代通信原理实验指导书

  2. 实验一 AMI和HDB3码型变换实验 实验二 PAM编译码器系统 实验三 PCM编译码器系统 实验四 FSK传输系统实验 实验五 BPSK传输系统实验 实验六 帧成型及其传输实验 实验七 帧同步提取系统实验 实验八 电话交换呼叫处理通信系统综合实验 实验九 时分复用(TDM)通信系统综合实验 实验十 BPSK(DBPSK)调制+汉明码纠错的数字通信系统综合实验
  3. 所属分类:专业指导

    • 发布日期:2010-04-13
    • 文件大小:3mb
    • 提供者:e413danny
  1. 数字系统设 计实验指导书.doc

  2. 第一章 MAX+PLUS II开发软件简介 ................................3 1.1 MAX+PLUS 软件的功能................................................ 3 1.1.1 MAX+PLUS II的组成 ................................................. 3 1.1.2 MAX+PLUS II的VHDL设计资源 ........................
  3. 所属分类:嵌入式

    • 发布日期:2011-02-24
    • 文件大小:1mb
    • 提供者:bhanzdan
  1. 单片机部分题目整理

  2. 试画出8031和2716的连线图,要求采用三—八译码器,8031的P2.5、P2.4和P2.3参加译码,基本地址范围3000H ~ 3FFFH。该2716有没有重叠地址 使用89C51片内定时器编写一个程序,从p1.0口输出50HZ的对称方波(fosc=12MHZ)。 使用74LS164的并行输出端接8支发光二极管,利用它的串入并出功能,把发光二极管从左到右依次点亮,并反复循环。假定发光二极管为共阴极接法
  3. 所属分类:嵌入式

    • 发布日期:2011-11-22
    • 文件大小:58kb
    • 提供者:lisong6000
  1. 单片机笔试

  2. 1、简单描述一个单片机系统的主要组成模块,并说明各模块之间的数据流流向和控制流 流向。简述单片机应用系统的设计原则。(仕兰微面试题目) 2、画出8031与2716(2K*8ROM)的连线图,要求采用三-八译码器,8031的P2.5,P2.4和 P2.3参加译码,基本地址范围为3000H-3FFFH。该2716有没有重叠地址?根据是什么?若 有,则写出每片2716的重叠地址范围。(仕兰微面试题目) 3、用8051设计一个带一个8*16键盘加驱动八个数码管(共阳)的原理图。(仕兰微面试 题目) 4
  3. 所属分类:专业指导

    • 发布日期:2012-03-27
    • 文件大小:147kb
    • 提供者:huangshuisheng
  1. 现代通信原理实验指导书

  2. 第一部分 实验系统概述 1 1.1概述 1 1.2电路组成概述 1 1.3通信原理实验箱用户使用说明书 5 第二部分 现代通信原理实验 2 实验一 AMI和HDB3码型变换实验 2 一、实验目的 2 二、实验内容 2 三、实验仪器 2 四、原理与电路 2 五、实验步骤 5 六.实验报告 8 实验二 PAM编译码器系统 9 一、实验目的 9 二、实验内容 9 三、实验仪器 9 四、实验原理和电路说明 9 六、实验报告 14 实验三 PCM编译码器系统 15 一、实验原理和电路说明 15 二、实验
  3. 所属分类:专业指导

    • 发布日期:2008-11-05
    • 文件大小:3mb
    • 提供者:zhanglongji
  1. 三八译码器实验

  2. 此实验为三八译码器实验 输入为三个拨动开关(SW1,SW2,SW3) 输出为八个LED灯 实验现像: 随着三个拨动开关的组合设计,八个LED灯从第一个开始 直到最后一个被点亮,每次只点亮一个LED。 SW1 SW2 SW3 D1 D2 D3 D4 D5 D6 D7 D8 0 0 0 1 0 0 0 0 0 0 0 1 0 0 0 1 0 0 0 0 0 0 0 1 0 0 0 1 0 0 0 0 0 1 1 0 0 0 0 1 0 0 0 0 0 0 1 0 0 0 0 1 0 0 0 1 0
  3. 所属分类:其它

    • 发布日期:2015-12-24
    • 文件大小:506kb
    • 提供者:qq_33494047
  1. 单片机实验含有 电子琴演奏实 直流电机转速测量与控制实 MCS51单片机与IBM微机通

  2. 第一节 “快速入门”实验例程 实验一 WAVE6000集成开发环境的使用练习…………………………………(4) 实验二 基于WAVE6000 集成开发环境的仿真与调试………………………(9) 实验三 Keil C51集成开发环境的使用练习…………………………………(12) 实验四 伟福®仿真器基于Keil C51 集成开发环境的仿真与调试…………(18) 实验五 KEIL®仿真器基于Keil C51集成开发环境的仿真与调试……………(20) 实验六 基于键盘显示的仿真、调试与实验方法………………
  3. 所属分类:嵌入式

    • 发布日期:2008-12-21
    • 文件大小:13mb
    • 提供者:hjfzxc
  1. 简易抢答器的设计与制作

  2. 具有定时功能的八路数显抢答器的设计 摘要: 本文介绍了一种用74系列常用集成电路设计的数码显示八路抢答器的电路组成、设计思路及功能。该抢答器除具有基本的抢答功能外,还具有定时、计时和报警功能。主持人通过时间预设开关预设供抢答的时间,系统将完成自动倒计时。若在规定的时间内有人抢答,则计时将自动停止;若在规定的时间内无人抢答,则系统中的蜂鸣器将发响,提示主持人本轮抢答无效,实现报警功能。 关键词: 八路, 抢答器, 设计,定时,计时,报警 Abstract: In this paper, the
  3. 所属分类:硬件开发

    • 发布日期:2008-12-30
    • 文件大小:8kb
    • 提供者:shixinran123
  1. 八路抢答器的电路设计

  2. 一.设计题目 设计一个8路抢答器 二.设计要求 1.给定的主要器件:74LS148 、74LS573 、555 、计数器 2. 功能要求:设计一个智力竞赛抢答器,可同时共8名选手参加比赛,并具有定时抢答功能。具体功能要求如下: 基本功能: (1) 设计一个智力竞赛抢答器,可同时供8名选手或8个代表队参加比赛, (2) 主持人可以进行预置分数和加/减分控制。 (3) 抢答器具有数据锁存和显示的功能。抢答开始后,若有选手按动抢答按钮,编号立即锁存,并在LED数码管上显示出选手的编号,同时扬声器给出
  3. 所属分类:专业指导

    • 发布日期:2009-03-06
    • 文件大小:497kb
    • 提供者:lanyouyuan11
  1. 74系列3-8译码器 TM74HC138

  2. 74系列3-8译码器 TM74HC138,三输入,八输出。TM74HC138通常应用于单个三地址数据输入八译码输出的3-8译码器,也可根据使能信号特点用两个TM74HC138实现四地址数据输入和16 译码输出的 4-16 译码器,应用中未使用的使能端要处在译码有效输出使能电平状态。
  3. 所属分类:硬件开发

    • 发布日期:2019-05-06
    • 文件大小:314kb
    • 提供者:fred175320
  1. 三菱PLC程序转欧姆龙PLC程序方案.pdf

  2. 三菱PLC程序转欧姆龙PLC程序方案pdf,三菱PLC程序转欧姆龙PLC程序方案DⅣVP命令 DD命令 DDVP命令… NC命令… 95 INCP命令 96 D|NC命令 .a....::.::::““““ DNCP命令 98 DEC命令 99 DECP命令 100 DDEC命令 101 DDECP命令 102 WAND命令 103 WANDP命令 105 DAND命令 106 DANDP命令 108 WOR命令 110 WORP命令 111 DOR命令 113 DOR命令 113 DORP命令
  3. 所属分类:其它

  1. 通信与网络中的74LS138译码器

  2. 74LS138译码器得引脚图,逻辑图及功能表如下74LS138的引脚图用与非门组成的3线-8线译码器74LS1383线-8线译码器74LS138的功能表无论从逻辑图还是功能表我们都可以看到74LS138的八个输出引脚,任何时刻要么全为高电平1—芯片处于不工作状态,要么只有一个为低电平0,其余7个输出引脚全为高电平1。如果出现两个输出引脚同时为0的情况,说明该芯片已经损坏。当附加控制门的输出为高电平(S=1)时,可由逻辑图写出由上式可以看出,同时又是这三个变量的全部最小项的译码输出,所以也把这种译
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:45kb
    • 提供者:weixin_38734276
« 12 3 4 »