您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. OC门andTS门 的逻辑功能以及典型应用

  2. 以PPT的形式展示了OC门andTS门的逻辑功能以及OC门的典型应用;用OC门构成“线与”, 了解 RL对OC电路的影响; 阐述了OC门实现电平转换原理; 实现TTL与CMOS电路的接口转换电路; 三态门的典型应用; 用TS门构成总线结构;
  3. 所属分类:专业指导

    • 发布日期:2010-04-26
    • 文件大小:1048576
    • 提供者:guyueggyy
  1. VHDL Verilog 实现三态门的源程序以及testbench代码

  2. 1)VHDL 语言下同步、异步三态门的实现和仿真; 2)VerilogHDL 语言下同步、异步三态门的实现和仿真;
  3. 所属分类:嵌入式

    • 发布日期:2011-02-27
    • 文件大小:513024
    • 提供者:chenyan8189
  1. 三态门和OC门的应用

  2. 1.静态测试三态门的逻辑功能与参数的关系 2.动态测试三态门的逻辑功能。完整记录波形图。 3.静态测试OC门的逻辑功能。
  3. 所属分类:专业指导

    • 发布日期:2013-06-21
    • 文件大小:184320
    • 提供者:rebehcca
  1. i2c三态门使用(基于Verilog)

  2. i2c三态门使用(基于Verilog)
  3. 所属分类:其它

    • 发布日期:2017-04-11
    • 文件大小:9216
    • 提供者:yf869778412
  1. 集电极开路_漏极开路_推挽_上拉电阻_弱上拉_三态门_准双向口

  2. 集电极开路_漏极开路_推挽_上拉电阻_弱上拉_三态门_准双向口 讲解得超经典,不懂的同学有福了。
  3. 所属分类:硬件开发

    • 发布日期:2013-12-10
    • 文件大小:1048576
    • 提供者:must_7775734
  1. 经典 集电极开路 漏极开路 推挽 上拉电阻 弱上拉 三态门 准双向口

  2. 经典 集电极开路 漏极开路 推挽 上拉电阻 弱上拉 三态门 准双向口 详细介绍
  3. 所属分类:硬件开发

    • 发布日期:2013-11-01
    • 文件大小:1048576
    • 提供者:cocozjl2003
  1. 电极开路,漏极开路,推挽,上拉电阻,弱上拉,三态门,准双向口

  2. 集电极开路,漏极开路,推挽,上拉电阻,弱上拉,三态门,准双向口
  3. 所属分类:专业指导

    • 发布日期:2013-03-10
    • 文件大小:1048576
    • 提供者:liwenchen
  1. 三态门(三态缓冲器)的工作原理

  2. 今天介绍三态门(三态缓冲器)的工作原理,讲的很不错哦,喜欢的小伙伴快来看看。
  3. 所属分类:其它

    • 发布日期:2020-07-21
    • 文件大小:32768
    • 提供者:weixin_38628612
  1. 菜鸟初入FPGA之三态门

  2. 本文章是关于FPGA中三态门的。
  3. 所属分类:其它

    • 发布日期:2020-07-20
    • 文件大小:40960
    • 提供者:weixin_38614287
  1. 三态门的特性及其应用

  2. 本文主要介绍了一下关于三态门的特性及其应用,一起来学习一下吧
  3. 所属分类:其它

    • 发布日期:2020-07-20
    • 文件大小:23552
    • 提供者:weixin_38696339
  1. 三态门的三种输出状态

  2. 本文主要讲了一下三态门的三种输出状态,一起来学习一下
  3. 所属分类:其它

    • 发布日期:2020-07-20
    • 文件大小:26624
    • 提供者:weixin_38656064
  1. 关于三态门电路逻辑符号

  2. 本文主要讲了一下关于三态门电路逻辑符号,希望对你的学习有所帮助。
  3. 所属分类:其它

    • 发布日期:2020-07-20
    • 文件大小:15360
    • 提供者:weixin_38592502
  1. 三态门与高阻态知识

  2. 高阻态这是一个数字电路里常见的述语,指的是电路的一种输出状态,既不是高电平也不是低电平,如果高阻态再输入下一级电路的话,对下级电路无任何影响,和没接一样,如果用万用表测的话有可能是高电平也有可能是低电平,随它后面接的东西定 。三态门,是指逻辑门的输出除有高、低电平两种状态外,还有第三种状态——高阻状态的门电路。高阻态相当于隔断状态(电阻很大,相当于开路)。
  3. 所属分类:其它

    • 发布日期:2020-08-04
    • 文件大小:50176
    • 提供者:weixin_38687968
  1. 三态门在FPGA中的实现与仿真

  2. 三态门在数字电路上可以说是应用的非常广泛,特别是一些总线上的应用,因而,随着数字电路的发展,就避免不了用硬件描述语言在FPGA上来设计实现三态门。由于最近在玩摄像头,免不了的要写I2C协议,总线操作,就应用到了三态门,所以就在这好好总结一下三态门的设计实现及其仿真。
  3. 所属分类:其它

    • 发布日期:2020-08-10
    • 文件大小:115712
    • 提供者:weixin_38523728
  1. 基于三态门总线传输电路的Multisim仿真方案

  2. 本文为读者介绍了基于三态门总线传输电路的Multisim仿真方案,供读者参考学习。
  3. 所属分类:其它

    • 发布日期:2020-08-09
    • 文件大小:149504
    • 提供者:weixin_38592134
  1. 电路常识性概念之——三态门与高阻态的概念及应用

  2. 本文为读者介绍了三态门与高组态的概念以及其各自的应用,供读者参考学习。
  3. 所属分类:其它

    • 发布日期:2020-08-09
    • 文件大小:69632
    • 提供者:weixin_38651273
  1. 三态门开发板

  2. 三态门开发板
  3. 所属分类:嵌入式

    • 发布日期:2016-12-11
    • 文件大小:6291456
    • 提供者:a128251857
  1. 三态门逻辑功能的Multisim仿真方案

  2. 摘要:介绍了用Multisim仿真软件分析三态门工作过程的方法,目的是探索三态门工作波形的仿真实验技术,即用Multisim仿真软件中的字组产生器产生三态门的控制信号及输入信号,用Multisim中示波器、逻辑分析仪多踪同步
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:192512
    • 提供者:weixin_38715772
  1. EDA/PLD中的Verilog HDL的三态门

  2. 三态门有:bufif0 bufif1 notif0 notif1这些门用于对三态驱动器建模。这些门有一个输出、一个数据输入和一个控制输入。三态门实例语句的基本语法如下:tristate_gate[instance_name] (OutputA, InputB,ControlC);  第一个端口OutputA是输出端口,第二个端口InputB是数据输入,ControlC是控制输入。根据控制输入,输出可被驱动到高阻状态,即值z。对于bufif0,若通过控制输入为1,则输出为z;否则数据被传输至输出端
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:25600
    • 提供者:weixin_38731226
  1. 三态门-特殊控制开关

  2.       在比较复杂的系统中,为了能在一条传输线上传送不同部件的信号,研制了相应的逻辑器件称为三态门。三态门是一种扩展逻辑功能的输出级,也是一种控制开关。左图由恒等门和控制开关(EN为控制信号)组成的三态恒等门。在EN=0时,开关接通,三态门传输信号,输出等于输入,称为工作状态;在EN=1时,开关断开,三态门不能传输信号且有很高的输出阻抗,称为高阻态,以Z表示;。右图由非门和控制开关(EN为控制信号)组成的三态非门。在EN=0时,开关接通,三态门传输信号,输出等于输入的非,称为工作状态;在EN
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:46080
    • 提供者:weixin_38528463
« 12 3 4 5 6 7 8 9 10 ... 16 »