您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. DDS线性调频信号发生器(FPGA, VHDL)

  2. 用VHDL编写的 正弦波DDS线调频信号发生器(FPGA)。其中,rom为1/4周期波形,波形起始、终止频率在K_con.vhd模块中的f1、f2常数。步进不仅频率控制字在判断clk上升沿下一行所加的数值。本程序通过QuartusII 9.0调试通过
  3. 所属分类:电信

    • 发布日期:2011-05-28
    • 文件大小:319kb
    • 提供者:joeshardow
  1. 获取电平或者时钟信号上升或者下降沿的程序

  2. 获取时钟或者电平的上升沿或者下降沿,然后在适中的上升沿或者下降沿可以处理事件
  3. 所属分类:硬件开发

    • 发布日期:2013-12-10
    • 文件大小:2kb
    • 提供者:u013107657
  1. 取电平信号上升沿

  2. 取电平信号上升沿,宽度为一格采样时钟
  3. 所属分类:硬件开发

    • 发布日期:2015-08-05
    • 文件大小:302byte
    • 提供者:fpga_play
  1. 基于Labview只读上升沿信号

  2. 本例程是基于Labview只读上升沿信号
  3. 所属分类:其它

    • 发布日期:2016-11-03
    • 文件大小:12kb
    • 提供者:dopacai
  1. 方波信号的上升沿时间与带宽的关系

  2. 方波信号是由很多频率的正弦信号叠加而成,所以他的上升沿时间与叠加的信号频率带宽之间具有一定的关系。本文档通过C编程展示两者之间的关系。
  3. 所属分类:硬件开发

    • 发布日期:2017-11-19
    • 文件大小:316kb
    • 提供者:wangshenzhen123
  1. PLC 上升沿和下降沿触发信号函数

  2. 实用的PLC上升沿和下降沿触发信号库函数,可以用于如顺序控制、连锁控制、按键启停等设备动作较复杂的情况。
  3. 所属分类:C

    • 发布日期:2019-07-15
    • 文件大小:1kb
    • 提供者:luzhihui5885
  1. 基于Matlab的高速数字信号和雷电流的频谱分析_刘平.pdf

  2. 利用Matlab仿真软件构建含有上升沿的高速数字信号模型,并进行FFT频谱分析,比较在不同占空比、不同上升沿和下降沿的情况下信号的谐波含量,同时通过雷电流的数学建模分析其频谱所含的谐波成分,从而观察高速数字信号和雷电流对电路可能造成的影响。其研究过程有助于数字电子技术、信号处理、电磁兼容、高电压技术等课程的研究性教学的开展。
  3. 所属分类:教育

    • 发布日期:2020-03-27
    • 文件大小:407kb
    • 提供者:weixin_42198252
  1. 一种以三个芯片级联而成的窄脉冲小信号运算放大电路

  2. 文中设计并实现了一个窄脉冲小信号运放电路。在文章的开始首先介绍了运放的使用背景以及这次设计的目的,然后介绍了设计思路和具体的电路实现,最后对该运放进行测试。测试表明该运放能够对上升沿为50ns的窄脉冲小信号进行放大。
  3. 所属分类:其它

    • 发布日期:2020-07-12
    • 文件大小:190kb
    • 提供者:weixin_38722607
  1. 布线工程师如何充分掌控时钟信号?

  2. 在数字电路设计中,时钟信号是一种在高态与低态之间振荡的信号,决定着电路的性能。在应用中,逻辑可能在上升沿、下降沿触发,或同时在上升沿和下降 沿触发。由于溢出给定时钟域的案例极多,故有必要插入缓冲器树来充足地驱动逻辑。时钟树通常带有布线工程师必须满足的延迟、歪曲率、最小功率及信号完整性 要求。
  3. 所属分类:其它

    • 发布日期:2020-07-22
    • 文件大小:81kb
    • 提供者:weixin_38584058
  1. 解析高速信号走线规则

  2. 随着信号上升沿时间的减小,信号频率的提高,电子产品的EMI问题,也来越受到电子工程师的关注。高速PCB设计的成功,对EMI的贡献越来越受到重视,几乎60%的EMI问题可以通过高速PCB来控制解决。
  3. 所属分类:其它

    • 发布日期:2020-07-22
    • 文件大小:48kb
    • 提供者:weixin_38614636
  1. 脉冲信号近距离传输的电路设计

  2. 随着脉冲信号频率的越来越高及信号跳变沿(上升沿和下降沿)的越来越短,对脉冲信号传输完整性的分析就变的越来越重要。如何保证脉冲信号传输的完整性,减少信号在传输过程中产生的反射和失真,已成为当前高速电路设计中不可忽视的问题。
  3. 所属分类:其它

    • 发布日期:2020-07-31
    • 文件大小:71kb
    • 提供者:weixin_38623707
  1. 教你高速信号走线规则

  2. 随着信号上升沿时间的减小,信号频率的提高,电子产品的EMI问题,也来越受到电子工程师的关注。 高速PCB设计的成功,对EMI的贡献越来越受到重视,几乎60%的EMI问题可以通过高速PCB来控制解决。
  3. 所属分类:其它

    • 发布日期:2020-08-14
    • 文件大小:151kb
    • 提供者:weixin_38661100
  1. FPGA设计中毛刺信号解析

  2. 任何组合电路、反馈电路和计数器都可能是潜在的毛刺信号发生器,但毛刺并不是对所有输入都有危害,如触发器的D输入端,只要毛刺不出现在时钟的上升沿并满足数据的建立保持时间,就不会对系统造成危害。而当毛刺信号成为系统的启动信号、控制信号、握手信号,触发器的清零信号(CLEAR)、预置信号(PRESET)、时钟输入信号(CLK)或锁存器的输入信号时就会产生逻辑错误。在实际设计过程中,应尽量避免将带有毛刺的信号直接接入对毛刺敏感的输入端上,对于产生的毛刺,应仔细分析毛刺的来源和性质,针对不同的信号,采取不同
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:175kb
    • 提供者:weixin_38652870
  1. 模拟技术中的窄脉冲小信号运算放大电路的设计与实现

  2. 摘要:文中设计并实现了一个窄脉冲小信号运放电路。在文章的开始首先介绍了运放的使用背景以及这次设计的目的,然后介绍了设计思路和具体的电路实现,最后对该运放进行测试。测试表明该运放能够对上升沿为50ns的窄脉冲小信号进行放大。   运算放大器是具有很高放大倍数的电路单元。在实际电路中,通常结合反馈网络共同组成某种功能模块。由于早期应用于模拟计算机中,用以实现数学运算,故得名"运算放大器".运放是一个从功能的角度命名的电路单元,可以由分立的器件实现,也可以实现在半导体芯片当中。随着半导体技术的发展,
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:213kb
    • 提供者:weixin_38655767
  1. 数据转换/信号处理中的基于FPGA的手持式示波器设计

  2. 摘要:在此设计的低成本手持式示波器是以ADC128S022模/数转换芯片为数据采集前端;使用FPGA片内双口内建RAM进行数据存储、有限状态机实现示波器的触发控制和显示驱动;最后再用LCD12864液晶模块完成终端的低成本图形显示。在DE0-Nano FPGA(Altera Cyclone IV)开发板上的测试结果表明,所设计的手持式示波器可以实现模拟信号任意电平上升沿或下降沿的触发测量;垂直灵敏度和扫描速度调节、波形参数的直接读出等功能。   0 引言   目前,数字存储示波器以其体积小、
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:256kb
    • 提供者:weixin_38649657
  1. 窄脉冲小信号运算放大电路的设计与实现

  2. 文中设计并实现了一个窄脉冲小信号运放电路。在文章的开始首先介绍了运放的使用背景以及这次设计的目的,然后介绍了设计思路和具体的电路实现,最后对该运放进行测试。测试表明该运放能够对上升沿为50ns的窄脉冲小信号进行放大。
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:239kb
    • 提供者:weixin_38728183
  1. PWM转I/O信号的电路设计、仿真与实验

  2. 设计了PWM信号转I/O信号的电路,并进行了仿真和实验。将可再触发的单稳态多谐振荡器74HC123与上升沿触发的Dtype触发器74HC74配合使用,通过调节可变电阻来调节74HC123的时间参数,从而实现将PWM输入信号转换为I/O信号。通过纯硬件电路实现了PWM信号转I/O信号,仿真结果与电路实验结果相符。
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:654kb
    • 提供者:weixin_38690830
  1. 元器件应用中的脉冲信号近距离传输的电路设计

  2. 摘 要:对于脉冲信号传输一百米左右距离的情况,首先用传输线理论分析了信号的传输特性,计算了信号传输的延时、衰减和反射;然后采用RS-485 串行总线标准及在传输终端接匹配电阻的电路来传输脉冲信号,一方面提高了信号传输速率和传输距离,另一方面消除了信号因反射引起的畸变和失真,增强了信号的传输可靠性;最后通过实验证明了传输电路结构简单,信号传输可靠性高,具有很大的实用和推广价值。   随着脉冲信号频率的越来越高及信号跳变沿(上升沿和下降沿)的越来越短,对脉冲信号传输完整性的分析就变的越来越重要。如
  3. 所属分类:其它

    • 发布日期:2020-11-03
    • 文件大小:280kb
    • 提供者:weixin_38708105
  1. 嵌入式系统/ARM技术中的2线总线上升时间加速电路

  2. 摘要:包含2线总线(例如:I2C或SMBus)的应用需要在上升时间、电源损耗、噪声抑制等参数之间做出折中。这种漏极开路总线从低电平跳变到高电平的上升时间由上拉电阻和总线电容决定,因此,在增加外设、布线长度和连接器时,很难保持干净快速的上升沿。为了解决上升时间问题,本应用笔记提出了一种上升时间加速电路,用一种简单方式加速上升沿,提高噪声抑制并降低功耗。   电路描述   在某些2线总线应用中,选择适当的上拉电阻即可提供足够快的上升时间,并在可接受的功耗下获得良好的噪声抑制。但是,对于总线电容较
  3. 所属分类:其它

    • 发布日期:2020-11-08
    • 文件大小:169kb
    • 提供者:weixin_38524139
  1. 基础电子中的上升沿对反射的影响

  2. 简单的系统由近端驱动器、传输线和远端接收器组成,如图所示的高速系统反射分析模型。一般情况下,驱动器为低输出阻抗,接收器为高输入阻抗,信号在两端之间来回反弹。那么,中间的传输线对反射有何影响呢?   假设驱动器内阻为25Ω,末端接收器等效为开路,源信号的上升时间为0.5 ns,下面观察传输线的时间延迟分别为0.1 ns、0.5 ns和1 ns时的接收端波形,如图所示。   可见,随着传输线的变长,反射噪声越趋严重。如果导线足够短,虽然反射依然会发生,但来自另一端的反射是在信号状态转换完成以前就
  3. 所属分类:其它

    • 发布日期:2020-11-16
    • 文件大小:57kb
    • 提供者:weixin_38677936
« 12 3 4 5 6 7 8 9 10 ... 19 »