您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. (Multisim数电仿真指导)与非门逻辑功能测试及组成其它门电路

  2. 教你怎么使用multisim做数电的仿真实验,mlitisim7,multisim8,multisim10都适用。
  3. 所属分类:嵌入式

    • 发布日期:2009-05-23
    • 文件大小:2mb
    • 提供者:sillyboy5
  1. 74ls00中文资料

  2. 00为四组2输入端与非门(正逻辑),共有54/7400,54/74h00,54/74s00,54/74ls00四种线路结构
  3. 所属分类:专业指导

    • 发布日期:2009-09-01
    • 文件大小:286kb
    • 提供者:wulaigwj
  1. 基本的逻辑门逻辑符号

  2. 基本逻辑门逻辑符号,对电子技术等学科的学生有很大的帮助。可以作为笔记。有与非门,异或门等。
  3. 所属分类:专业指导

    • 发布日期:2010-05-06
    • 文件大小:170kb
    • 提供者:tushurong
  1. 门电路逻辑功能与参数测试PPT

  2. 与门 或门 与非门 OC门与三态门 TTL与COMS门电路的结构原理,功能与参数的测定实验,可供实验参考。
  3. 所属分类:专业指导

    • 发布日期:2010-10-07
    • 文件大小:2mb
    • 提供者:cylong789
  1. 与非门逻辑电路仿真软件

  2. 与非门逻辑电路仿真软件
  3. 所属分类:嵌入式

    • 发布日期:2010-12-08
    • 文件大小:746kb
    • 提供者:QQW1212
  1. Verilog-HDL实践与应用系统设计

  2. Verilog-HDL实践与应用系统设计本书从实用的角度介绍了硬件描述语言Verilog-HDL。通过动手实践,体验Verilog-HDL的语法结构、功能等内涵。在前五章,以简单的实例列举了Verilog-HDL的用法;在后四章,以应用系统为例详细讲解了系统设计的全过程。书中的全部例子都给出了仿真结果,其源代码都在本书所附的CD-ROM中,并均经过验证无误。 本书的前半部分特别适合于初学者,也可作为工程技术人员的参考内容。后半部分很适合工程开发和研究人员参考。本书除了介绍Verilog-HDL
  3. 所属分类:嵌入式

    • 发布日期:2011-02-22
    • 文件大小:14mb
    • 提供者:zhlyz2003
  1. (Multisim数电仿真)及组成其它门电路

  2. (Multisim数电仿真)及组成其它门电路
  3. 所属分类:专业指导

    • 发布日期:2011-06-01
    • 文件大小:2mb
    • 提供者:ylmfwy
  1. 利用与非门或异或门构成全加器

  2. 利用与非门或异或门构成全加器 全与非门构成全加器,数字逻辑实验。
  3. 所属分类:教育

    • 发布日期:2011-11-10
    • 文件大小:124kb
    • 提供者:sjyzhxw
  1. cmos八输入与非门

  2. cmos八输入与非门课程设计,通过对8输入与非门的性能优化掌握大扇入组合逻辑电路的设计优化方法
  3. 所属分类:嵌入式

    • 发布日期:2013-05-02
    • 文件大小:846kb
    • 提供者:wy0330
  1. 与非门逻辑功能测试

  2. 与非门逻辑功能测试内时钟频率 时钟触发沿 时钟触发模式 触发前数据点数 触发后数据点数 触发门限电平 触发组合 触发电平
  3. 所属分类:硬件开发

    • 发布日期:2014-01-10
    • 文件大小:18mb
    • 提供者:u013433140
  1. 与非门逻辑功能测试

  2. 与非门逻辑功能测试
  3. 所属分类:虚拟化

    • 发布日期:2014-01-10
    • 文件大小:18mb
    • 提供者:u013437558
  1. 与非门测试组合逻辑电路

  2. 数字电子技术实验 与非门测试与组合逻辑电路测试, 实验一 TTL与CMOS集成逻辑门的参数测试 实验二 组合逻辑电路的设计
  3. 所属分类:其它

    • 发布日期:2014-04-23
    • 文件大小:1mb
    • 提供者:qq_14876939
  1. DEX00_与非门测试

  2. 学会使用TTL,CMOS逻辑电路芯片。 掌握组合逻辑电路的功能测试方法。 熟悉用SSI(小规模集成电路)设计组合逻辑电路的方法.
  3. 所属分类:讲义

    • 发布日期:2015-12-14
    • 文件大小:593kb
    • 提供者:duguzuyang
  1. 与非门测试

  2. 学会使用TTL,CMOS逻辑电路芯片。 掌握组合逻辑电路的功能测试方法。 熟悉用SSI(小规模集成电路)设计组合逻辑电路的方法;
  3. 所属分类:硬件开发

    • 发布日期:2015-12-14
    • 文件大小:558kb
    • 提供者:duguzuyang
  1. (Multisim数电仿真)与非门逻辑功能测试及组成其它门电路

  2. (Multisim数电仿真)与非门逻辑功能测试及组成其它门电路
  3. 所属分类:硬件开发

    • 发布日期:2019-01-18
    • 文件大小:378kb
    • 提供者:erisern2
  1. coms电路中与非门以及复杂组合逻辑电路设计

  2. coms电路中与非门以及复杂组合逻辑电路设计
  3. 所属分类:专业指导

    • 发布日期:2011-09-29
    • 文件大小:1mb
    • 提供者:dsw0350
  1. MOS 与非门或非门构成原理

  2. 与非门 与非门(英语:NANDgate)是数字逻辑中实现逻辑与非的逻辑门,功能见左侧真值表。若当输入均为高电平(1),则输出为低电平(0);若输入中至少有一个为低电平(0),则输出为高电平(1)。与非门是一种通用的逻辑门,因为任何布尔函数都能用与非门实现。 与非门工作原理 ①、A、B输入均为低电平时,1、2管导通,3、4管截止,C端电压与VDD一致,输出高电平。 ②、A输入高电平,B输入低电平时,1、3管导通,2、4管截止,C端电位与1管的漏极保持一致,输出高电平。 ③、A输入低电
  3. 所属分类:其它

    • 发布日期:2020-07-12
    • 文件大小:54kb
    • 提供者:weixin_38704565
  1. 2个2进制乘法,运用2个74hc138和多个与非门,运用数码管显示

  2. 1)分析建立真值表。 (2)建立逻辑表达式,利用4-16译码器的输出(Y0-Y15),将表达式写成最小项与非门实现形式。 (3)利用两片74HC138设计实现4-16译码器。 (4)与非门芯片建议使用74HC04、74HC30和74HC20。(5)设计七段译码显示电路部分。(6)在完成以上任务基础上发挥
  3. 所属分类:电信

    • 发布日期:2020-08-05
    • 文件大小:270kb
    • 提供者:weixin_44705079
  1. 元器件应用中的四与非门74HC00芯片介绍

  2. 74HC00芯片介绍   74HC00 是TTL2 输入端四与非门,高电平4V,低电平1V,与非门电路经常用来实现组合逻辑的运算。   (1)74HC00引脚图   74HC00引脚图,如图1所示。引脚功能,如表1所示。   (2) 74HC00功能表   74HC00功能表,如图表2所示。 图1  74HC00引脚图   (3)74HC00工作特性   ①电源电压范圈:7V;   ②输入电压:7V;   ③工作环境温度:0~70°C。  来源:菌子
  3. 所属分类:其它

    • 发布日期:2020-11-05
    • 文件大小:99kb
    • 提供者:weixin_38551749
  1. 由与非门构成的555定时器触发锁存电路

  2. 当工作在单稳态时,包括NE/SE555在内的商用集成定时器的应用有很多限制。这是因为它们不能在任一种触发脉冲条件下都可正常工作。只要输入脉冲小于设定时间周期,这些定时器就能很好工作并产生准确输出。但当输入脉冲大于定时器周期时,输出脉冲宽度就取决于输入脉冲延迟。因为某些实际应用要求定时器产生与触发输入无关的精确输出脉冲,所以定时器这种输出与输入相关的特性并满足需要。 可采用图中电路保证定时器在所有触发脉冲条件下都能正常工作。它利用逻辑器件固有的建立延迟,为555定时器提供输入触发锁存功能。对任
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:41kb
    • 提供者:weixin_38699726
« 12 3 4 5 6 7 8 9 10 ... 16 »