点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 串口接收并口发送FIFO
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
Oxford PCIe952 串并口卡 驱动 for windows XP-32
名 称:ExpressCard/34 串并口卡 主控芯片:Oxford PCIe952 ------------------------------------------------------------------------------------ 详细规格: 符合 PCI-Express 1.0a规格 符合ExpressCard/34 规格 的 PCI-e 界面 适用于 所有 有 ExpressCard/34 or ExpressCard/54 接口的计算机 一个RS232接口 ;一
所属分类:
C
发布日期:2010-09-01
文件大小:9mb
提供者:
xukaiming
S3C2440全套中文手册.pdf
引言 此用户手册描述的是三星公司的 16/32 位精简指令集(RISC)微处理器 S3C2440A 。三星公司的 S3C2440A 为手持设备和普通应用提供了低功耗和高性能的小型芯片微控制器的解决方案。为了降低整体系统成本,S3C2440A 还提供了以下丰富的内部设备。 S3C2440A 基于 ARM920 T 核心,0.13 µm 的CMOS 标准宏单元和存储器单元。低功耗,简单,精致,且全静 态设计特别适合于对成本和功率敏感型的应用。它采用了新的总线架构如先进微控制总线构架(AMBA )。
所属分类:
嵌入式
发布日期:2012-10-20
文件大小:11mb
提供者:
tstkey
串并口卡驱动(Oxford PCIe952)
详细规格: 符合 PCI-Express 1.0a规格 符合ExpressCard/34 规格 的 PCI-e 界面 适用于 所有 有 ExpressCard/34 or ExpressCard/54 接口的计算机 一个RS232接口 ;一个Parallel并口 串口界面:RS-232 兼容标准16C550 UART的128字节的发送接收FIFO 快速数据传输率高达921 kbps 支持RS - 232接口硬件流控制 并口: 支持即插即用 SPP, PS2, EPP, ECP 兼容的IEEE
所属分类:
C++
发布日期:2012-11-05
文件大小:9mb
提供者:
tgt007
开源一STM32项目,CAN,UART,Input检测 原创相对高效性能与代码重用平衡思路,可直接做工程模板
1、CAN收发队列 使用内存FIFO缓冲CAN帧,适合大数据量通信;并使用内部软中断处理CAN数据,相当于事件响应,综合应该比查询方式节省不少时间,也应该比OS调度省点时间。Can.C:底层处理,Communi.C:与应用层高相关。 应用层处理流程用函数指针表的方式调用减少代码量及阅读整齐;实现CAN各种错误记录机制。已初步测试,该机制可用。 CAN处理流程: 接收:CAN1_RX0_IRQHandler_Name (void), CAN1_RX1_IRQHandler(void) 接收中断,
所属分类:
C
发布日期:2013-01-13
文件大小:1mb
提供者:
xsky
uart_16550的逻辑core代码,已测试通过
串口16550的core代码,UART16550的基本结构由CPU接口模块、波特率发生器、FIFO控制器、发送/接收FIFO和发送/接收模块共7个部分组成。 CPU通UART的CPU接口模块配置整个UART, 波特率发生器在CPU写入初始值后产生需要的波特率,控制发送和接收模块在设定的波特率下工作。CPU通过接口模块向发送 FIFO内写入需要发送的8位数据,同时发送模块开始读取FIFO中的数据,并加入起始位、奇偶校验位和停止位后以串行发送的方式传输给串行接收设备。
所属分类:
硬件开发
发布日期:2014-02-20
文件大小:145kb
提供者:
justzhj
进口芯片替代芯片汇总-MS523完美替换RC523_V1.0.pdf
进口芯片替代芯片汇总-MS523完美替换RC523_V1.0.pdf3瑞盟科技 MS523 快速参考数据 衣1.快速参考数据 符号 参数 条件 最小值典型值最大值单位 模拟电源 VDD(PVDDSVDDAVDDD-VDDTVDD:2]25336 DDD 数字电源 VSSA==VSS(PVSS)-VSSITVSS0V31 2.5 3.6 DDOTVDD lDD电源 2. 3.6 DD(PVDD PvDD电源 1.6 1.8 vsn)SwD电源Vss=、Vsm- VSS(PVSS)=VSSITVss
所属分类:
其它
发布日期:2019-09-03
文件大小:1mb
提供者:
weixin_38743602
进口芯片替代芯片汇总-ms522完美替换RC522_V1.0.pdf
进口芯片替代芯片汇总-ms522完美替换RC522_V1.0.pdf3瑞盟科技 MS522 快速参考数据 衣1.快速参考数据 符号 参数 条件 最小值典型值最大值单位 模拟电源 VDD(PVDDSVDDAVDDD-VDDTVDD:2]25336 DDD 数字电源 VSSA==VSS(PVSS)-VSSITVSS0V31 2.5 3.6 DDOTVDD lDD电源 2. 3.6 DD(PVDD PvDD电源 1.6 1.8 vsn)SwD电源Vss=、Vsm- VSS(PVSS)=VSSITVss
所属分类:
其它
发布日期:2019-09-03
文件大小:1mb
提供者:
weixin_38743506
13.56MHz芯片:SI522(兼容RC522,与FM17550/FM17520/RM522)-Si522数据手册_rev1.1.pdf
13.56MHz芯片:SI522(兼容RC522,与FM17550/FM17520/RM522)-Si522数据手册_rev1.1.pdf令动继 4.主要参数指标 表1极限参数 工作条件 最小值 最大值 单位 电源电压 VDD 0.5 温度 工作温度 25 85 表2主要参数指标 标志 参数 条件 最小型最大单 值值值位 VIDA 模拟供电电压 VDD(PVDD)SVDDA=VDDDVDD(TVDD) DDD 数字供电电压 VSSA=VSSDVSS(PVSS)=VSS(TVSS=OV VD(TD
所属分类:
其它
发布日期:2019-09-03
文件大小:701kb
提供者:
weixin_38744435
串行接收并行发送FIFO
一个串行接收,并行发送的缓存器,其数据存储使用双端口SRAM(一读一写)实现,SRAM大小为深64、宽32位(64字×32位,使用提供的双端口SRAM见目录rf2shd4)。缓存器按一位串行输入接收数据,缓存器位置全满后不再接收串行数据输入;并根据读数请求,按接收数据的顺序,将接收完整的32位数据发送出去,并标记该缓存器位置为空,又可以放置新的串行输入数据 设计了两种串行接收方式:同步方式和异步方式
所属分类:
硬件开发
发布日期:2012-01-05
文件大小:406kb
提供者:
hatkama
串口接收并口发送FIFO
一个串行接收,并行发送的缓存器,其数据存储使用双端口SRAM(一读一写)实现,SRAM大小为深64、宽32位(64字×32位,使用提供的双端口SRAM见目录rf2shd4)。缓存器按一位串行输入接收数据,缓存器位置全满后不再接收串行数据输入;并根据读数请求,按接收数据的顺序,将接收完整的32位数据发送出去,并标记该缓存器位置为空,又可以放置新的串行输入数据。 在接收方式上,设计了同步串行接收和异步串行接收。
所属分类:
硬件开发
发布日期:2012-01-04
文件大小:406kb
提供者:
hatkama
高效FIFO串口双机通信在ARM7上的实现
详细介绍了高效FIFO串口通信的基本原理和实现方法,并在两台基于ARM7TDMI微处理器的目标机上,用FIFO串口通信模式实现了两机之间的高效通信。整个工程分寄存器配置模块、串口接收模块、串口发送模块和容错模块。
所属分类:
其它
发布日期:2020-10-26
文件大小:167kb
提供者:
weixin_38522636
基于单片机的软件UART设计思想
本文提出的模拟串口设计方法,其独特之处在于:仅仅使用任意2个普通I/O引脚和1个定时中断实现了全双工串口,对硬件的占用较少,具有多可串口扩展能力;在串口接收的起始位判别时采用了连续3次采样的判别方法,该方法实现简单、准确率高;用定时中断实现了串口数据的发送和接收,并实现了FIFO队列,使串口发送和接收工作效率高。
所属分类:
其它
发布日期:2020-10-25
文件大小:64kb
提供者:
weixin_38704857