您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 数字电子电路技术举重逻辑电路设计

  2. 在主裁判和两个副裁判当中,必须有包含主裁判在内的两个以上认定试举动作合格,并按动自己的按钮时,表示试举成功,输出信号Z=1。而且,要求这个Z=1的信号能一直保持下去,直到工作人员按动清除按钮为止。
  3. 所属分类:专业指导

    • 发布日期:2009-12-21
    • 文件大小:113kb
    • 提供者:akzxguanyun
  1. 北邮大二下数电VHDL实验报告

  2. 1.用逻辑门设计实现一个半加器,仿真验证其功能,并生成新的半加器图形模块单元。 2.用实验内容1中生成的半加器模块和逻辑门设计实现一个全加器,仿真验证其功能,并下载到实验板测试,要求用拨码开关设定输入信号,发光二极管显示输出信号。 3.用3线-8线译码器(74LS138)和逻辑门设计实现函数F,仿真验证其功能,并下载到实验板测试。要求用拨码开关设定输入信号,发光二极管显示输出信号。 4.用VHDL语言设计实现一个3位二进制数值比较器,仿真验证其功能,并下载到实验板测试。要求用拨码开关设定输入信
  3. 所属分类:硬件开发

    • 发布日期:2013-10-19
    • 文件大小:554kb
    • 提供者:u011370608