您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 求复杂表达式的值的算法

  2. 输入一个含有运算符和运算函数的表达式,计算其结果。 表达式中包括:数值(整数、实数)、一般运算符(正号,负号,加、减、乘、除、求模、乘方、括号); 如输入: “123*(45.7/25-20^3+12.4*(123%4))” 利用栈,根据各运算符的优先度进行数值计算,显示结果
  3. 所属分类:其它

    • 发布日期:2009-08-28
    • 文件大小:5kb
    • 提供者:xuxiaocong1989
  1. booth 算法---蒋小龙

  2. 0、 约定 …………………………………………………………………………………………… 5 1、 无符号数一位乘法 …………………………………………………………………………… 7 2、 符号数一位乘法 ……………………………………………………………………………… 8 3、 布思算法(Booth algorithm) ……………………………………………………………… 9 4、 高基(High Radix)布思算法 ……………………………………………………………… 10 5、 迭代算法 …………………
  3. 所属分类:其它

    • 发布日期:2010-05-24
    • 文件大小:381kb
    • 提供者:pace2005999
  1. 当数值超过long位时的加减乘算法,表达式自动运算

  2. 当数值超过long位时的加减乘算法,表达式自动运算 如(3+2)/2输入此字符串得到值
  3. 所属分类:其它

    • 发布日期:2011-02-21
    • 文件大小:668kb
    • 提供者:dhq346854559
  1. 矩阵连乘问题---算法分析之动态规划

  2. 动态规划方法解决矩阵连乘问题,即寻求多个矩阵连乘时的最好的加括号方式使得总的乘法两最小; 可以设定矩阵个数,手动输入矩阵的阶,显示动态规划算法的表格,即乘法量和括号信息; 多文档,C++6.0
  3. 所属分类:C/C++

    • 发布日期:2011-04-20
    • 文件大小:6mb
    • 提供者:wlwlovely
  1. 介绍DSP C6000 指令系统并用汇编写出乘加算法

  2. 该PPT里面介绍了C6000 的指令系统,并以两个数组的乘加为例来编写的汇编程序,程序清晰明了。参考性很强。
  3. 所属分类:嵌入式

    • 发布日期:2011-06-30
    • 文件大小:835kb
    • 提供者:lgd_369
  1. CCS 混合汇编和线性汇编以及纯C的乘加算法比较

  2. 该资源里是用CCS写的一个简单的乘加算法,该框架里面含有混合汇编,线性汇编以及纯C三种方法来表示乘加的算法,用这三种方法来进行比较。该程序是编译能通过的,可以烧写到板子去看。
  3. 所属分类:嵌入式

    • 发布日期:2011-07-11
    • 文件大小:405kb
    • 提供者:lgd_369
  1. 最优加全部括号矩阵链乘的java源代码

  2. 最优加全部括号 矩阵链乘 java 算法导论 动态规划
  3. 所属分类:Java

    • 发布日期:2012-05-22
    • 文件大小:2kb
    • 提供者:xdryhp164
  1. 矩阵链乘C算法

  2. 此算法在于解决n个矩阵链乘时的最小链乘次数的加括号方式,同时输出加括号后的式子和m,s矩阵。
  3. 所属分类:C/C++

    • 发布日期:2014-11-01
    • 文件大小:2kb
    • 提供者:lsl_773722166
  1. 基本加减乘的算法模拟

  2. 利用char[]储存数字,一位一位的进行加减乘运算,不能利用float 或 int进行替换
  3. 所属分类:其它

    • 发布日期:2017-12-04
    • 文件大小:8kb
    • 提供者:qq_39567428
  1. C语言写的复数加乘运算算法

  2. 帮女朋友写的复数加乘算法,传上来和大家分享,欢迎大家下载
  3. 所属分类:其它

    • 发布日期:2009-01-13
    • 文件大小:553byte
    • 提供者:q030247
  1. 基于CUDA技术的卷积神经网络识别算法

  2. 基于CUDA技术的卷积神经网络识别算法For idy=l To n Do 浮点运算能力表现平稳,呈线性态势。 使用共享存備器( shared memory)收集数据 Thread[idx*pitch+]i1 FMi[e(idx, idy)]=( shared double) 4039 result: End for x烂 2.0358 (2)算法结束 1.772 43识别分类算法DCL 识别分类算法DCL如下 (1)Fori1 To nxn do(并行地) 在 Device的共享内存内初始化分类
  3. 所属分类:机器学习

    • 发布日期:2019-04-19
    • 文件大小:953kb
    • 提供者:suiyu_eran
  1. 基于FPGA流水线分布式算法的FIR滤波器的实现

  2. 提出了一种采用现场可编码门阵列器件(FPGA)并利用窗函数法实现线性FIR数字滤波器的设计方案,并以一个十六阶低通FIR数字滤波器电路的实现为例说明了利用Xilinx公司的Virtex-E系列芯片的设计过程。对于在FPGA中实现FIR滤波器的关键——乘加运算,给出了将乘加运算转化为查找表的分布式算法。设计的电路通过软件进行了验证并进行了硬件仿真,结果表明:电路工作正确可靠,能满足设计要求。
  3. 所属分类:其它

    • 发布日期:2020-08-08
    • 文件大小:346kb
    • 提供者:weixin_38624746
  1. DSP硬件实现的优化(三)—高速大规模FIR或者乘加算法硬件优化思路

  2. 在FPGA设计中,乘法器大部分使用的是内嵌的DSP硬核,如果系统需要跑很高的时钟频率的话,此时会视综合和布线结果而定来决定pipeline寄存器插在何处。由于FPGA的DSP乘法器具有内部插寄存器的功能,那么可以在乘法器内部插入pipeline,也可以在乘法器输出插入pipeline,当然也可以在最后一级全加器的输入前加pipeline,具体的插入点需要根据关键路径而定。
  3. 所属分类:其它

    • 发布日期:2020-08-27
    • 文件大小:64kb
    • 提供者:weixin_38590738
  1. DSP中的基于分布式算法的低通FIR滤波器设计和实现

  2. 0 引言   传统数字滤波器硬件的实现主要采用专用集成电路(ASIC)和数字信号处理器(DSP)来实现。FPGA内部的功能块中采用了SRAM的查找表(lo-ok up table,LUT)结构,这种结构特别适用于并行处理结构,相对于传统方法来说,其并行度和扩展性都很好,它逐渐成为构造可编程高性能算法结构的新选择。   分布式算法是一种适合FPGA设计的乘加运算,由于FPGA中硬件乘法器资源有限,直接应运乘法会消耗大量的资源。本文利用了丰富的存储器资源进行查找表运算,设计了一种基于分布式算法低通F
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:229kb
    • 提供者:weixin_38579899
  1. 基于分布式算法的低通FIR滤波器

  2. 分布式算法是一种适合FPGA设计的乘加运算,由于FPGA中硬件乘法器资源有限,直接应运乘法会消耗大量的资源。本文利用了丰富的存储器资源进行查找表运算,设计了一种基于分布式算法低通FIR滤波器;利用线性相位FIR滤波器的对称性减小了硬件规模;利用分割查找表的方法减小了存储空间;采用并行分布式算法结构和流水线技术提高了滤波器的速度,在FPGA上实现了该滤波器。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:294kb
    • 提供者:weixin_38687648
  1. 单片机与DSP中的基于FPGA分布式算法的滤波器设计

  2. 0 引言   传统数字滤波器硬件的实现主要采用专用集成电路(ASIC)和数字信号处理器(DSP)来实现。FPGA内部的功能块中采用了SRAM的查找表(lo-ok up table,LUT)结构,这种结构特别适用于并行处理结构,相对于传统方法来说,其并行度和扩展性都很好,它逐渐成为构造可编程高性能算法结构的新选择。   分布式算法是一种适合FPGA设计的乘加运算,由于FPGA中硬件乘法器资源有限,直接应运乘法会消耗大量的资源。本文利用了丰富的存储器资源进行查找表运算,设计了一种基于分布式算法低
  3. 所属分类:其它

    • 发布日期:2020-11-05
    • 文件大小:233kb
    • 提供者:weixin_38729108
  1. 单片机与DSP中的基于飞思卡尔MCU的AEC算法实现

  2. 0 引言   VoIP是在IP网络上实现音视频及传真信号传输的一门全新的集成业务数据网络技术。IP语音传输技术具有节省带宽、话费低,可方便地集成智能型开放体系结构以及多媒体业务等优势。但较之传统电话,其语音质量较差。事实上,影响因特网语音质量的因素是多方面的,关键因素之一是回声的影响。因此,要提高因特网的语音质量,就必须在语音传输过程中进行回声消除。AEC是基于自适应算法并可用于VoIP的声学回声消除技术。而用于AEC算法的实现与研究的硬件平台是以freescale公司的MCF5235为核心的
  3. 所属分类:其它

    • 发布日期:2020-11-25
    • 文件大小:187kb
    • 提供者:weixin_38713039
  1. 单片机与DSP中的基于FPGA流水线分布式算法的FIR滤波器的实现

  2. 摘要:提出了一种采用现场可编码门阵列器件(FPGA)并利用窗函数法实现线性FIR数字滤波器的设计方案,并以一个十六阶低通FIR数字滤波器电路的实现为例说明了利用Xilinx公司的Virtex-E系列芯片的设计过程。对于在FPGA中实现FIR滤波器的关键——乘加运算,给出了将乘加运算转化为查找表的分布式算法。设计的电路通过软件进行了验证并进行了硬件仿真,结果表明:电路工作正确可靠,能满足设计要求。 关键词:FIR滤波器 FPGA 窗函数 分布式算法 流水线随着数字技术日益广泛的应用,以现场可
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:90kb
    • 提供者:weixin_38530211
  1. 单片机与DSP中的带有饱和处理功能的并行乘加单元设计

  2. 摘 要:本文介绍了一种48bit+24bit×24bit带饱和处理的MAC单元设计。在乘法器的设计中,采用改进的booth 算法来减少部分积的数目,用由压缩单元组成的Wallace tree将产生的部分积相加,并将被加数作为乘法器的一个部分积参与到Wallace tree阵列中来完成乘加运算,同时增加了饱和检测和饱和值运算逻辑来实现饱和处理。关键词:booth算法; Wallace tree ;饱和处理;饱和检测图1 饱和MAC结构框图图2 优化后的饱和MAC结构框图引言在一些数字信号
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:68kb
    • 提供者:weixin_38611254
  1. 基于MCU的AEC算法实现

  2. 引言 较之传统电话,VoIP语音质量较差。影响因特网语音质量的关键因素之一是回声。要提高因特网的语音质量,就必须在语音传输的过程中进行回声消除的处理。AEC是基于自适应算法、可被应用于VoIP的回声消除技术。 本文用于AEC算法实现与研究的硬件平台足以Freescale公司的MCF5235为核心的开发板。MCF523x系列是以带有增强型乘加运算单元(eMAC)的ColdFire V2内核为核心,同时结合了增强型时序处理单元(eTPU)和10/100M以太网多媒体通道控制模块(MAC)的MCU
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:163kb
    • 提供者:weixin_38750003
« 12 3 4 5 6 7 8 9 10 ... 15 »