您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 二进制数的运算及转换-栈

  2. 实现二进制数的加法运算; 实现二进制数的减法运算;
  3. 所属分类:其它

    • 发布日期:2009-12-22
    • 文件大小:5kb
    • 提供者:WYHuan1030
  1. 另类的异或---进行多进制,无制位的加法运算!

  2. 描述 对于普通的异或,其实是二进制的无进位的加法 这里我们定义一种另类的异或A op B, op是一个仅由^组成的字符串,如果op中包含n个^,那么A op B表示A和B之间进行n+1进制的无进位的加法。 下图展示了3 ^ 5 和 4 ^^ 5的计算过程 输入 第一行有一个正整数T, 表示下面共有T组测试数据。 接下来T行,每行有一组测试数据,是由空格隔开的三个部分组成: A B C A和C是两个十进制整数,B是一个字符串,由n个^组成 1 <= T <= 100, 0<=A
  3. 所属分类:C

    • 发布日期:2010-05-29
    • 文件大小:1kb
    • 提供者:classfunction
  1. vhdl二进制转十进制BCD码加法

  2. 实现8421BCD码加法和二进制与十进制之间的相互转换功能 完成将6位二进制数值转换成2位BCD形式十进制数的功能 完成2位BCD码加法运算
  3. 所属分类:嵌入式

    • 发布日期:2011-06-08
    • 文件大小:786byte
    • 提供者:sanpangzi1989
  1. 二进制运算器的源代码

  2. 这是一个模拟计算机进行加法和数的原码、反码,补码的分析工具。我希望这个工具能对需要它的人有所帮助,所以决定通过GNU General Public License发布这个自由软件。我使用的编译环境是VS2010Express。如有问题可以联系我,在ReadMe中包含我的联系方式
  3. 所属分类:.Net

    • 发布日期:2011-11-04
    • 文件大小:227kb
    • 提供者:fjd2010
  1. Binary Adder Architectures for Cell-Based VLSl and their synthesis

  2. Binary Adder Architectures for Cell-Based VLSl and their synthesis 关于二进制加法VLSI设计实现的博士论文
  3. 所属分类:硬件开发

    • 发布日期:2011-12-16
    • 文件大小:1mb
    • 提供者:qhx19870506
  1. VHDL 进制转换与BCD码加法

  2. PartI:将二进制数转换十进制数 PartII: 完成2位BCD码加法运算 附VHDL代码和实验报告,可下载到DE2板上运行
  3. 所属分类:硬件开发

    • 发布日期:2012-04-17
    • 文件大小:567kb
    • 提供者:fc213
  1. 八位二进制加法(proteus仿真电路)

  2. 1. 八位二进制加数与被加数输入 2. 三位数码管显示 3. 三位十进制加数与被加数的输入
  3. 所属分类:嵌入式

    • 发布日期:2013-12-24
    • 文件大小:217kb
    • 提供者:lcqjqrm
  1. c语言课程设计二进制计算器

  2. 简单的c语言课程设计二进制计算器,可以实现简单的二进制加法、减法、和乘法(不包含除法)。
  3. 所属分类:C/C++

    • 发布日期:2014-06-09
    • 文件大小:6kb
    • 提供者:frekyesp
  1. 四位二进制加法计数器

  2. 给各位同学应急用。
  3. 所属分类:数据库

    • 发布日期:2014-07-01
    • 文件大小:2mb
    • 提供者:qq_17099733
  1. 通过命令行向main函数传递参数的二进制加法器

  2. 该程序主要完成Linux命令行G++环境下编译并执行二进制加法的功能。该程序支持命令行直接向main函数传递参数。
  3. 所属分类:C/C++

    • 发布日期:2014-07-03
    • 文件大小:863byte
    • 提供者:dassdy
  1. 单片机LED灯加法计数实验代码

  2. 单片机LED灯加法计数实验代码 代码预览 #include #define uchar unsigned char #define uint unsigned int void delay(uint); sbit key1=P2^2; sbit key2=P2^1; sbit key3=P2^0; sbit L2=P2^3; sbit L3=P2^4; sbit L4=P3^5; sbit L5=P3^4; uchar num; uchar code table[]={0x00,0x01,0x
  3. 所属分类:C/C++

  1. 二进制加法计数器原理图

  2. 二进制加法计数器原理、实验内容 测试方法
  3. 所属分类:专业指导

    • 发布日期:2009-03-24
    • 文件大小:99kb
    • 提供者:w417950004
  1. C# RNN二进制加法

  2. 网上很多用python写的RNN二进制加法代码,需要c#代码的同学可以下了看看,适合新手。 本人也是新手,互相学习。
  3. 所属分类:深度学习

    • 发布日期:2018-06-05
    • 文件大小:62kb
    • 提供者:u013265616
  1. C# RNN二进制加法_new

  2. 网上很多用python写的RNN二进制加法代码,需要c#代码的同学可以下了看看,适合新手。 本人也是新手,互相学习。
  3. 所属分类:深度学习

    • 发布日期:2018-06-06
    • 文件大小:68kb
    • 提供者:u013265616
  1. RNN训练二进制加法

  2. RNN训练二进制加法.py
  3. 所属分类:机器学习

  1. 用CD4040演示二进制加法电路

  2. CD4040是串行计数器。也叫异步计数器;它与并行(同步)计数器的区别在于。在异步计数器中,各级时钟是串行连接的,高位触发器的状态翻转必须在低一位触发器产生进位信号(加计数)或借位信号(减计数)之后才能实现;而在同步计数器中(例如4位二进制同步加计数器4518)。计数脉冲同时接于各位触发器的时钟脉冲输入端,当计数脉冲到来时,各触发器同时被触发。
  3. 所属分类:其它

    • 发布日期:2020-10-18
    • 文件大小:43kb
    • 提供者:weixin_38559569
  1. 基于verilog HDL编写的分别显示个位和十位的十二进制加法计数器

  2. 基于verilog HDL编写的分别显示个位和十位的十二进制加法计数器,压缩包里有vwf时序波形和最简单的testbench测试代码
  3. 所属分类:硬件开发

  1. 迭代法只利用一个一位全加器完成四位二进制加法

  2. 迭代法只利用一个一位全加器完成四位二进制加法
  3. 所属分类:其它

    • 发布日期:2020-12-24
    • 文件大小:682kb
    • 提供者:weixin_48666078
  1. 一种实现二进制加法符号替换规律的光逻辑系统

  2. 为了实现二进制加法符号替换规律,本文提出了一种简单的光逻辑系统,它仅包括一片二维列阵光学双稳器件.本实验采用同时具有NXOR和OR逻辑功能的透反射型ZnS光学双稳干涉滤光片作光逻辑器件.该光学逻辑系统完成了二进制加法四个符号替换规律的并行替换.光学系统采用固定的自由空间互连方法,具有光学硬件少,光功率损耗低,结构简单、实用的优点.
  3. 所属分类:其它

  1. 基本的二进制加法/减法器

  2. 两个二进制数字Ai,Bi和一个进位输入Ci相加,产生一个和输出Si,以及一个进位输出Ci+1。表2-2中列出一位全加器进行加法运算的输入输出真值表。根据表2-2所示的真值表,三个输入端和两个输入端可按如下逻辑方程进行联系:Si=Ai⊕Bi⊕CiCi+1=AiBi+BiCi+CiAi表2-2一位全加器真值表      输入输出AiBiCiSiCi+10000000110010100110110010101011100111111 按此表达式组成的一位全加器(FA)的逻辑结构见图2-4(a)。图2-
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:76kb
    • 提供者:weixin_38538950
« 12 3 4 5 6 7 8 9 10 »