点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 伪随机发生器
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
一种非线性最大长度伪随机序列发生器的设计
介绍一种非线性最大长度伪随机序列的设计方法
所属分类:
专业指导
发布日期:2009-05-18
文件大小:548kb
提供者:
huiyuechao229316529
verilog编写的伪随机序列发生器
此程序是用verilog语言实现的伪随机序列,程序里面对同步字节、数据包、数据帧都有说明,使得程序明白易懂。
所属分类:
专业指导
发布日期:2010-03-13
文件大小:2kb
提供者:
fengyingjia
基于FPGA伪随机序列发生器设计
随机序列广泛应用于密码学、通信、雷达、导航等多个领域,本文提出了一种基于FPGA的伪随机序列产生方法,应用移位寄存器理论从序列的本原多项式出发,获得产生该序列的移位寄存器反馈逻辑式,结合FPGA芯片结构特点,在序列算法实现中采用元件例化语句。算法运用VHDL语言编程,以A1tera的QuartusⅡ软件为开发平台,给出了序列的仿真波形。序列的统计特性分析表明:该方法产生的序列符合rll序列的伪随机特性,验证了算法的正确性。
所属分类:
硬件开发
发布日期:2011-03-05
文件大小:381kb
提供者:
xpy5842584
FPGA实现的伪随机序列码发生器
一个用verilog写的伪随机发生器~~供大家参考~~
所属分类:
其它
发布日期:2011-09-03
文件大小:1mb
提供者:
bestrossi
基于FPGA伪随机序列发生器设计
基于FPGA伪随机序列发生器设计基于FPGA伪随机序列发生器设计
所属分类:
网络基础
发布日期:2011-09-05
文件大小:205kb
提供者:
luguo000
2N次方广谱伪随机信号发生器及VHDL程序
2N次方广谱伪随机信号发生器及VHDL程序
所属分类:
嵌入式
发布日期:2011-10-07
文件大小:524kb
提供者:
wanzihao
伪随机序列发生器 verilog
伪随机序列 发生器 verilog quartus仿真,带ROM模块
所属分类:
硬件开发
发布日期:2013-05-10
文件大小:952kb
提供者:
zsw0123
伪随机信号发生器 verilog
伪随机信号发生器,m序列,用verilog代码编写
所属分类:
硬件开发
发布日期:2015-05-30
文件大小:611byte
提供者:
huangjianping123123
FPGA的伪随机序列发生器设计
FPGA的伪随机序列发生器设计,写得比较详细,分享给有需要的朋友
所属分类:
其它
发布日期:2017-05-27
文件大小:235kb
提供者:
harrykool
最新的伪随机序列发生器
这是本人利用国外最新技术设计的最新的伪随机序列发生器。
所属分类:
专业指导
发布日期:2009-03-11
文件大小:1kb
提供者:
guoyanyanyong
verilog编写的伪随机序列发生器
此程序是用verilog语言实现的伪随机序列,程序里面对同步字节、数据包、数据帧都有说明,使得程序明白易懂。 此程序是用verilog语言实现的伪随机序列,程序里面对同步字节、数据包、数据帧都有说明,使得程序明白易懂。
所属分类:
专业指导
发布日期:2020-02-20
文件大小:1kb
提供者:
qq_42813987
verilog编写的伪随机序列发生器
此程序是用verilog语言实现的伪随机序列,程序里面对同步字节、数据包、数据帧都有说明,使得程序明白易懂。
所属分类:
专业指导
发布日期:2020-06-22
文件大小:1kb
提供者:
VCdemons
基于DSP Builder的伪随机序列发生器设计及FPGA实现
简要分析了伪随机序列中应用广泛的m序列,Gold序列及平衡Gold码的概念、原理和应用。提出了一种基于Altera的DSP Builder工具箱的伪随机序列产生器设计方法,并通过设计实例,说明这种方法在简化设计难度、提高设计速度和灵活性等方面的优点和应用价值。并提出了其仿真和FPGA实现的基本方法。
所属分类:
其它
发布日期:2020-10-22
文件大小:344kb
提供者:
weixin_38733733
基础电子中的m序列发生器-伪随机序列发生器
m序列码也称伪随机序列码,其主要特点是: (1)每个周期中,“1”码出现2n-1次,“0”码出现2n-1次,即0、1出现概率几乎相等。 (2)序列中连1的数目是n,连0的数目是n-1。 (3)分布无规律,具有与白噪声相似的伪随机特性。 由于具有这些特点,m序列码在通信、雷达、系统可靠性测试等方面获得了广泛地应用。m序列码发生器是一种反馈移位型结构的电路,它由n位移位寄存器加异或反馈网络组成,其序列长度M=2n-1,只有一个多余状态即全0状态,所以称为最大线性序列码发生器。
所属分类:
其它
发布日期:2020-11-15
文件大小:83kb
提供者:
weixin_38689976
verilog编写的伪随机序列发生器
此程序是用verilog语言实现的伪随机序列,程序里面对同步字节、数据包、数据帧都有说明,使得程序明白易懂。 此程序是用verilog语言实现的伪随机序列,程序里面对同步字节、数据包、数据帧都有说明,使得程序明白易懂。
所属分类:
专业指导
发布日期:2020-11-29
文件大小:1kb
提供者:
starmoonh
EDA/PLD中的一种基于CPLD的伪随机序列发生器
摘 要:介绍了一种利用EDA技术,在Altera的MAX 7000S系列芯片上实现的伪随机序列发生器,为产生低成本的电子系统测试信号提供了一种简单易行的方法。 关键词:EDA;VHDL;CPLD;伪随机序列 1 引 言 EDA(Electronic Design Automation,电子设计自动化)是以大规模可编程逻辑器件替代中小规模集成电路作为硬件载体,以EDA软件编程的方式对可编程器件进行电子系统设计的计算机辅助电路设计技术。目前已经广泛应用于电子电路与系统的设计和产品的开发,逐渐取代了传
所属分类:
其它
发布日期:2020-12-08
文件大小:80kb
提供者:
weixin_38535808
Blum-Blum-Shab-Pseudo-Random-Generator:Blum Blum Shab伪随机发生器的实现-源码
Blum-Blum-Shab-Pseudo-Random-Generator:Blum Blum Shab伪随机发生器的实现
所属分类:
其它
发布日期:2021-03-14
文件大小:8kb
提供者:
weixin_42177768
常规单向函数的伪随机发生器:具有改进参数的新构造
常规单向函数的伪随机发生器:具有改进参数的新构造
所属分类:
其它
发布日期:2021-03-07
文件大小:439kb
提供者:
weixin_38621365
基于量子随机游动的新型伪随机数发生器
基于量子随机游动的新型伪随机数发生器
所属分类:
其它
发布日期:2021-03-02
文件大小:898kb
提供者:
weixin_38624332
将混沌序列变换成均匀伪随机序列的普适算法
提出了一种将混沌序列变换成均匀伪随机序列的普适算法.这种算法基于计算机浮点数表示的bit位操作,不针对任何具体对象,可将任意连续或分段连续分布的实型随机变量转换成均匀分布的随机变量.理论分析表明,这种算法源于实型随机变量中普遍存在着的沿bit位以指数规律增强的均匀化趋势.任何实型的混沌序列,不论来自混沌映射系统还是混沌微分动力系统,都可以在同一个标准算法下变换成均匀分布的伪随机序列,因而是混沌伪随机数发生器标准化模块设计和硬件实现的关键技术基础.
所属分类:
其它
发布日期:2021-02-20
文件大小:417kb
提供者:
weixin_38673798
«
1
2
3
4
»