您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. Ku波段宽带低噪声雷达频率源的研制

  2. 介绍一种低相噪、低杂散、宽带的雷达频率合成器方案的设计和实现,该方案采用超低相噪模拟锁相环芯片,并采用双环环内下混频结构,通过对环路滤波器的精心设计,大幅度改善相位噪声和杂散性能。给出设计过程及测试结果。实验证明该方案是成功的,达到的主要技术指标为:输出频率12.8~14.8 GHz,相位噪声一90 dBc/Hz@ 1 kHz,杂散一55 dBc,步进间隔5O MHz。
  3. 所属分类:嵌入式

    • 发布日期:2009-12-07
    • 文件大小:141kb
    • 提供者:greatboy1
  1. LS波段预捕获锁相环路的仿真与实现

  2. 介绍了一种宽带的雷达快速扫频频率合成器方案的设计和实现,该方案采用超低相噪模拟锁相环芯片,通过预捕获的方法,并精心调试环路滤波器,实现了快速小步进的跳频要求。给出了设计过程及测试结果,实验证明该方案是成功的,主要技术指标为:输出频率1~3GHz,相位噪声-90dBc/Hz@1kHz,杂散-55dBc,步进间隔可变,跳频时间≤20μs
  3. 所属分类:嵌入式

    • 发布日期:2010-04-20
    • 文件大小:147kb
    • 提供者:eeicc
  1. ADF4350低相噪频率合成器 在射频无线通信设备中的应用

  2. 现代射频和微波电子系统中要求频率源具有高频低相噪,且具有可靠性好、体积小、功耗低的特点。ADF4350频率合成器具有全集成、低相位噪声的优点,内置片上VCO(压控振荡器)与PLL(锁相环),可以工作在极宽的连续频率范围内,广泛 用于无线基础设备及测试设备,无线LAN,CATV和时钟发生器中。本文简要介绍了ADF4350的主要功能,详细给出了基于 ADF4350用作直接变换调制器以及和ADuC812,ADSP一21xx的接口连接的设计方案。
  3. 所属分类:C++

    • 发布日期:2011-03-07
    • 文件大小:346kb
    • 提供者:lincheng99
  1. 低相噪、低杂波数字锁相环路滤波器的设计

  2. 低相噪、低杂波数字锁相环路滤波器的设计,是设计数字锁相环滤波器的参考资料
  3. 所属分类:硬件开发

    • 发布日期:2017-10-21
    • 文件大小:223kb
    • 提供者:wwj0070
  1. 低信噪比微震P波震相初至自动拾取方法

  2. 针对微震信号固有的低信噪比、非平稳性、随机性等特征,发展了一种基于希尔伯特-黄变换(HHT)和AIC准则相结合的震相初至自动拾取方法,该方法首先对含噪信号进行经验模态分解(EMD)及内蕴模态函数(IMF)重构,在保留微震信号固有特征基础上实现降噪;其次,基于Hilbert变换计算出归一化包络信号,通过设置包络阈值搜索震相初至的大致位置,并以该位置为基础为AIC函数选择合适的计算时窗以降低计算复杂度;最后,在选择的时窗内应用AIC准则计算出P波震相初至。应用该方法对随机选取的高、低信噪比两类共80
  3. 所属分类:其它

    • 发布日期:2020-04-25
    • 文件大小:669kb
    • 提供者:weixin_38538472
  1. 宽带CDMA发射机低相噪本振源的设计

  2. 本文介绍一款宽带CDMA发射机的本振源设计过程,提供一整套针对CDMA发射机本振电路进行的电路指标确定、器件选取与参数设定以及电路设计的方案的可行性评估。另外,对发射机系统的EVM指标进行了仿真,从而得出了合理的本振源相位误差指标。为便于设计者对锁相环路的优化与仿真,笔者还编写了一套ADS锁相环路仿真程序,不同于常见的优化和计算在后台进行的辅助程序。在使用本仿真程序时,设计得可以调整任意参数或器件值并迅速获得与该调整相应的所有关键指标的变化。
  3. 所属分类:其它

    • 发布日期:2020-03-04
    • 文件大小:111kb
    • 提供者:weixin_38634065
  1. 低相噪体效应二极管的研制

  2. 低相噪体效应二极管的研制.及设计方法,挺好的
  3. 所属分类:硬件开发

    • 发布日期:2012-10-16
    • 文件大小:163kb
    • 提供者:teng1money
  1. 100 MHz低相噪晶体振荡器设计

  2. 相位噪声是振荡器最重要的性能指标。该文从振荡器反馈理论出发,得到了一种新颖的振荡器相位噪声模型,并使用Matlab对相位噪声模型进行仿真,得到单边带相位噪声功率谱密度。对模型的相位噪声仿真结果与其他方法仿真所得相位噪声进行了比较,两者的仿真结果较吻合。在模型指导下设计出一低相噪晶体振荡器,实测结果与仿真结果吻合。
  3. 所属分类:嵌入式

    • 发布日期:2010-06-20
    • 文件大小:285kb
    • 提供者:loveskynn
  1. L波段宽带低相噪VCO的设计与制作

  2. 本文主要介绍了L波段宽带低相噪VCO的设计与制作
  3. 所属分类:其它

    • 发布日期:2020-07-30
    • 文件大小:68kb
    • 提供者:weixin_38609693
  1. 滤波器中的基于谐波混频的微波低相噪锁相设计

  2. 摘要:该设计通过谐波混频的方式实现常规分频式锁相环所难以实现的低相噪指标。在理论分析的基础之上,提出微波低相噪锁相环设计方案,制定实际电路结构,通过对电路的调试达到在5.5 GHz频点输出-111.30 dBc/Hz10 kHz的相噪指标和-67.33 dBc的杂散指标。验证了通过谐波混频的方式实现微波低相噪锁相的可行性。 关键词:低相噪;谐波混频;锁相源;杂散指标引言          众所周知锁相环的环路带宽以内的相位噪声主要由晶体振荡器经过倍频恶化后的相位噪声与鉴相器引入的相位噪声共同
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:133kb
    • 提供者:weixin_38601364
  1. 毫米波低相噪捷变频高分辨率雷达频率源设计

  2. 设计了一种由直接数字频率合成(DDS)、倍频链构成的三次变频直接频率合成方案,实现了低相噪捷变频高分辨率毫米波雷达频率合成器设计。利用直接频率合成器的倍频输出取代传统三次变频毫米波频率源的锁相环(PLL),同时提供线性调频(LFM)信号,优化DDS和变频方案的频率配置关系。利用FPGA电路进行高速控制,较好地解决了毫米波频率合成器各技术指标之间的矛盾。实测结果表明,采用该方案的毫米波频率合成器在本振跳频带宽为160 MHz时,线性调频频率分辨率可达0.931 Hz,最大频率转换时间小于2 ?滋s
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:198kb
    • 提供者:weixin_38617846
  1. 2.42 GHz宽带低相噪LC压控振荡器的设计

  2. 采用一种基于开关电容阵列(SCA)和电压、电流滤波相结合的电路结构,设计了一个宽调谐范围低相位噪声的互补交叉耦合型LC压控振荡器。利用ADS仿真软件对电路进行仿真,达到了宽调谐、低相位噪声、低功耗的要求。
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:321kb
    • 提供者:weixin_38528939
  1. 电子测量中的Temex推出低相噪射频震荡器SR W150

  2. 时间频率元件和组件领域的世界主要生产商泰迈斯公司日前对外宣布,该公司会推出一款新的小型射频震荡器,新的震荡器外壳壳体为51.5x 51.5x 20.5毫米。这一新的震荡器相噪极低,专门用于仪器仪表市场和雷达。   泰迈斯公司之所以在技术上保持先进,是因为该公司在高稳频率源设计和制造领域历经十五年的不断探索和积累经验,在声表谐振器领域有着独一无二的技术。   这种超低噪声频率源(ULN)能满足仪器仪表市场和雷达的使用要求。泰迈斯国防和航空业务首席执行官, 让·福凯(Jean Forget)诠
  3. 所属分类:其它

    • 发布日期:2020-12-03
    • 文件大小:51kb
    • 提供者:weixin_38574410
  1. RFID技术中的泰迈斯公司推出SR W150型超低相噪射频震荡器

  2. 泰迈斯推出一款新的小型射频震荡器,新的震荡器外壳壳体为51.5x 51.5x 20.5毫米。这一新的震荡器相噪极低,专门用于仪器仪表市场和雷达。 新的SR W150型震荡器主要技术特性如下:   首先, 它的设计目的是为了满足仪器仪表市场和雷达的要求,这一堪称艺术品的震荡器有很多技术特性更优于其它的产品 :  频率:500MHz(频率范围可以在300 MHz 到 600 MHz之间)。载频在10赫兹时,相噪更低,为- 165 dBc/Hz。  最低相噪为-175dBc/Hz。  通过温度控
  3. 所属分类:其它

    • 发布日期:2020-11-30
    • 文件大小:46kb
    • 提供者:weixin_38691220
  1. RFID技术中的宽带CDMA发射机低相噪本振源的设计

  2. 摘要:分析研究了如何根据各类CDMA发射机整机指标确定本振源的具体指标;给出了一套EVM指标的仿真程序,它可以综合分析发射机各组成部分对整机EVM指标的影响;给出了一整套器件指标估算的方法,包括压控振荡器VCO相位噪声确定,锁相环路芯片(PLL IC)1Hz归一化相位噪声对相位误差的影响。提供了基于ADS的PLL电路仿真程序,它可以方便地进行相噪、杂散和稳定度分析,并可以方便地与EVM仿真程序联合使用。 关键词:码分多址接入 发射机 误差向量幅度 本振源 锁相环CDMA及码分多址接入,是
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:100kb
    • 提供者:weixin_38612568
  1. 基于光电振荡器的光子低相噪倍频信号生成

  2. 基于光电振荡器的光子低相噪倍频信号生成
  3. 所属分类:其它

  1. 基于深度学习的低信噪比下的快速超分辨荧光显微成像

  2. 超分辨荧光成像实验的分辨率和成像质量与实验过程中收集到的荧光分子光子数和背景噪声有着密切的关系。为了实现低光子数、高背景光下的快速超分辨荧光显微成像,利用所提卷积神经网络算法实现了对极低信噪比信号的恢复,并结合重构网络进行了超分辨成像。结果表明:利用该方法可以实现荧光信号在低信噪比下的有效恢复,峰值信噪比可达27 dB,明显优于同类的其他两种算法。该方法还可以配合Deep-STORM重构网络在低信噪比下实现快速的超分辨成像。重构结果的归一化均方误差为7.5%,分辨率相较其他算法有明显提升。实验条
  3. 所属分类:其它

    • 发布日期:2021-03-01
    • 文件大小:15mb
    • 提供者:weixin_38592502
  1. 低信噪比的空间谱估计通道幅相误差校正算法

  2. 低信噪比的空间谱估计通道幅相误差校正算法
  3. 所属分类:其它

    • 发布日期:2021-02-20
    • 文件大小:325kb
    • 提供者:weixin_38529951
  1. 基于HMC830的低相噪低杂散频率源的设计

  2. 针对频率源的相噪会恶化采样数据的信噪比,杂散会降低接收机灵敏度,提出了一种低相噪低杂散的设计方法。该方法利用Hittite公司的新推出的集成VCO的锁相环芯片HMC830进行设计,供电部分采用多个低噪声稳压芯片,参考频率源为Pascall公司的OCXO晶振,环路滤波器为无源四阶,使用Hittite PLL Design软件进行设计,另外采用C8051F300单片机对锁相环芯片进行寄存器操作。实验结果显示:鉴相频率为100 MHz,输出频率为1.8 GHz时,整数分频模式下,相位噪声为-112.2
  3. 所属分类:其它

  1. X波段低相噪跳频源的设计与实现

  2. 结合直接数字频率合成(DDS)和锁相环(PLL)技术完成了X波段低相噪本振跳频源的设计。文章通过软件仿真重点分析了本振跳频源的低相噪设计方法,同时给出了主要的硬件选择和详细电路设计过程。最后对样机的测试结果表明,本方案具有相位噪声低、频率控制灵活等优点,满足了实际工程应用。
  3. 所属分类:其它

    • 发布日期:2021-01-31
    • 文件大小:690kb
    • 提供者:weixin_38635092
« 12 3 4 5 6 7 8 9 10 »