您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 使用Verilog实现基于FPGA的SDRAM控制器.rar

  2. 使用Verilog实现基于FPGA的SDRAM控制器
  3. 所属分类:硬件开发

    • 发布日期:2009-08-19
    • 文件大小:1mb
    • 提供者:guo159357
  1. 使用Verilog语言实现fifo功能

  2. 使用Verilog语言实现fifo功能,并通过Modelsim仿真波形验证其正确性
  3. 所属分类:嵌入式

    • 发布日期:2009-08-23
    • 文件大小:1kb
    • 提供者:wangyt0129
  1. 使用Verilog设计CPU

  2. 使用Verilog设计CPU 学习怎么设计CPU哦!!!!!!!!!!!!
  3. 所属分类:专业指导

    • 发布日期:2009-11-18
    • 文件大小:544kb
    • 提供者:bn813
  1. 使用verilog以及VHDL编写的将串口数据转换为32位并口数据,作为FPGA和DSP接口使用

  2. 使用verilog以及VHDL编写的将串口数据转换为32位并口数据,作为FPGA和DSP接口使用
  3. 所属分类:硬件开发

    • 发布日期:2010-04-10
    • 文件大小:823kb
    • 提供者:wdd1yx
  1. 简单频率计 使用verilog语言

  2. 用FPGA实验板写的简单频率计 使用verilog语言 觉得还不够的话还可以自己进行修改 其实也很简单的
  3. 所属分类:电信

    • 发布日期:2011-05-06
    • 文件大小:655kb
    • 提供者:BSXYZYC
  1. 使用Verilog开发FPGA的多个简单入门例程

  2. 使用Verilog开发FPGA的多个简单入门例程,很适合入门者使用和借鉴。
  3. 所属分类:其它

    • 发布日期:2011-09-04
    • 文件大小:23mb
    • 提供者:xulongjian
  1. Altera 官方FFT程序(使用Verilog)编写

  2. Altera 官方FFT程序(使用Verilog)编写,是源程序,供参考
  3. 所属分类:硬件开发

    • 发布日期:2012-02-19
    • 文件大小:957kb
    • 提供者:wzylzh
  1. 使用Verilog实现基于FPGA的SDRAM控制器

  2. 使用Verilog实现基于FPGA的SDRAM控制器
  3. 所属分类:硬件开发

    • 发布日期:2008-06-30
    • 文件大小:1mb
    • 提供者:eway_zhong
  1. FPGA 使用verilog 编写的AD tlc549 测试程序,数码管做显示,本程序已验证

  2. 使用Verilog语言测试AD模块,该程序已经过验证,波形通过示波器检测正常。
  3. 所属分类:硬件开发

    • 发布日期:2014-10-06
    • 文件大小:1mb
    • 提供者:fengdawei2014
  1. 使用Verilog编写的脉冲信号延时模块

  2. /**************************************************************************************************/ //功能简介:使用Verilog编写的一个脉冲信号延时模块,延时时长可设定(小于输入脉冲周期),可精确到一个时钟周期 //代码有详细注解,设计项目验证可用,原项目是对一个周期为2ms,高电平脉宽为5us的脉冲信号延时100us输出 /*******************************
  3. 所属分类:硬件开发

    • 发布日期:2014-10-07
    • 文件大小:1kb
    • 提供者:milan007
  1. 自己编写的使用Verilog通过SPI读写EEPROM,验证OK

  2. 自己编写的使用Verilog通过SPI读写EEPROM,验证OK
  3. 所属分类:硬件开发

    • 发布日期:2015-07-06
    • 文件大小:3kb
    • 提供者:gmaha
  1. tft-7-LCD-DRIVE-VERILOG.基于FPGA 液晶屏驱动,使用verilog编写

  2. tft-7-LCD-DRIVE-VERILOG基于FPGA 液晶屏驱动,使用verilog编写
  3. 所属分类:硬件开发

    • 发布日期:2015-12-24
    • 文件大小:56kb
    • 提供者:office_lgirl
  1. 使用verilog HDL 16位cpu设计

  2. 本实例是使用verilog HDL语言来进行16位cpu设计。
  3. 所属分类:专业指导

    • 发布日期:2008-11-30
    • 文件大小:430kb
    • 提供者:stonexjr3
  1. 使用Verilog HDL进行数字逻辑设计、综合、仿真的步骤及工具软件使用简要说明

  2. 使用Verilog HDL进行数字逻辑设计、综合、仿真的步骤及工具软件使用简要说明 大量verilog实例,含源码及其测试文件testbench,通过验证。对初学者有极大帮助.
  3. 所属分类:嵌入式

    • 发布日期:2009-03-01
    • 文件大小:2mb
    • 提供者:lulu335
  1. 使用verilog以及VHDL编写的将串口数据转换为32位并口数据,作为FPGA和DSP接口使用

  2. 使用verilog以及VHDL编写的将串口数据转换为32位并口数据,作为FPGA和DSP接口使用 使用verilog以及VHDL编写的将串口数据转换为32位并口数据,作为FPGA和DSP接口使用
  3. 所属分类:硬件开发

  1. 华中科技大学 数电课程设计 数字逻辑 使用Verilog编写的洗衣机模拟程序,运行在FPGA板上 vivado项目工程源码.zip

  2. 华中科技大学 数电课程设计 数字逻辑 使用Verilog编写的洗衣机模拟程序,运行在FPGA板上 vivado项目工程源码
  3. 所属分类:嵌入式

    • 发布日期:2020-02-07
    • 文件大小:5mb
    • 提供者:songzailu6482
  1. 使用verilog以及VHDL编写的将串口数据转换为32位并口数据,作为FPGA和DSP接口使用

  2. 使用verilog以及VHDL编写的将串口数据转换为32位并口数据,作为FPGA和DSP接口使用 使用verilog以及VHDL编写的将串口数据转换为32位并口数据,作为FPGA和DSP接口使用
  3. 所属分类:硬件开发

    • 发布日期:2020-01-31
    • 文件大小:800kb
    • 提供者:weixin_42565716
  1. 使用Verilog设计一个冯诺依曼结构的CPU

  2. 使用Verilog设计一个冯诺依曼结构的CPU,实现以下4条指令: (1)addi: (rd) <- (rs) + imm (2)lw: (rd) <- memory((rs) + imm) (3)sw: memory((rd) + imm) <- (rs) (4)add: (rd) <- (rd) +(rs) CPU包含以下模块: (1)存储器Memory (2)时序信号产生模块CLOCK (3)取指令模块IFU (4)通用寄存器GR (5)ALU (6)控制器c
  3. 所属分类:硬件开发

  1. MIPS-and-Verilog-Calculator:使用MIPS汇编语言创建了一个可以支持加,减,乘和除的计算器。 还使用Verilog硬件描述语言创建了一个单独的计算器,可以执行基本的算术,逻辑和移位运算-源码

  2. MIPS-and-Verilog-Calculator:使用MIPS汇编语言创建了一个可以支持加,减,乘和除的计算器。 还使用Verilog硬件描述语言创建了一个单独的计算器,可以执行基本的算术,逻辑和移位运算
  3. 所属分类:其它

  1. Verilog-FIR:使用Verilog实现FIR-源码

  2. Verilog-FIR:使用Verilog实现FIR
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:713kb
    • 提供者:weixin_42099530
« 12 3 4 5 6 7 8 9 10 ... 50 »