您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于CPLD&FPGA的出租车计费器

  2. :介绍一种以单片机AT89S52为核心的多功能出租车计价器的设计,阐述软硬件设计过程中关键技术的处理。 仿真结果表明该计价器具有集计程、计时、计费、存储、查看、统计等多种计量功能,并且具有超速提醒、防止司机作弊、语音、 打印和显示等多种功能。与已有的系统相比,该系统具有超速提醒等更强的功能。
  3. 所属分类:硬件开发

    • 发布日期:2009-06-15
    • 文件大小:392kb
    • 提供者:lzwsdu
  1. 基于VHDL的程序设计集

  2. FPGA很有价值的27实例.rar 包括 LED控制VHDL程序与仿真 2004.8修改.doc; LED控制VHDL程序与仿真; LCD控制VHDL程序与仿真 2004.8修改; LCD控制VHDL程序与仿真; ADC0809 VHDL控制程序; TLC5510 VHDL控制程序; DAC0832 接口电路程序; TLC7524接口电路程序; URAT VHDL程序与仿真; ASK调制与解调VHDL程序及仿真; FSK调制与解调VHDL程序及仿真; PSK调制与解调VHDL程序及仿真; MA
  3. 所属分类:嵌入式

    • 发布日期:2009-08-13
    • 文件大小:1mb
    • 提供者:lvjingsok
  1. FPGA有价值的27个实例

  2. 包括 LED控制VHDL程序与仿真 2004.8修改.doc; LED控制VHDL程序与仿真; LCD控制VHDL程序与仿真 2004.8修改; LCD控制VHDL程序与仿真; ADC0809 VHDL控制程序; TLC5510 VHDL控制程序; DAC0832 接口电路程序; TLC7524接口电路程序; URAT VHDL程序与仿真; ASK调制与解调VHDL程序及仿真; FSK调制与解调VHDL程序及仿真; PSK调制与解调VHDL程序及仿真; MASK调制VHDL程序及仿真; MFS
  3. 所属分类:嵌入式

    • 发布日期:2009-11-15
    • 文件大小:1mb
    • 提供者:hb830513821001
  1. CPLD/FPGA 出租车计价器的设计

  2. 设计一个出租车计价器,能按照路程计费,具体要求如下: (1)里程计费:按照行驶里程计费,起步价为6.00元,并在车行驶3Km后按1.5元/Km计费,当行车距离大于10km后,每千米加收50%的车费,车停止和暂停不计费。 (2)面板显示:设计车费和路程显示器,分别采用3位数码管动态扫描电路实现,即各有一位小数。 (3)采用开关模拟出租车的起动(司机翻下空车标牌)、停止(司机翻上空车标牌)、暂停。 2. 设计要求: 本设计中分模块必须由VHDL语言编程实现,总系统可以采用原理图或VHDL文本实现,
  3. 所属分类:硬件开发

    • 发布日期:2010-01-08
    • 文件大小:138kb
    • 提供者:fuchanghu
  1. 出租车计价器的FPGA设计

  2. 出租车计价器的FPGA设计,采用VHDL语言,用脉冲信号模拟里程
  3. 所属分类:硬件开发

    • 发布日期:2010-03-20
    • 文件大小:389kb
    • 提供者:difficulthjr
  1. FPGA实例大全,都包含源程序仿真,实际运行通过

  2. 包括 LED控制VHDL程序与仿真 2004.8修改.doc; LED控制VHDL程序与仿真; LCD控制VHDL程序与仿真 2004.8修改; LCD控制VHDL程序与仿真; ADC0809 VHDL控制程序; TLC5510 VHDL控制程序; DAC0832 接口电路程序; TLC7524接口电路程序; URAT VHDL程序与仿真; ASK调制与解调VHDL程序及仿真; FSK调制与解调VHDL程序及仿真; PSK调制与解调VHDL程序及仿真; MASK调制VHDL程序及仿真; MFS
  3. 所属分类:嵌入式

    • 发布日期:2010-03-28
    • 文件大小:1mb
    • 提供者:hughzotob
  1. 基于FPGA的出租车计价器设计verilog源代码

  2. 基于FPGA的出租车计价器设计verilog源代码
  3. 所属分类:硬件开发

    • 发布日期:2011-01-10
    • 文件大小:2mb
    • 提供者:jinhuanghu
  1. 基于FPGA的出租车计价器设计

  2. 基于FPGA的出租车计价器设计verilog源代码
  3. 所属分类:硬件开发

    • 发布日期:2011-01-10
    • 文件大小:47kb
    • 提供者:jinhuanghu
  1. FPGA很有价值的27实例

  2. URAT VHDL程序与仿真 频率计程序设计与仿真 LED控制VHDL程序与仿真 DAC0832 接口电路程序 FSK调制与解调VHDL程序及仿真 自动售货机VHDL程序与仿真 出租车计价器VHDL程序与仿真 电梯控制器程序设计与仿真 电子时钟VHDL程序与仿真
  3. 所属分类:嵌入式

    • 发布日期:2011-04-06
    • 文件大小:1mb
    • 提供者:xiaoxi8592
  1. FPGA电子课件(共8章,很全面包括altera和xilinx,附带程序) 8

  2. FPGA电子课件(共8章,很全面包括altera和xilinx,附带程序) Xilinx AlteraFPGA最小系统板设计 多功能波形发生器的系统设计 8.2 FPGA对LED显示器的.ppt 8.3 FPGA对LCD显示器的.ppt 8.5 TLC5510接口电路及程序设计.ppt 8.19自动升降电梯控制器设计.ppt 8.16 采用测频原理的数字频率计.ppt 8.15数字基带信号传输码型发生器设计.ppt 8.11二进制相位键控(PSK)调制器与解调器设计.ppt 8.24 步进电机
  3. 所属分类:3G/移动开发

    • 发布日期:2011-07-05
    • 文件大小:2mb
    • 提供者:wxm002
  1. 基于FPGA的出租车自动计价器设计

  2. 设计一个出租车计价器。 该计价器的计费系统:行程 3公里内,且等待累计时间2分钟内,起步费为10元;3公里外以每公里1.6元计费,等待累计时间2分钟外以每分钟以1.5元计费。 并能显示行驶公里数、等待累计时间、总费用。
  3. 所属分类:硬件开发

    • 发布日期:2012-07-07
    • 文件大小:59kb
    • 提供者:lixianhui5532
  1. 简易的出租车计价器

  2. 设计一个出租车计价器,主要功能: (1)当出租车启动时,开始记里程数,开始计费,其实费用为7.0。 (2)当出租车等待时,不计数和不收取费用。 (3)当出租车停止时,不进行任何计数和收取费用。
  3. 所属分类:其它

    • 发布日期:2013-05-17
    • 文件大小:5kb
    • 提供者:u010728387
  1. 基于FPGA的出租车计价器设计

  2. 设计要求:设计一个出租车计价器。该计价器的计费系统:行程 3公里内,且等待累计时间2分钟内,起步费为10元;3公里外以每公里1.6元计费,等待累计时间2分钟外以每分钟以1.5元计费,并能显示行驶公里数、等待累计时间、总费用。设计有分频模块,控制模块,计量模块,译码模块, 显示模块。 本文档中详述了基于FPGA的出租车计价器设计,所用语言是Verilog,开发环境是 Xilinx 14.6,其中包括各个模块的完整代码及解释。
  3. 所属分类:嵌入式

    • 发布日期:2014-07-04
    • 文件大小:1mb
    • 提供者:ieawyn
  1. FPGA很有价值的27实例

  2. 8.2 LED控制VHDL程序与仿真 2004.8修改.doc 8.4 ADC0809 VHDL控制程序.doc 8.7 TLC7524接口电路程序.doc 8.9 ASK调制与解调VHDL程序及仿真.doc 8.12 MASK调制VHDL程序及仿真.doc 8.15 基带码发生器程序设计与仿真.doc 8.18 电子琴程序设计与仿真 2004.8修改.doc 8.20 电子时钟VHDL程序与仿真.doc 8.22 出租车计价器VHDL程序与仿真.doc
  3. 所属分类:嵌入式

    • 发布日期:2009-03-27
    • 文件大小:1mb
    • 提供者:trcache
  1. 基于FPGA的出租车计价器

  2. 乘客在乘坐出租车时常常因为不知道实际路程与时间,在计算价钱时与司机发生矛盾。因此本实验设计了一款在出租车内使用的,能够实时显示当前价格,路程与时间的计价器。本实验在EEEC-020A计算机组成/ISP实验系统上对设计进行验证。
  3. 所属分类:硬件开发

    • 发布日期:2018-07-25
    • 文件大小:9mb
    • 提供者:afgqwjgfjqwgfg
  1. 数电实验——出租车计价器

  2. 利用Basys2板设计基于FPGA的出租车计价器,用HDL Verilog硬件描述语言实现出租车计价器的设计。所设计的出租车计价器具有时钟显示、里程显示、价格显示等功能,具有等待计时、计价功能,要求能够根据时间判断是夜间价格还是白天价格。画了很久时间完成,真的不容易啊。
  3. 所属分类:教育

    • 发布日期:2020-03-26
    • 文件大小:4mb
    • 提供者:mudeer1
  1. 一种出租车计价器FPGA的设计和实现

  2.  FPGA(Field-Programmable Gate Array),即现场可编程门阵列,它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物。本文针对FPGA器件,用EDA工具软件Max+P1usⅡ,设计了一种出租车的计价器,它可以以十进制数的形式,直观地显示出租车行驶的里程和乘客应付的费用,具有一定的实际应用价值。
  3. 所属分类:其它

    • 发布日期:2020-08-26
    • 文件大小:365kb
    • 提供者:weixin_38502292
  1. 嵌入式系统/ARM技术中的一种出租车计价器FPGA的设计和实现

  2. FPGA(Field-Programmable Gate Array),即现场可编程门阵列,它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。FPGA具有灵活性和及时面市的优势,越来越多地被设计者用来作为消费类、工业和汽车、有线和无线通信以及医疗市场等系统中ASIC的替代方案。Altera新款Cyclone II器件系列是建立在Altera第一代Cy
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:296kb
    • 提供者:weixin_38569722
  1. 出租车计价器的FPGA设计

  2. 本文针对FPGA器件,用EDA工具软件Max+P1usⅡ,设计了一种出租车的计价器,它可以以十进制数的形式,直观地显示出租车行驶的里程和乘客应付的费用,具有一定的实际应用价值。
  3. 所属分类:其它

    • 发布日期:2020-10-26
    • 文件大小:352kb
    • 提供者:weixin_38614462
  1. EDA出租车计价器课程设计

  2. 介绍了出租车计费器系统的组成及工作原理,简述了在EDA平台上用FPGA器件构成该数字系统的设计思想和实现过程。论述了计程模块,计费模块,计时模块,动态译码模块等的设计方法与技巧。随着EDA技术的高速发展,电子系统的设计技术发生了深刻的变化,大规模可编程逻辑器件CPLD/FPGA的出现,给设计人员带来了诸多方便。利用它进行产品开发,不仅成本低、周期短、可靠性高,而且具有完全的知识产权。本文介绍了一个以fpga芯片为控制核心、附加一定外围电路组成的出租车计费器系统。随着社会的不断进步,人们生活水平的
  3. 所属分类:硬件开发

    • 发布日期:2020-12-04
    • 文件大小:3mb
    • 提供者:qq_42155118
« 12 »