您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. pcf8563_i2c1_r8_ruoge_ov2640通过给RTC驱动增加设备节点读取秒钟成功+直接读取I2C1获取秒钟值20160626_2201.7z

  2. pcf8563_i2c1_r8_ruoge_ov2640通过给RTC驱动增加设备节点读取秒钟成功+直接读取I2C1获取秒钟值20160626_2201.7z http://blog.csdn.net/21cnbao/article/details/7919055 在Android源码树中添加userspace I2C读写工具(i2c-util) 本文使用的开发板是:杭州若格科技有限公司的全志R8。CPU:CPUARM Cortex-A8 更多芯片资料请参见全志官网: http://www.al
  3. 所属分类:Android

    • 发布日期:2016-06-26
    • 文件大小:1mb
    • 提供者:wb4916
  1. VSD-physical-design-using-open-source-EDA-tools-源码

  2. VSD-使用开源EDA工具的物理设计 内容: 研究和审查基于RISC-V的picoSoC的各种组件 芯片规划策略和代工厂库单元介绍 使用Magic Layout工具和ngspice设计和表征一个库单元 布局前时序分析和好的时钟树的重要性 RTL2GDS的最终步骤 本次研讨会涉及的开源工具如下 Yosys –用于综合,Graywolf –用于布局,Qrouter –用于路由,Netgen –用于LVS,Magic –用于布局和布局,Qflow – RTL2GDS集成,OpenSTA和Openti
  3. 所属分类:其它

  1. Learn-VLSI:物理设计-源码

  2. 具有开源EDA工具的Learn-VLSI(PD) 这个为期5天的研讨会资料库可用于帮助初学者使用如下所示的开放源代码工具,以了解VLSI物理设计的基本实践思想, Yosys –用于合成灰狼–放置Qrouter –用于路由Netgen –用于LVS 魔术–用于布局和布局Qflow – RTL2GDS集成OpenSTA和Opentimer-布局前和布局后静态时序分析 工作坊内容 第-1天:研究和回顾基于RISC-V的PicoSoC的各个组件第-2天:芯片规划策略和代工厂库单元简介第-3天:使用魔
  3. 所属分类:其它

  1. OpenROAD:OpenROAD的统一应用程序实现了RTL到GDS的流程-源码

  2. 开放道路 OpenROAD是一种集成的芯片物理设计工具,可将设计从合成的Verilog扩展到布线布局。 下面显示了使用OpenROAD构建芯片的步骤概述。 初始化平面图-定义芯片尺寸和单元行 放置销(用于不带焊盘的设计) 放置宏单元(RAM,嵌入式宏) 插入底物龙头细胞 插入配电网 宏单元的宏定位 标准单元的全局放置 修复最大摆率,最大电容,最大扇出违规和长电线 时钟树综合 优化设置/保持时间 插入填充单元 全局路由(详细路由的路由指南) 详细的路由 OpenROAD使用OpenDB数
  3. 所属分类:其它

    • 发布日期:2021-03-05
    • 文件大小:168mb
    • 提供者:weixin_42144554
  1. 分析芯片树-源码

  2. 分析芯片树
  3. 所属分类:其它

    • 发布日期:2021-02-15
    • 文件大小:27kb
    • 提供者:weixin_42114645