您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 2、4、8分频电路的实现方法

  2. 分频系数较大的2N分频电路需要采用标准计数器来实现,此处的方法是直接将计数器的相应位赋给分频电路的输出信号即可实现分频功能。采用这个方法的好处是:一是不需要定义中间信号,设计简单,节约资源;二是可以避免毛刺现象的发生,从而避免了逻辑错误产生的可能性。 采用VHDL和Verilog两种语言实现的2分频、4分频和8分频。 Verilog实现方法,给出了测试文件和仿真波形。
  3. 所属分类:嵌入式

    • 发布日期:2009-06-10
    • 文件大小:30kb
    • 提供者:xiang_jia
  1. 16分频器的Verilog HDL程序源代码

  2. 运用Verilog HDL语言编写16进制分频器,适当调整参数,都可实现偶数分频
  3. 所属分类:电信

    • 发布日期:2011-03-17
    • 文件大小:419byte
    • 提供者:shenxielangzi
  1. verilog分频程序示例

  2. 用硬件描述语言verilog实现分频进行详细的说明,提供不同占空比时的代码
  3. 所属分类:硬件开发

    • 发布日期:2011-03-28
    • 文件大小:3kb
    • 提供者:heiyanquan00
  1. 2N分频电路的实现方法

  2. 2N分频电路的实现方法 1 目的 分频系数较大的2N分频电路需要采用标准计数器来实现,此处的方法是直接将计数器的相应位赋给分频电路的输出信号即可实现分频功能。采用这个方法的好处是:一是不需要定义中间信号,设计简单,节约资源;二是可以避免毛刺现象的发生,从而避免了逻辑错误产生的可能性。 下面采用VHDL和Verilog两种语言实现的2分频、4分频和8分频。
  3. 所属分类:硬件开发

    • 发布日期:2011-11-12
    • 文件大小:30kb
    • 提供者:noodles5320
  1. 分频的verilog语言实现

  2. 分频的verilog语言实现 分频的verilog语言实现
  3. 所属分类:硬件开发

    • 发布日期:2011-12-10
    • 文件大小:126kb
    • 提供者:fengyun_whut
  1. 任意偶分频的和奇数分频的verilog HDL语言描述。

  2. 用verilog HDL实现的任意偶分频的,奇数分频的示例。记得用记事本打开。
  3. 所属分类:硬件开发

    • 发布日期:2012-08-13
    • 文件大小:937byte
    • 提供者:spritesyb
  1. 任意分频的verilog 语言实现(占空比50%)

  2. 任意分频的verilog 语言实现(占空比50%) 1. 偶数倍(2N)分频 2. 奇数倍(2N+1)分频 3. N-0.5 倍分频 4. 任意整数带小数分频
  3. 所属分类:硬件开发

    • 发布日期:2012-12-11
    • 文件大小:82kb
    • 提供者:noodles5320
  1. 任意分频的verilog语言实现

  2. 任意分频的verilog语言实现 FPGA开发
  3. 所属分类:硬件开发

    • 发布日期:2013-02-19
    • 文件大小:61kb
    • 提供者:lizb0704
  1. 占空比为50%的5分频时钟

  2. 占空比为50%的5分频代码,由verilog语言实现的
  3. 所属分类:硬件开发

    • 发布日期:2013-05-15
    • 文件大小:831byte
    • 提供者:u010708509
  1. 频率分频、倍频

  2. 利用Verilog HDL语言实现时钟的分频、倍频。
  3. 所属分类:硬件开发

    • 发布日期:2015-06-17
    • 文件大小:59kb
    • 提供者:sinat_29106181
  1. VERILOG语言编写的偶数与奇数分频程序

  2. 实用verilog语言编写的偶数与奇数分频程序,可以实现任意不带小数分频
  3. 所属分类:其它

    • 发布日期:2015-07-16
    • 文件大小:1mb
    • 提供者:ccxsjz3
  1. 用Verilog语言实现任意整数分频器

  2. 分频器是FPGA设计中使用频率非常高的基本设计之一,尽管在目前大部分设计中,广泛使用芯片厂家集成的锁相环资源,如赛灵思(Xilinx)的DLL.来进行时钟的分频,倍频以及相移。 但是对于时钟要求不高的基本设计,通过语言进行时钟的分频相移仍然非常流行,首先这种方法可以节省芯片内部的锁相环资源,再者,消耗不多的逻辑单元就可以 达到对时钟操作的目的。
  3. 所属分类:硬件开发

    • 发布日期:2015-12-14
    • 文件大小:38kb
    • 提供者:tmmdh370927
  1. 基于verilog实现分频

  2. 基于verilog语言实现分频,用计数的方式实现5分频,其中使用case语句
  3. 所属分类:硬件开发

    • 发布日期:2018-03-17
    • 文件大小:419byte
    • 提供者:qq_41232236
  1. verilog语言实现电子琴

  2. 用verilog语言实现电子琴,输出接蜂鸣器或扬声器,顶层模块调用音调模块、音符模块、分频模块。演奏的乐曲为致爱丽丝(献给爱丽丝)。乐曲的乐谱及其每个音符对应的节拍长度保存在两个txt 文本中
  3. 所属分类:硬件开发

    • 发布日期:2018-02-03
    • 文件大小:4kb
    • 提供者:qq_27407299
  1. 任意分频的verilog 语言实现(占空比50%)

  2. 任意分频的verilog 语言实现(占空比50%)
  3. 所属分类:互联网

    • 发布日期:2019-01-05
    • 文件大小:76kb
    • 提供者:qq_22098033
  1. verilog实现分频器.docx

  2. 分频器是指使输出信号频率为输入信号频率整数分之一的电子电路。在许多电子设备中如电子钟、频率合成器等,需要各种不同频率的信号协同工作,常用的方法是以稳定度高的晶体振荡器为主振源,通过变换得到所需要的各种频率成分,分频器是一种主要变换手段。  早期的分频器多为正弦分频器,随着数字集成电路的发展,脉冲分频器(又称数字分频器)逐渐取代了正弦分频器。 下面以Verilog HDL 语言为基础介绍奇偶分频的分频器。
  3. 所属分类:硬件开发

    • 发布日期:2020-04-22
    • 文件大小:36kb
    • 提供者:syrg520
  1. 50Mhz分频计设计fenp.rar

  2. 用quartus13实现50Mhz分频计的设计,采用verilog HDL硬件描述语言,包活源代码及测试文件
  3. 所属分类:嵌入式

    • 发布日期:2020-07-02
    • 文件大小:159kb
    • 提供者:weixin_45375726
  1. 利用Verilog实现奇数倍分频

  2. 分频器是FPGA设计中使用频率非常高的基本设计之一,尽管在目前大部分设计中,广泛使用芯片厂家集成的锁相环资源,如赛灵思(Xilinx)的DLL.来进行时钟的分频,倍频以及相移。但是对于时钟要求不高的基本设计,通过语言进行时钟的分频相移仍然非常流行,首先这种方法可以节省芯片内部的锁相环资源,再者,消耗不多的逻辑单元就可以达到对时钟操作的目的。另一方面,通过语言设计进行时钟分频,可以看出设计者对设计语言的理解程度。因此很多招聘单位在招聘时往往要求应聘者写一个分频器(比如奇数分频)以考核应聘人员的设计
  3. 所属分类:其它

    • 发布日期:2020-07-13
    • 文件大小:56kb
    • 提供者:weixin_38732519
  1. Verilog当中占空比与分频的确定方法

  2. 一部分工程师会使用Verilog来设计逻辑电路图,作为目前世界上最流行的两种硬件描述语言,Verilog不仅能够对电路图进行表示,还能够进行一些计算。本篇文章就将为大家介绍Verilog当中任意占空比和分频的的实现方法。
  3. 所属分类:其它

    • 发布日期:2020-08-09
    • 文件大小:121kb
    • 提供者:weixin_38528939
  1. EDA/PLD中的关于Verilog简易UART的FPGA/CPLD实现

  2. 测试平台:MACHXO640   可编程语言:Verilog   随机测试:是   波特率:9600   误码率:<1%oooooo   目标:在xo640上实现一个简单的Uart,能够解析串口数据,并在寄存器中存储,用FIFO实现数据的传递。那么后期可以通过开发板上的串口经CPLD访问各种数据。比如PC=CPLD=EEPROM等等,极大方便后期的开发和调试。   下面介绍一下重点:   1、Speed波特率及采样设置   这里的原理是:根据实际的波特率和板卡所使用的晶振频
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:52kb
    • 提供者:weixin_38554781
« 12 »