点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 分频软件
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
英语文章单词分频软件
对用户自己的保存的英语文摘,进行单词分频,便于记忆。用户可以建立各类考试的题库,用本程序进行分析
所属分类:
专业指导
发布日期:2009-07-24
文件大小:40kb
提供者:
xingzhe254501520
三分频电子分频器电路
三分频电子分频器设计图,由multisim软件制作。相信有一定的参考价值。
所属分类:
专业指导
发布日期:2009-08-31
文件大小:345kb
提供者:
zimangxing11
分频器设计专用计算器
本软件可以迅速、准确的计算出扬声器系统(音箱)的分频器数值,可以计算 6dB/Oct 至 24dB/Oct 的二分频和多路分频电容及电感数值。多路分频是二分频与多路带通分频器的组合。比如三分频系统,是低通(低音)、带通、高通(高音)各一组组成。 软件开始运行时定位在二分频 6dB/Oct 的位置,首先计算低通数值。而当选择带通时,首先计算高通数值。计算后的结果直接列于屏幕上。
所属分类:
专业指导
发布日期:2010-02-26
文件大小:154kb
提供者:
yang1010x
VHDL实验分频器设计
分频器设计 实验目的 1. 熟悉QUARTUSII 软件的使用 2. 熟悉PLD设计流程 3. 学习分频器的设计 设计思路与框图 设计一个25位的二进制计数器,以50MHz时钟作为输入,然后将其最后一位引出即可得到大致为1Hz的输出。
所属分类:
专业指导
发布日期:2010-03-31
文件大小:441byte
提供者:
woshishuiaabbb
分频器设计专用计算器
本软件可以迅速、准确的计算出扬声器系统(音箱)的分频器数值,可以计算 6dB/Oct 至 24dB/Oct 的二分频和多路分频电容及电感数值。多路分频是二分频与多路带通分频器的组合
所属分类:
制造
发布日期:2012-10-10
文件大小:154kb
提供者:
zhongmin_0561
超好用的华为分频软件
超好用的华为分频软件,可以将一个屏幕分开为2-4个屏幕工作区,每个工作区可以成为独立的桌面,各桌面的程序运行互不干扰!
所属分类:
虚拟化
发布日期:2014-05-25
文件大小:5mb
提供者:
qq_15771633
佳讯分频器推荐软件
本软件是专为佳讯/KASUN开发的一款分频器推荐软件。 使用本软件你只需要输入你要配置音箱的扬声器数量,阻抗,功率等参数和要求,即可以为您推荐出适合的分频器。 软件操作简单明了,专业发烧友和入门人士均宜。
所属分类:
制造
发布日期:2015-01-08
文件大小:9mb
提供者:
happybasic
基于FPGA的128分频器
基于FPGA的128分频器的128分频,可以直接用quartus软件打开
所属分类:
其它
发布日期:2015-03-20
文件大小:1kb
提供者:
xiaokang1233456
收发分频双线极化微带天线的应用分析
给出了一种收发分频双线极化层叠型微带贴片天线的设计方法,利用双层贴片谐振于不同的频率来实现双频,通过在贴片的相互垂直方向上馈电来实现双线极化,从而在收发频段上实现双线极化。本设计采用HFSS电磁仿真软件对该天线模型进行优化,获得了在2.03GHz和2.28GHz的两个谐振峰值,可在发射频段和接收频段分别达到8.2%和4%的阻抗带宽。
所属分类:
其它
发布日期:2020-07-28
文件大小:67kb
提供者:
weixin_38643269
特殊的分频计数器技巧总结
软件使用版本:Quartus II 13.0+Modelsim_Altera10.1d 最近一帮朋友忙着找工作,期间面试问了我很多分频计数的题目,当时我傻了。感觉自己学的真是一坨坨。。。反思之后,也查了不少资料。逐渐把这问题解决掉,现简单地总结下。
所属分类:
其它
发布日期:2020-08-04
文件大小:190kb
提供者:
weixin_38738830
基于CPLD/FPGA的半整数分频器的设计实例
笔者利用VIDL硬件描述语言和原理图输入方式,通过MAX+plusII开发软件和ALTERA公司的FLEX系列EPF10K10LC84-4型FPGA方便地完成了半整数分频器电路的设计。
所属分类:
其它
发布日期:2020-08-31
文件大小:136kb
提供者:
weixin_38719564
基于FPGA/CPLD的半整数分频器设计及仿真
笔者利用VIDL硬件描述语言和原理图输入方式,通过MAX+plusII开发软件和ALTERA公司的FLEX系列EPF10K10LC84-4型FPGA方便地完成了半整数分频器电路的设计。
所属分类:
其它
发布日期:2020-08-31
文件大小:153kb
提供者:
weixin_38605967
基于FPGA的小数分频器的实现
本文利用VerilogHDL硬件描述语言的设计方式,通过ModelSimSE开发软件进行仿真,设计基于FPGA的双模前置小数分频器。随着超大规模集成电路的发展,利用FPGA小数分频合成技术解决了单环数字频率合成器中高鉴相频率与小频间隔之间的矛盾。
所属分类:
其它
发布日期:2020-10-23
文件大小:140kb
提供者:
weixin_38517105
收发分频双线极化微带天线的应用分析
给出了一种收发分频双线极化层叠型微带贴片天线的设计方法,利用双层贴片谐振于不同的频率来实现双频,通过在贴片的相互垂直方向上馈电来实现双线极化,从而在收发频段上实现双线极化。本设计采用HFSS电磁仿真软件对该天线模型进行优化,获得了在2.03GHz和2.28GHz的两个谐振峰值,可在发射频段和接收频段分别达到8.2%和4%的阻抗带宽。
所属分类:
其它
发布日期:2020-10-22
文件大小:212kb
提供者:
weixin_38656395
基于FPGA的双模前置小数分频器的设计
频率合成技术是现代通讯系统的重要组成部分,他将一个高稳定和高准确度的基准频率,经过四则运算,产生同样稳定度和基准度的频率。分频器是集成电路中最基础也是最常用的电路。整数分频器的实现比较简单,可采用标准的计数器或可编程逻辑器件设计实现。但在某些场合下,时钟源与所需的频率不成整数倍关系,此时可采用小数分频器进行分频。本文利用VerilogHDL硬件描述语言的设计方式,通过ModelSimSE开发软件进行仿真,设计基于FPGA的双模前置小数分频器。随着超大规模集成电路的发展,利用FPGA小数分频合成技
所属分类:
其它
发布日期:2020-10-24
文件大小:147kb
提供者:
weixin_38731123
基于FPGA的小数分频实现方法
提出了一种基于FPGA的小数分频实现方法。介绍了现有分频方法的局限性,提出一种新的基于两级计数器的分频实现方法,给出该方法的设计原理以及实现框图,利用软件对电路进行仿真,由仿真结果可以看出该方法可有效实现输入信号频率的小数调整,最后分析了方法的优缺点及其应用领域。实验结果表明,设计方法能够高精度地完成对信号频率的微调,并且频率转换时间被缩短到2.56μs。
所属分类:
其它
发布日期:2020-10-24
文件大小:347kb
提供者:
weixin_38724333
Logisim分频器
数字逻辑课程实验,logisim支持的circ文件,包含模6至模41分频器(用于秒表制作),将logisim软件产生的频率划分为合适的大小,以保证计数器做的秒表能按照精确的时间计时。
所属分类:
嵌入式
发布日期:2020-11-28
文件大小:12kb
提供者:
qq_45599373
EDA/PLD中的基于CPLD/FPGA的半整数分频器的设计
摘要:简要介绍了CPLD/FPGA器件的特点和应用范围,并以分频比为2.5的半整数分频器的设计为例,介绍了在MAX+plus II开发软件下,利用VHDL硬件描述语言以及原理图的输入方式来设计数字逻辑电路的过程和方法。 关键词:VHDL CPLD/FPGA 数字逻辑电路设计 半整数分频器 1 引言 CPLD(Complex programmable Logic Device,复杂可编程逻辑器件)和FPGA(Field programmable Gates Array,现场可编程门
所属分类:
其它
发布日期:2020-12-10
文件大小:95kb
提供者:
weixin_38576045
RFID技术中的基于FPGA的小数分频器的实现
频率合成技术是现代通讯系统的重要组成部分,他将一个高稳定和高准确度的基准频率,经过四则运算,产生同样稳定度和基准度的频率。分频器是集成电路中最基础也是最常用的电路。整数分频器的实现比较简单,可采用标准的计数器或可编程逻辑器件设计实现。但在某些场合下,时钟源与所需的频率不成整数倍关系,此时可采用小数分频器进行分频。本文利用VerilogHDL硬件描述语言的设计方式,通过ModelSimSE开发软件进行仿真,设计基于FPGA的双模前置小数分频器。随着超大规模集成电路的发展,利用FPGA小数分频合成技
所属分类:
其它
发布日期:2020-12-13
文件大小:68kb
提供者:
weixin_38675465
基于CPLD/FPGA的半整数分频器的设计
摘要:简要介绍了CPLD/FPGA器件的特点和应用范围,并以分频比为2.5的半整数分频器的设计为例,介绍了在MAX+plus II开发软件下,利用VHDL硬件描述语言以及原理图的输入方式来设计数字逻辑电路的过程和方法。 关键词:VHDL CPLD/FPGA 数字逻辑电路设计 半整数分频器 1 引言CPLD(Complex programmable Logic Device,复杂可编程逻辑器件)和FPGA(Field programmable Gates Array,现场可编程门阵列)都是可编程逻
所属分类:
其它
发布日期:2021-02-03
文件大小:206kb
提供者:
weixin_38686267
«
1
2
3
4
5
6
7
8
9
10
...
25
»