您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 英语文章单词分频软件

  2. 对用户自己的保存的英语文摘,进行单词分频,便于记忆。用户可以建立各类考试的题库,用本程序进行分析
  3. 所属分类:专业指导

  1. 三分频电子分频器电路

  2. 三分频电子分频器设计图,由multisim软件制作。相信有一定的参考价值。
  3. 所属分类:专业指导

    • 发布日期:2009-08-31
    • 文件大小:345kb
    • 提供者:zimangxing11
  1. 分频器设计专用计算器

  2. 本软件可以迅速、准确的计算出扬声器系统(音箱)的分频器数值,可以计算 6dB/Oct 至 24dB/Oct 的二分频和多路分频电容及电感数值。多路分频是二分频与多路带通分频器的组合。比如三分频系统,是低通(低音)、带通、高通(高音)各一组组成。 软件开始运行时定位在二分频 6dB/Oct 的位置,首先计算低通数值。而当选择带通时,首先计算高通数值。计算后的结果直接列于屏幕上。
  3. 所属分类:专业指导

    • 发布日期:2010-02-26
    • 文件大小:154kb
    • 提供者:yang1010x
  1. VHDL实验分频器设计

  2. 分频器设计 实验目的 1. 熟悉QUARTUSII 软件的使用 2. 熟悉PLD设计流程 3. 学习分频器的设计 设计思路与框图 设计一个25位的二进制计数器,以50MHz时钟作为输入,然后将其最后一位引出即可得到大致为1Hz的输出。
  3. 所属分类:专业指导

    • 发布日期:2010-03-31
    • 文件大小:441byte
    • 提供者:woshishuiaabbb
  1. 分频器设计专用计算器

  2. 本软件可以迅速、准确的计算出扬声器系统(音箱)的分频器数值,可以计算 6dB/Oct 至 24dB/Oct 的二分频和多路分频电容及电感数值。多路分频是二分频与多路带通分频器的组合
  3. 所属分类:制造

    • 发布日期:2012-10-10
    • 文件大小:154kb
    • 提供者:zhongmin_0561
  1. 超好用的华为分频软件

  2. 超好用的华为分频软件,可以将一个屏幕分开为2-4个屏幕工作区,每个工作区可以成为独立的桌面,各桌面的程序运行互不干扰!
  3. 所属分类:虚拟化

    • 发布日期:2014-05-25
    • 文件大小:5mb
    • 提供者:qq_15771633
  1. 佳讯分频器推荐软件

  2. 本软件是专为佳讯/KASUN开发的一款分频器推荐软件。 使用本软件你只需要输入你要配置音箱的扬声器数量,阻抗,功率等参数和要求,即可以为您推荐出适合的分频器。 软件操作简单明了,专业发烧友和入门人士均宜。
  3. 所属分类:制造

    • 发布日期:2015-01-08
    • 文件大小:9mb
    • 提供者:happybasic
  1. 基于FPGA的128分频器

  2. 基于FPGA的128分频器的128分频,可以直接用quartus软件打开
  3. 所属分类:其它

  1. 收发分频双线极化微带天线的应用分析

  2. 给出了一种收发分频双线极化层叠型微带贴片天线的设计方法,利用双层贴片谐振于不同的频率来实现双频,通过在贴片的相互垂直方向上馈电来实现双线极化,从而在收发频段上实现双线极化。本设计采用HFSS电磁仿真软件对该天线模型进行优化,获得了在2.03GHz和2.28GHz的两个谐振峰值,可在发射频段和接收频段分别达到8.2%和4%的阻抗带宽。
  3. 所属分类:其它

    • 发布日期:2020-07-28
    • 文件大小:67kb
    • 提供者:weixin_38643269
  1. 特殊的分频计数器技巧总结

  2. 软件使用版本:Quartus II 13.0+Modelsim_Altera10.1d 最近一帮朋友忙着找工作,期间面试问了我很多分频计数的题目,当时我傻了。感觉自己学的真是一坨坨。。。反思之后,也查了不少资料。逐渐把这问题解决掉,现简单地总结下。
  3. 所属分类:其它

    • 发布日期:2020-08-04
    • 文件大小:190kb
    • 提供者:weixin_38738830
  1. 基于CPLD/FPGA的半整数分频器的设计实例

  2. 笔者利用VIDL硬件描述语言和原理图输入方式,通过MAX+plusII开发软件和ALTERA公司的FLEX系列EPF10K10LC84-4型FPGA方便地完成了半整数分频器电路的设计。
  3. 所属分类:其它

    • 发布日期:2020-08-31
    • 文件大小:136kb
    • 提供者:weixin_38719564
  1. 基于FPGA/CPLD的半整数分频器设计及仿真

  2. 笔者利用VIDL硬件描述语言和原理图输入方式,通过MAX+plusII开发软件和ALTERA公司的FLEX系列EPF10K10LC84-4型FPGA方便地完成了半整数分频器电路的设计。
  3. 所属分类:其它

    • 发布日期:2020-08-31
    • 文件大小:153kb
    • 提供者:weixin_38605967
  1. 基于FPGA的小数分频器的实现

  2. 本文利用VerilogHDL硬件描述语言的设计方式,通过ModelSimSE开发软件进行仿真,设计基于FPGA的双模前置小数分频器。随着超大规模集成电路的发展,利用FPGA小数分频合成技术解决了单环数字频率合成器中高鉴相频率与小频间隔之间的矛盾。
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:140kb
    • 提供者:weixin_38517105
  1. 收发分频双线极化微带天线的应用分析

  2. 给出了一种收发分频双线极化层叠型微带贴片天线的设计方法,利用双层贴片谐振于不同的频率来实现双频,通过在贴片的相互垂直方向上馈电来实现双线极化,从而在收发频段上实现双线极化。本设计采用HFSS电磁仿真软件对该天线模型进行优化,获得了在2.03GHz和2.28GHz的两个谐振峰值,可在发射频段和接收频段分别达到8.2%和4%的阻抗带宽。
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:212kb
    • 提供者:weixin_38656395
  1. 基于FPGA的双模前置小数分频器的设计

  2. 频率合成技术是现代通讯系统的重要组成部分,他将一个高稳定和高准确度的基准频率,经过四则运算,产生同样稳定度和基准度的频率。分频器是集成电路中最基础也是最常用的电路。整数分频器的实现比较简单,可采用标准的计数器或可编程逻辑器件设计实现。但在某些场合下,时钟源与所需的频率不成整数倍关系,此时可采用小数分频器进行分频。本文利用VerilogHDL硬件描述语言的设计方式,通过ModelSimSE开发软件进行仿真,设计基于FPGA的双模前置小数分频器。随着超大规模集成电路的发展,利用FPGA小数分频合成技
  3. 所属分类:其它

    • 发布日期:2020-10-24
    • 文件大小:147kb
    • 提供者:weixin_38731123
  1. 基于FPGA的小数分频实现方法

  2. 提出了一种基于FPGA的小数分频实现方法。介绍了现有分频方法的局限性,提出一种新的基于两级计数器的分频实现方法,给出该方法的设计原理以及实现框图,利用软件对电路进行仿真,由仿真结果可以看出该方法可有效实现输入信号频率的小数调整,最后分析了方法的优缺点及其应用领域。实验结果表明,设计方法能够高精度地完成对信号频率的微调,并且频率转换时间被缩短到2.56μs。
  3. 所属分类:其它

    • 发布日期:2020-10-24
    • 文件大小:347kb
    • 提供者:weixin_38724333
  1. Logisim分频器

  2. 数字逻辑课程实验,logisim支持的circ文件,包含模6至模41分频器(用于秒表制作),将logisim软件产生的频率划分为合适的大小,以保证计数器做的秒表能按照精确的时间计时。
  3. 所属分类:嵌入式

    • 发布日期:2020-11-28
    • 文件大小:12kb
    • 提供者:qq_45599373
  1. EDA/PLD中的基于CPLD/FPGA的半整数分频器的设计

  2. 摘要:简要介绍了CPLD/FPGA器件的特点和应用范围,并以分频比为2.5的半整数分频器的设计为例,介绍了在MAX+plus II开发软件下,利用VHDL硬件描述语言以及原理图的输入方式来设计数字逻辑电路的过程和方法。     关键词:VHDL CPLD/FPGA 数字逻辑电路设计 半整数分频器 1 引言 CPLD(Complex programmable Logic Device,复杂可编程逻辑器件)和FPGA(Field programmable Gates Array,现场可编程门
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:95kb
    • 提供者:weixin_38576045
  1. RFID技术中的基于FPGA的小数分频器的实现

  2. 频率合成技术是现代通讯系统的重要组成部分,他将一个高稳定和高准确度的基准频率,经过四则运算,产生同样稳定度和基准度的频率。分频器是集成电路中最基础也是最常用的电路。整数分频器的实现比较简单,可采用标准的计数器或可编程逻辑器件设计实现。但在某些场合下,时钟源与所需的频率不成整数倍关系,此时可采用小数分频器进行分频。本文利用VerilogHDL硬件描述语言的设计方式,通过ModelSimSE开发软件进行仿真,设计基于FPGA的双模前置小数分频器。随着超大规模集成电路的发展,利用FPGA小数分频合成技
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:68kb
    • 提供者:weixin_38675465
  1. 基于CPLD/FPGA的半整数分频器的设计

  2. 摘要:简要介绍了CPLD/FPGA器件的特点和应用范围,并以分频比为2.5的半整数分频器的设计为例,介绍了在MAX+plus II开发软件下,利用VHDL硬件描述语言以及原理图的输入方式来设计数字逻辑电路的过程和方法。 关键词:VHDL CPLD/FPGA 数字逻辑电路设计 半整数分频器 1 引言CPLD(Complex programmable Logic Device,复杂可编程逻辑器件)和FPGA(Field programmable Gates Array,现场可编程门阵列)都是可编程逻
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:206kb
    • 提供者:weixin_38686267
« 12 3 4 5 6 7 8 9 10 ... 25 »