点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 分频-源码
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
ModelSim入门实例+源码
ModelSim入门实例+源码 对clk的16分频
所属分类:
其它
发布日期:2009-08-24
文件大小:2kb
提供者:
jiajia6254
USB atmeg8 ISP_源码.rar
USB atmeg8 ISP_源码.rar /* Name: main.c * Project: AVR-Doper * Author: Christian Starkjohann * Creation Date: 2006-06-21 * Tabsize: 4 * Copyright: (c) 2006 by Christian Starkjohann, all rights reserved. * License: Proprietary, see documentation. * Re
所属分类:
C
发布日期:2010-02-22
文件大小:746kb
提供者:
zfuwen
任意分频的实现(verilog)
任意分频源码 任意分频源码 任意分频源码 任意分频源码
所属分类:
C/C++
发布日期:2010-03-01
文件大小:108kb
提供者:
createfly
微机原理与接口课程设计报告和源码
微机原理与接口课程设计中要做的课题有分频器 汉字显示器 计时时钟 数字温度计 随机抽奖器 远程监控系统的报告和源码。
所属分类:
专业指导
发布日期:2010-05-16
文件大小:1mb
提供者:
oppolryqyx
燕赵宽频点播系统V1.1源码
燕赵宽频点播系统V1.1源码 转载请注明,否则作者将保留追诉的权利! hevod视频点播系统是一套采用Asp.net开发开源的视频在线播放系统,系统采用简单三层架构开发,数据库采用 Access,适合于中小型网站应用。 后台具有电影添加(目前只支持swf格式)、服务器管理、管理员管理、分类管理等诸多模块 后台登陆采取随机码进行验证,用户帐号采用md5加密。 1、公用部分采用了用户控件进行调用 2、用户分权限管理,后台随时记录用户登录日志 3、采用了UrlRewrite进行地址重写 修改历史 1
所属分类:
C#
发布日期:2011-08-01
文件大小:2mb
提供者:
ss_geng
基于FPGA的分频器设计
分频源码与modelsim模板视频演示,里面有详细的奇偶分频源码,以及modelsim模板和相应的视频演示
所属分类:
硬件开发
发布日期:2018-04-13
文件大小:35mb
提供者:
chengfengwenalan
奇偶分频器设计源码及testbench
基于Verilog的奇偶分频器设计源码及对应的testbench,供大家一起学习。
所属分类:
硬件开发
发布日期:2018-08-03
文件大小:924byte
提供者:
qq_31799983
音频频谱,采用8分频fft,绝对专业频谱
音频频谱,采用8分频fft,绝对专业频谱 [注意:本资源来自网络,如有侵权,请联系我删除,谢谢。]
所属分类:
Android
发布日期:2018-11-09
文件大小:39mb
提供者:
xiaocy66
FPGA分频资料源码
描述实现了FPGA分频的一种方法,5分频.
所属分类:
硬件开发
发布日期:2019-01-12
文件大小:856byte
提供者:
xsjtiger1
用Verilog hdl来实现d触发器2分频程序源码
用Verilog hdl来实现d触发器2分频程序源码,有相关程序、原理图、仿真图,大家可做参考。
所属分类:
其它
发布日期:2020-08-10
文件大小:75kb
提供者:
weixin_38659789
RFID技术中的2.4GHz动态CMOS分频器的设计
摘要:对现阶段的主流高速CMOS分频器进行分析和比较.在此基础上设计一种采用TSPC(truesingle phase clock)和E-TSPC(extended TSPC)技术的前置双模分频器电路。该分频器大大提高了工作频率,采用0.6um CMOS工艺参数进行仿真的结果表明,在5V电源电压下,最高频率达到3GHz,功耗仅为8mW。 关键词:锁相环;双模前置分频器;源极耦合逻辑; 单相时钟;扩展单相时钟 中图分类号:TN772 文献标识码:A 文章编号:1006—6977(2006
所属分类:
其它
发布日期:2020-12-13
文件大小:75kb
提供者:
weixin_38656989
NUCLEO-G474RE_DAC-DMA_ADC_DAC-OUT-源码
从DAC-DMA到ADC到DAC输出 从DAC-DMA到ADC到DAC输出的不同策略 几乎与DAC-DMA的2 Freq发生器的( 相同,但将输出ADC IT将ADC数据传输到DAC 设置 通用输入输出 GPIOC6 / 8用于故障排除 TIM6为2MHz触发DAC3 激活TIM6 预分频器= 17-1 ARR = 5-1 TRGO事件=更新事件 在main.c中设置 / ##-启用TIM外设计数器#################################### / if(HAL
所属分类:
其它
发布日期:2021-03-16
文件大小:39kb
提供者:
weixin_42136477
k8s-cronjob-prescaler:Kubernetes运算符可对集群节点进行预缩放以确保cronjobs完全按时启动-源码
Kubernetes CronJob预分频器 项目状态和免责声明 请注意,此代码库已标记为ARCHIVED,并且没有积极维护。 在归档之前,针对每个拉取请求,针对Kubernetes构建矩阵对该项目中的代码进行了测试(有关详细信息,请参见“ CI”构建)。 该代码还每周根据最新版本的Kubernetes构建(有关详细信息,请参见“每周CI”构建)。 介绍 该项目的主要目的是提供一种机制,使cronjobs可以在自动扩展群集上运行,并确保在CronJob工作负载需要开始之前将群集扩展到所需的大
所属分类:
其它
发布日期:2021-03-09
文件大小:174kb
提供者:
weixin_42114041
mult_div-源码
设计实施 为了设计MultDiv,需要几个组件。 每一个都在下面描述。 乘数 乘法器的完整设计遵循讲座中的示意图。 乘法器使用一个65位乘积寄存器,该寄存器用乘法器初始化,并利用改进的Booth算法处理每个周期的最低3位,并对被乘数执行适当的加/减。 对于32位数字,此过程恰好执行了17个周期(第一个周期是初始化乘积寄存器),直到数据准备就绪为止。 如果发生溢出,则会引发异常,这可以通过检查寄存器的高33位是否为相同的值来检测,在这种情况下,32位答案等于64位答案,并且没有溢出发生。 分频器
所属分类:
其它
发布日期:2021-03-09
文件大小:1mb
提供者:
weixin_42116734
divide-e-源码
分频器 项目设置 npm install 编译和热重装以进行开发 npm run serve 编译并最小化生产 npm run build 自定义配置 请参阅。
所属分类:
其它
发布日期:2021-03-07
文件大小:3mb
提供者:
weixin_42151305
ATmega_VuMeter:基于TrinketPro 3V(ATmega328P)的VuMeter-源码
ATmega_VuMeter 基于TrinketPro 3V(ATmega328P)的VuMeter 介绍 Trinket Pro 3V的设计说明 相关规格 CPU频率:12MHz RAM:2048字节 具有60个LED RAM的FASTLed Demo的内存占用:[==] 17.6%(从2048字节使用361字节)闪存:[==] 20.5%(从28672字节使用5864字节) 声音包络 采样和存储要求 对于此应用,无需采样高于〜8KHz的频率。 另外,我们想捕获从〜100Hz(男性)到〜
所属分类:
其它
发布日期:2021-03-06
文件大小:13kb
提供者:
weixin_42121905
pico-examples-源码
Raspberry Pi Pico SDK示例 入门 有关和运行的信息,请参阅和README入门。 第一个例子 应用程序 描述 链接到预建的UF2 用于Pico的强制性Hello World程序(通过串行版本输出) 用于Pico的强制性Hello World程序(通过USB版本输出) 闪烁LED指示灯。 模数转换器 应用程序 描述 显示来自ADC输入的电压。 显示基于两个ADC输入的操纵杆X / Y输入。 用于与ADC交互的交互式外壳。 包括自由运行捕获模式的示例。 钟表 应用程序 描
所属分类:
其它
发布日期:2021-03-06
文件大小:2mb
提供者:
weixin_42168902
pq1-lets-get-cooking-源码
派对任务1:让我们做饭 这是一个基于给定食谱列表生成汤食谱的系统。 该系统以与项目描述中概述的方式相同的方式工作:为了产生新的“一代”,选择了两个与适应性成正比的概率的配方(在该系统中,等于有效成分的数量),并且后代是使用分频器制作。 繁殖后代直到它们等于父代的人口。 后代具有一定的突变可能性,如果发生,则意味着后代具有相同的可能性,即成分数量发生变化,添加成分,删除成分或将一种成分更改为另一种。 最后,对后代进行归一化处理,使成分的总重量为100盎司,并且用新世代中前50%的新世代代替后代
所属分类:
其它
发布日期:2021-03-05
文件大小:6kb
提供者:
weixin_42153691
时钟分频器-源码
时钟分频器
所属分类:
其它
发布日期:2021-02-16
文件大小:208kb
提供者:
weixin_42104947
8x PLL的特性-TCL流-sky130进程角的时钟倍频器-源码
8x PLL的特性-TCL流-sky130进程角的时钟倍频器 PLL作为时钟倍频器的块DIAGARAM如下: 这里M = 8 通过室内室温下130nm ss角的香料仿真测试 PD电路输出 红色:时钟2 \蓝色:时钟1 \橙色:向上信号\绿色:向下信号 分频器电路输出 红色:输出时钟蓝色:输入时钟 电荷泵(CP)输出 红色:电荷泵输出电压 VCO输出 PLL输出 预布局仿真的PLL输出如下: 红色:参考时钟蓝色:输出时钟除以8黄色:下降信号棕色:上升信号粉红色(顶部):ChargePum
所属分类:
其它
发布日期:2021-02-12
文件大小:87kb
提供者:
weixin_42162216
«
1
2
3
4
5
6
7
»