您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于FPGA的动态可重构系统设计与实现

  2. FPGA局部动态可重构技术的特征是将整体按功能或按时序分解为不同的组合,并根据实际需要,分时对芯片进行局部动态重构,以较少的硬件资源实现较大的时序系统整体功能
  3. 所属分类:硬件开发

    • 发布日期:2011-06-24
    • 文件大小:457kb
    • 提供者:s_engineer
  1. 基于FPGA的动态可重构边缘检测系统设计

  2. 根据当前硬件实时图像边缘检测易受噪声影响的特点,采用了对图像进行高通滤波预处理,提取边缘特征之后再使用Sobel算子进行边缘检测的方法,并且为了提高芯片资源利用率,利用Xilinx公司FPGA的动态可重构特性,对高通滤波和Sobel算法进行分时复用,通过比较,证明取得了理想的效果。
  3. 所属分类:嵌入式

  1. 基于FPGA的动态可重构系统设计与实现

  2. 可重构计算技术能够提供硬件的效率和软件的可编程性,它综合了微处理器和ASIC的特点,在空间维和时间维上均可变
  3. 所属分类:硬件开发

    • 发布日期:2014-08-10
    • 文件大小:457kb
    • 提供者:ruanruo1966
  1. 基于FPGA的动态可重构系统设计与实现

  2. 文章主要介绍一个基于FPGA的动态可重构系统设计。
  3. 所属分类:其它

    • 发布日期:2020-07-31
    • 文件大小:109kb
    • 提供者:weixin_38629939
  1. FPGA数据流控制动态可重构的设计

  2. 基于FPGA基本数据流的下载控制方式,利用遗传算法,通过单片机控制数据流的方式对FPGA进行编程配置,实现自身重构,使系统具有自适应、自组织和自修复的特性。本文实现了基于遗传算法的硬件演化过程。通过Mcu随机产生种群,选择好的基因进行交叉变异产生后代,然后将合适的基因通过测试找到最佳重构方案。选择最佳方案应用于硬件,实现自我修复和自适应。
  3. 所属分类:其它

    • 发布日期:2020-07-31
    • 文件大小:81kb
    • 提供者:weixin_38627104
  1. 基于Xilinx FPGA的部分动态可重构技术的信号解调系统

  2. 随着现代通信技术的迅速发展,信号的调制方式向多样化发展,解渊技术也随之不断向前发展。为了对高速大带宽的信号进行实时解调,现在很多的解调关键算法都是在高速硬件上用可编程逻辑器件(FPGA)实观,利用FPGA强大的资源和实时处理能力来快速的实现信号的跟踪、锁定和解调但是,基于硬件的实现方案和基于软件的方案相比,往往存在不能迅速适应调制样式改变的问题。为了有效斛决这个问题,笔者通过基下FPGA部分动态町重构技术,提出了相应的解决方案。
  3. 所属分类:其它

    • 发布日期:2020-07-30
    • 文件大小:138kb
    • 提供者:weixin_38699784
  1. 高性能主从模式动态可重构的SPI IP核设计

  2. 为满足系统芯片(SoC)中的串行外设接口(SPI)灵活配置的要求,设计了一种既可作为主机又可作为从机、支持4种数据传输模式、允许7种时钟传输速率的SPI IP核。该SPI IP核通过状态机来控制数据传输模块端口的方向,以此来解决主从模式下数据传输方向相反的问题,通过对移位寄存器的复用减少了逻辑资源消耗,利用时钟分频模块来实现不同传输速率下的数据交换,设计了配置数据传输模式的时钟极性和时钟相位等端口,方便了对SPI IP核的操作。结果表明:该SPI IP核符合SPI总线协议,在0.13 μm工艺下
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:414kb
    • 提供者:weixin_38516270
  1. 基于FPGA数据流控制动态可重构的实现

  2. 基于FPGA基本数据流的下载控制方式,利用遗传算法,通过单片机控制数据流的方式对FPGA进行编程配置,实现自身重构,使系统具有自适应、自组织和自修复的特性。
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:269kb
    • 提供者:weixin_38621082
  1. 嵌入式系统/ARM技术中的一种改进的序列密码可重构处理结构设计

  2. 可重构计算(Reconfigurable Computing,RC),FPGA的可重构运算分为动态系统重构和静态系统重构。FPGA(现场可编程门阵列)动态重构技术,是指基于SRAM编程和专门结构的FPGA,在一定条件下,不仅具有在系统重新配置电路功能的特性,同时还具有在系统动态重构电路逻辑的能力。换言之,FPGA动态可重构技术就是对FPGA的全部或者部分逻辑资源实现在系统的动态的功能变换,动态可重构FPGA则是基于动态重构技术的一种可在系统实现动态配置的新型FPGA芯片。相对于静态系统重构,动态
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:204kb
    • 提供者:weixin_38528888
  1. 用模块化设计方法实现FPGA动态部分重构

  2. 基于FPGA动态可重构技术将设计从一个纯空间的数字逻辑系统转换为在时间、空间混合构建的数字逻辑系统。这种技术是数字系统设计方法、 设计思想的变革,使FPGA资源利用率成倍提高。目前我国在FPGA可重构技术方面开展的研究很少。本论文阐述了采用模块化设计实现FPGA动态部分重构 的方法,能够使FPGA部分逻辑功能重新配置过程中,其余部分逻辑功能正常运行,即实现了FPGA逻辑功能的动态部分重构。
  3. 所属分类:其它

    • 发布日期:2020-10-18
    • 文件大小:352kb
    • 提供者:weixin_38516190
  1. 动态可重构的智能光载无线接入技术

  2. 文章认为动态可重构的智能光载无线网络可以融合光纤和无线接入系统,通过引入新的网络架构、媒体访问控制(MAC)协议、系统链路以及关键器件等系列新技术,满足通信网对高效、宽带以及灵活等特性的需求。 基于动态可重构的智能光载无线技术,文章在网络层提出适合智能光载无线技术的网络架构;在MAC层提出使光载无线MAC层的性能得到提升、保障联合资源的动态可管控的专用设计;在系统层提出在光域对射频信号进行处理、传输与控制的相关技术。文章还在器件方面提出利用特殊结构改善滤波、天线等性能的新技术。
  3. 所属分类:其它

    • 发布日期:2020-10-18
    • 文件大小:796kb
    • 提供者:weixin_38689041
  1. 基于EAPR的局部动态自重构系统的实现

  2. 在早期获取部分可重构EAPR(Early Access Partial Reconfiguration)方法的基础上,研究实现局部动态自重构系统的方法和流程。设计的系统有两个可重构区域,每个区域有两个重构模块,利用Virtex-4上集成的PowerPC硬核微处理器控制内部配置访问端口ICAP(Internal Configuration Access Port)完成自重构。通过在Xilinx ML403开发板上进行验证,实现了系统的自重构功能。系统对部分资源的分时复用提高了系统的资源利用率,高的
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:302kb
    • 提供者:weixin_38637580
  1. PAD在接收机动态可重构结构中的应用设计

  2. 可重构结构是一种可以根据具体运算情况重组自身资源,实现硬件结构自身优化、自我生成的计算技术。动态可重构技术可快速实现器件的逻辑重建,它的出现为处理大规模计算问题提供了一种兼具通用处理器灵活性和ASIC电路高速性的解决方案。在笔者所从事的系统设计中,当模拟器件的一些性能改变但又不能及时更新调整后端的数字基带处理时,比如滤波器由于工作时间过长引起的温漂特性所带来的影响,此时就可以用可编程模拟器件替代一部分前端固定模拟器件,进而可以实时的对FPGA模块进行动态可重构操作,最终达到系统性能的最优化。
  3. 所属分类:其它

    • 发布日期:2020-10-24
    • 文件大小:222kb
    • 提供者:weixin_38738983
  1. EDA/PLD中的基于模块化设计方法实现FPGA动态部分重构

  2. 摘要:介绍了Xilinx FPGA的配置原理和FPGA模块化设计流程以及划分重构模块的原则。通过一个实例介绍了采用模块化设计方法实现Virtex-E FPGA动态部分重构的过程,能使重构模块在系统运行时改变其逻辑功能,而固定模块逻辑功能不中断,同时器件的重构时间大大减少。   随着可编程技术的不断发展,FPGA被广泛应用于电子设计的各个领域。新的设计思想和设计方法也被不断的提出和应用,如FPGA的动态部分重构技术。所谓动态重构是指对于时序变化的数字逻辑系统,其时序逻辑的发生,不是通过调用芯片内
  3. 所属分类:其它

    • 发布日期:2020-11-06
    • 文件大小:239kb
    • 提供者:weixin_38599537
  1. 粗粒度动态可重构片上系统上H.264基线编码器的硬件软件协同设计

  2. 粗粒度动态可重构片上系统上H.264基线编码器的硬件软件协同设计
  3. 所属分类:其它

  1. 动态可重构系统的CAN 总线通信系统设计

  2. 动态可重构系统的CAN 总线通信系统设计
  3. 所属分类:其它

    • 发布日期:2021-03-18
    • 文件大小:256kb
    • 提供者:weixin_38692043
  1. 动态可重构总线数据传输管理方法设计与实现

  2. 为实现总线多通道数据并发高速传输与容错,解决故障状态下的总线数据动态重构问题,设计一种动态可重构总线数据传输管理方法。采用四体先入先出队列(FIFO)进行数据缓冲存储,利用通道故障状态表,通过4×32矩阵开关数据,传输管理阵列组织与4个FIFO缓冲区及所有有效通道间的数据传输。在8通道系统中的实验结果表明,最高通信速率可达到800 Mb/s,能对7个通道故障进行动态容错。
  3. 所属分类:其它

    • 发布日期:2021-03-10
    • 文件大小:348kb
    • 提供者:weixin_38556205
  1. 基于FPGA部分动态可重构的信号解调系统的实现

  2. 针对调制样式在不同环境下的变化,采用了FPGA部分动态可重构的新方法,通过对不同调制样式信号的解调模块的动态加载,来实现了不同环境下针对不同调制样式的解调。这种方式比传统的设计方式具有更高的灵活性、可扩展性,并减低了成本和功耗。该设计方案同时也介绍了FPGA部分动态可重构的概念和特点,可以对其它通信信号处理系统设计提供一定的参考。
  3. 所属分类:其它

    • 发布日期:2021-01-31
    • 文件大小:535kb
    • 提供者:weixin_38738977
  1. 基于模块化设计方法实现FPGA动态部分重构

  2. 摘要:介绍了Xilinx FPGA的配置原理和FPGA模块化设计流程以及划分重构模块的原则。通过一个实例介绍了采用模块化设计方法实现Virtex-E FPGA动态部分重构的过程,能使重构模块在系统运行时改变其逻辑功能,而固定模块逻辑功能不中断,同时器件的重构时间大大减少。   随着可编程技术的不断发展,FPGA被广泛应用于电子设计的各个领域。新的设计思想和设计方法也被不断的提出和应用,如FPGA的动态部分重构技术。所谓动态重构是指对于时序变化的数字逻辑系统,其时序逻辑的发生,不是通过调用芯片内
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:343kb
    • 提供者:weixin_38501610
  1. 动态可重构智能微波光波融合系统

  2. 微波光子技术充分利用光子学低损传输、宽带处理与分布接入的优势来满足宽带微波信号的产生、传输、处理、控制和组网等需求。重点分析了动态可重构微波光波融合系统面临的技术挑战,通过融合特有的无线蜂窝系统和光纤接入系统,给出了微波光子传输链路、信号处理、系统建模与构建等方面的研究思路与分析方法,报道了动态可重构微波光波融合系统的实验研究与分析结果,展望了未来研究与应用的发展方向。
  3. 所属分类:其它

« 12 3 4 5 6 7 8 9 10 »