您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 赛灵思fpga pll 动态重配置技巧

  2. 赛灵思fpga pll 动态重配置技巧英文的
  3. 所属分类:硬件开发

    • 发布日期:2014-07-29
    • 文件大小:368kb
    • 提供者:guuch
  1. Altera可重配置PLL使用手册

  2. Altera可重配置PLL使用手册,用于进行pll锁相环的参数化动态重新配置
  3. 所属分类:硬件开发

    • 发布日期:2018-03-19
    • 文件大小:2mb
    • 提供者:nimrod2015
  1. FPGA部分动态重配置实例教程

  2. 部分重配置允许设计者在系统运行过程中修改功能,而无需全面重新配置和重新建立连接,极大地提高了 FPGA 的灵活性。通过分时功能减少了 FPGA 的尺寸和数量(即成本) ;通过按需加载功能降低了动态功耗;通过时分多路复用设计功能提高解决方案的灵活性 。使用部分重配置可以让设计人员采用更少或更小的器件,从而降低功耗并提高系统的可升级性。 随时按需加载功能,更有效利用芯片。
  3. 所属分类:电信

    • 发布日期:2018-08-31
    • 文件大小:1mb
    • 提供者:xyy174510
  1. FPGA部分动态重配置教程和实例工程

  2. 部分重配置允许设计者在系统运行过程中修改功能,而无需全面重新配置和重新建立连接,极大地提高了 FPGA 的灵活性。通过分时功能减少了 FPGA 的尺寸和数量(即成本) ;通过按需加载功能降低了动态功耗;通过时分多路复用设计功能提高解决方案的灵活性 。使用部分重配置可以让设计人员采用更少或更小的器件,从而降低功耗并提高系统的可升级性。 随时按需加载功能,更有效利用芯片。
  3. 所属分类:电信

    • 发布日期:2018-08-31
    • 文件大小:10mb
    • 提供者:xyy174510
  1. 软件无线电和重配置技术

  2. 软件无线电技术(Software Radio Technology)是近年来随着微电子及计算机技术高速发展而产生的一种新的无线电技术,相对于传统的基于ASIC的无线技术,它具有灵活性、通用性强和升级方便等特点。实现软件无线电的“瓶颈”包括:宽带天线和射频模块、宽带A/D变换、高速DSP器件等等。软件重配置可提供漫游,低终端成本,动态频潜管理,固定错误,新特性,第三方加入,网络运行的额外价值和个人化。
  3. 所属分类:其它

    • 发布日期:2020-03-04
    • 文件大小:32kb
    • 提供者:weixin_38701340
  1. Oracle9i数据库如何支持动态重配置

  2. 牵涉到动态数据库调节操作时,Oracle专家通常关心的是两方面的问题:事先安排好的重配置,以支持常规处理需求的变化;以及基于趋势的动态重配置,以响应从STATSPACK中获取的信息。本文就介绍Oracle如何对这两种活动提供支持。
  3. 所属分类:其它

    • 发布日期:2020-03-04
    • 文件大小:60kb
    • 提供者:weixin_38620099
  1. Oracle 9i数据库中动态重配置深入分析

  2. Oracle9i最重要的新特性就能动态修改几乎所有Oracle性能参数。这使 Oracle专家能在Oracle实例运行期间动态地重新配置它——不管是因为要解决当前的一个性能问题,还是因为预测到一个紧迫的性能需求。牵涉到动态数据库调节操作时,Oracle专家通常关心的是两方面的问题:事先安排好的重配置,以支持常规处理需求的变化;以及基于趋势的动态重配置,以响应从STATSPACK中获取的信息。文中介绍了Oracle如何对这两种活动提供支持。
  3. 所属分类:其它

    • 发布日期:2020-03-03
    • 文件大小:62kb
    • 提供者:weixin_38685793
  1. 基于SRAM的可重配置电路PLD

  2. 基于SRAM的可重配置PLD(可编程逻辑器件)的出现,为系统设计者动态改变运行电路中PLD的逻辑功能创造了条件。PLD使用SRAM单元来保存字的配置数据决定了PLD内部互连和功能,改变这些数据,也就改变了器件的逻辑功能。
  3. 所属分类:其它

    • 发布日期:2020-08-31
    • 文件大小:136kb
    • 提供者:weixin_38724229
  1. 让生物识别技术成为FPGA动态部分重配置功能的“杀手级”应用

  2. 我们在本项工作中解决的问题是:证实部分重配置适用于基于生物识别特性的复杂个人识别算法的开发;运用二维设计抽象层对功能进行空间和时间的管理。
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:200kb
    • 提供者:weixin_38656297
  1. 基于FPGA的动态可重配置短波收发机设计与实现

  2. 软件无线电(softwareradio)在一个开放的公共硬件平台上利用不同可编程的软件方法实现所需要的无线   电系统。简称SWR。理想的软件无线电应当是一种全部可软件编程的无线电,并以无线电平台具有最大的灵活性为特征。全部可编程包括可编程射频(RF)波段、信道接入方式和信道调制。它具有灵活、开放和可扩展等优点。其基本思想是以一个通用、标准、模块化的硬件平台为依托,通过软件编程实现无线电的各种功能,从基于硬件、面向用途的电台设计方法中解放出来。   FPGA具有性能好、灵活性高和可重复编程的特点
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:144kb
    • 提供者:weixin_38698367
  1. 嵌入式系统/ARM技术中的可扩展动态重配置的新型FPGA平台设计

  2. 一台在未知的土地上行进的自动机器人;一部能够根据信号强度改变解压缩格式的视频解码器;一套宽带电子对抗系统;一种用于机动车辆的自适应图像跟踪算法……这些都属于大量涌现的随环境瞬变做出快速响应的新兴嵌入式或者关键任务应用。在过去,静态决策最坏情况分配曾为严格的实时约束提供了解决方案,而现在灵活性也成为一项要求。法国某研究项目建议使用的解决方案是一种分布在 FPGA 资源上,对软硬件线程进行管理的操作系统。   我们的目标是设计一种支持新的系统分区类型的架构,让软/硬件组件遵循同一执行模型。这就要求
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:221kb
    • 提供者:weixin_38500607
  1. 基于SRAM的可重配置电路PLD

  2. 基于SRAM的可重配置PLD(可编程逻辑器件)的出现,为系统设计者动态改变运行电路中PLD的逻辑功能创造了条件。PLD使用SRAM单元来保存字的配置数据决定了PLD内部互连和功能,改变这些数据,也就改变了器件的逻辑功能。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:134kb
    • 提供者:weixin_38553791
  1. 基于FPGA的多模块动态可重配置系统

  2. 提出了一种基于现场可编程门阵列FPGA的多模块动态可重配置系统平台,并在该平台上实现了一个多模块动态自重配置发射机系统。与传统的动态可重配置系统相比,多模块动态可重配置系统的各动态模块能够单独地进行重配置,重配置控制比较灵活,部分重配置比特流较小,所需的部分重配置比特流数量较少。
  3. 所属分类:其它

    • 发布日期:2020-10-26
    • 文件大小:231kb
    • 提供者:weixin_38646706
  1. 基于FPGA的动态可重配置短波收发机

  2. 使用基于模块化的动态部分重配置技术,构建了基于FPGA的动态可重配置软件无线电系统平台,并在该平台上设计了动态可重配置MIL-STD-188-110B短波收发机系统。与传统的全局静态重配置系统相比,动态可重配置系统扩展性好,配置速度快,用于存储配置比特流所需的空间较少,配置控制方式比较灵活。
  3. 所属分类:其它

    • 发布日期:2020-10-26
    • 文件大小:186kb
    • 提供者:weixin_38665449
  1. EDA/PLD中的赛灵思ISE12.2设计套件强化部分可重配置FPGA技术

  2. 赛灵思公司(Xilinx, Inc.)近日宣布推出其第四代部分可重配置设计流程,以及智能时钟门控技术的多项全新强化方案,可针对Virtex-6 FPGA设计中BRAM(block-RAM)降低24%的动态功耗。设计人员即日起即可下载ISE12.2设计套件,利用其简便易用、直观的部分可重配置设计流程,进一步降低功耗和整体系统成本。同时,最新推出的ISE版本还可提供一项低成本仿真方案, 支持嵌入式设计流程。   赛灵思 ISE 设计套件高级市场营销总监 Tom Feist 指出:“由于系统日趋复杂
  3. 所属分类:其它

    • 发布日期:2020-11-06
    • 文件大小:80kb
    • 提供者:weixin_38664989
  1. EDA/PLD中的赛灵思宣布推出ISE12.2强化部分可重配置FPGA技术

  2. 全球可编程平台领导厂商赛灵思公司宣布推出第四代部分可重配置设计流程,以及智能时钟门控技术的多项全新强化方案,可针对Virtex:trade_mark::registered:-6 FPGA设计中BRAM(block-RAM)降低24%的动态功耗。设计人员即日起即可下载ISE12.2设计套件,利用其简便易用、直观的部分可重配置设计流程,进一步降低功耗和整体系统成本。同时,最新推出的ISE版本还可提供一项低成本仿真方案, 支持嵌入式设计流程。   赛灵思 ISE 设计套件高级市场营销总监 Tom
  3. 所属分类:其它

    • 发布日期:2020-11-06
    • 文件大小:77kb
    • 提供者:weixin_38516491
  1. EDA/PLD中的基于SRAM的可重配置电路

  2. 基于SRAM的可重配置PLD(可编程逻辑器件)的出现,为系统设计者动态改变运行电路中PLD的逻辑功能创造了条件。PLD使用SRAM单元来保存字的配置数据决定了PLD内部互连和功能,改变这些数据,也就改变了器件的逻辑功能。由于SRAM的数据是易失的,因此这些数据必须保存在PLD器件以外的EPROM,EEPROM或FLASH ROM等非易失存储器内,以便系统在适当的时候将其下载到PLD中,从而实现在电路可重配置ICR(In-Circuit Reconfigurability,在电路可重配置)。 如何
  3. 所属分类:其它

    • 发布日期:2020-11-23
    • 文件大小:79kb
    • 提供者:weixin_38641764
  1. Vue的路由动态重定向和导航守卫实例

  2. 根据vue官方文档,对于重定向有详细的示例,但是关于使用方法动态重定向的描述却不多,重定向部分的描述如下: 重定向 重定向也是通过 routes 配置来完成,下面例子是从 /a 重定向到 /b: const router = new VueRouter({ routes: [ { path: '/a', redirect: '/b' } ] }) 重定向的目标也可以是一个命名的路由: const router = new VueRouter({ routes: [ { path:
  3. 所属分类:其它

    • 发布日期:2020-11-29
    • 文件大小:96kb
    • 提供者:weixin_38738511
  1. 基于AADL的IMA动态重配置建模方法

  2. 基于AADL的IMA动态重配置建模方法
  3. 所属分类:其它

    • 发布日期:2021-03-20
    • 文件大小:128kb
    • 提供者:weixin_38683895
  1. 一种使用概率模型检查的服务动态重配置方法

  2. 一种使用概率模型检查的服务动态重配置方法
  3. 所属分类:其它

    • 发布日期:2021-03-10
    • 文件大小:391kb
    • 提供者:weixin_38678796
« 12 3 4 5 6 7 8 9 10 ... 47 »