点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 单口ram
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
基于89C51的信号发生器设计与实现.pdf
摘要:该信号发生器以单片~(s9c61)为中心控制系统,由晶体振荡电路、地址产生电路(直接数字合成DDS)、波形产 生电路、运算放大电路、功率放大电路及串行通讯电路组成。采用了直接数字频率合成技术,较大幅度的提高了输出波形的频率;可满足输出频率0,1l{z一1kHz的变化范围。波形数据的存储采用双端口RAM,使波形数据的输入输出相对独立,避免了系统总线隔离,使系统简单可靠。采用串行通讯电路可以直接方便的通过上位机改变波形的频率和幅值,确定输出波形的类型。
所属分类:
C
发布日期:2009-07-31
文件大小:203kb
提供者:
dipperbooks2008
2007年数字示波器设计一等奖作品
本题设计一个数字存储示波器,以Xilinx公司20万门FPGA芯片为核心,辅以必要的外围电路(包括信号调理、采样保持、内部触发、A/D转换、D/A转换和I/O模块),利用VHDL语言编程,实现了任意波形的单次触发、连续触发和存储回放功能,并按要求进行了垂直灵敏度和扫描速度的挡位设置。信号采集时,将外部输入信号经信号调理模块调节到A/D电路输入范围,经A/D转换后送入FPGA内部的双口RAM进行高速缓存,并将结果通过D/A转换送给通用示波器进行显示,完成了对中、低频信号的实时采样和高频信号的等效
所属分类:
硬件开发
发布日期:2009-08-05
文件大小:994kb
提供者:
shenggui4516
DSP接口电路设计与编程
内容简介 本书以ADSP2106x、ADSP2116x系列高性能浮点DSP为主,介绍了以数字信号处理器(DSP)为核心的实时数字信号处理的系统设计,详细论述了DSP与多种外围接口电路的设计方法,包括各种存储器、模数和数模转换电路、异步串行接口、地址/数据复用总线、扩展I/O、CPCI总线,以及相关的软件编程和调试方法,还介绍了高速数字电路、数模混合电路的印制板设计方法。 本书面向通信、雷达和电子工程类领域的科研和工程设计人员以及相关专业的研究生和高年级本科生。 目录 第1章 DSP的结构和功能
所属分类:
硬件开发
发布日期:2009-09-26
文件大小:10mb
提供者:
menglimin
基于AVR的单片嵌入式系统原理与应用实践
在各种不同类型的嵌入式系统中,以单片微控制器(Microcontroller)作为系统的主要 控制核心所构成的单片嵌入式系统(国内通常称为单片机系统)占据着非常重要的地位。本 书将介绍以AVR 系列单片微控制器为核心的单片嵌入式系统的原理、硬软件设计、调试等应 用方法。 单片嵌入式系统的硬件基本构成可分成两大部分:单片微控制器芯片和外围的接口与控 制电路。其中单片微控制器是构成单片嵌入式系统的核心。 单片微控制器又被称为单片微型计算机(Single-Chip Microcomputre 或On
所属分类:
硬件开发
发布日期:2010-04-08
文件大小:6mb
提供者:
main1015
在RAM中执行程序代码
【实验题目】 在RAM中执行程序代码 【实验目的】 掌握片外RAM扩展方法(重点是硬件接法,而程序操作很简单)。 弄清楚什么是“哈佛存储结构”和“冯·诺依曼存储结构”。 【硬件接法】 P1.2接交流蜂鸣器。 请认真参考硬件电路图中RAM的接法。RAM映射到地址“0x8000~0xBFFF”,共16KB。 【实验原理】 8051单片机本来是“哈佛存储结构”,程序ROM和片外数据RAM位于完全分开的存储空间。/WR和/RD信号用于访问片外数据RAM。当使用片外程序ROM时,/PSEN管脚负责读取程
所属分类:
C
发布日期:2010-09-17
文件大小:116kb
提供者:
myender
基于单片机的电子时钟的设计
单片机即单片微型计算机,是将微处理器、一定容量的RAM 和ROM以及I/O口、定时器等电路于一体的微控制器。它体积小,成本低,功能强,广泛应用于智能产品和工业自动化上。而51单片机是各单片机中最为典型和最有代表性的一种。本系统大部分功能由软件来实现,吸收了硬件软件化的思想, 使电路简单明了,系统稳定性大大提高。
所属分类:
硬件开发
发布日期:2010-12-08
文件大小:1mb
提供者:
hxiaomeihl
《单片微机原理及应用实验指导书(新8学时)》
(1)单片机开发软件及仿真器的使用和P1口实验; (2)I/O口实验(交通灯实验、温度传感器、蜂鸣器、I2C); (3)定时器实验(流水灯、交通灯、数码管等); (4)总线实验(流水灯LED、外部RAM); (5)系统扩展(包括:LCD、ADC、DAC、RAM等); (6)通信实验(RS232与计算机之间的串口实验); (7)传感器实验(1-Wire温度实验); (8)键盘实验(扫描接口); (9)电机实验(四相六线式步进电机); (10)时钟实验(RTC—PCF8563); (11)软件实验
所属分类:
硬件开发
发布日期:2011-07-02
文件大小:2mb
提供者:
kuxiaocu
Verilog单口RAM带CLR信号程序
就为了和大家分享一下RAM基本操作。这个仿真出来还算满意吧。若有改进的请务必联系我啊。谢谢。
所属分类:
嵌入式
发布日期:2011-08-07
文件大小:1mb
提供者:
lonerzf
FPGA标准双端口ram
fpga vhdl一个标准双端口ram,可以作为单端口或者双端口用
所属分类:
其它
发布日期:2011-11-01
文件大小:26kb
提供者:
youmessi
altera fpga 单口ram核的运用
运用fpga自带的单口ram ip核,并写了一个读使能、地址、数据的产生控制模块,并简单的编写testbench来用modelsim仿真,方便大家理解ram 核的使用。
所属分类:
硬件开发
发布日期:2012-03-01
文件大小:2mb
提供者:
jeloc3648
XILINX之RAM使用指南(加个人总结)
详细的描述了xilinx的RAM模块,包括RAM的分类(单口RAM/简单双口RAM/真双口RAM)、RAM的操作模式及时序、数据位宽、比特写功能和冲突问题等。
所属分类:
硬件开发
发布日期:2015-01-16
文件大小:566kb
提供者:
walleen
USB固件程序+FPGA程序(控制USB,接收数据存入RAM,DA转换显示到VGA上)
包含两部分资源:1.USB Cy7c68013a的固件程序,在USB——project文件夹内; 2.FPGA程序,Cyclon3,EP3Cq240,程序利用了USB传递到FPGA的图像数据,而后将这些数据存储在FPGA的单口RAM内,再次利用DA转换,控制VGA时序,显示在屏幕上; 本人PCB自己设计,利用该代码完全实现了功能!是研一阶段的入门任务,老师检查,所以没有造假成分!代码有大量的注释说明,一看就能懂!
所属分类:
其它
发布日期:2016-02-24
文件大小:6mb
提供者:
xxxxkk
FPGA串口数据包协议解析后的通过单口RAM和FIFO数据存储
关于FPGA在解析带有数据包协议的数据存储问题。FPGA先根据数据包协议接收数据并存储到RAM,在接收到完整一包数据后,将数据从RAM转移到FIFO中,后端的数据处理或者数据转发可以直接从FIFO读取。本代码模拟数据写入RAM,然后到FIFO过程。开发环境 Quartus18.1 ,开发语言 Verilog,仿真软件 Modelsim 6.6c
所属分类:
硬件开发
发布日期:2020-02-22
文件大小:6mb
提供者:
changshengxiao
FPGA例化的内部RAM读取延迟差异
之前一直将这种RAM和FIFO的操作等同了,其实二者的数据读取还是有区别的,FIFO在读请求有效的下一个时钟即有数据输出;而单口RAM是在地址有效的下下个时钟周期才能得到读取的数据。
所属分类:
其它
发布日期:2020-07-25
文件大小:46kb
提供者:
weixin_38723516
单片机与DSP中的双口RAM芯片CY7C028的INS/GPS组合导航系统
在众多组合导般系统中,INS/GPS组合导航系统更是发展迅速,在军用和民用领域均已获得广泛应用,而且愈来愈受到重视。就INS/GPS组合导航系统而言,除了要完成大量的导航解算工作外,还要完成控制、人机接口、与外部系统的通信等功能。由于导航系统对实时性要求较高,采用单片CPU来实现上述功能是不现实的。在研制某弹载INS/GPS组合导航系统时,针对弹载导航系统体积小、重量轻、功耗小的特点,设计了一种嵌入式高速处理系统。该系统采用TI公司的TMS320VC33和TMS320F240组成双DSP系统,即
所属分类:
其它
发布日期:2020-11-05
文件大小:268kb
提供者:
weixin_38593738
单片机与DSP中的DSP控制系统设计
DSP系统由TMS320LF2407A与仿真口(JTAG)等外围电路构成。DSP内部已有32K字的Flash ROM,但为了调试的方便(Flash ROM中的程序不能设置断点,且需专门的下载程序),外加了程序RAM,在程序经多次调试,成熟可靠时可写人内部的Flash ROM,通过设置相应的跳线,DSP复位时即可从内部的FlashROM来执行程序。 DSP片上有544字的双口RAM(DARAM),全部配置到数据空间,将程序中频繁存取的变量分配到这部分双口RAM中,以提高处理的速度。DSP片上还
所属分类:
其它
发布日期:2020-11-15
文件大小:250kb
提供者:
weixin_38616435
单端口RAM的VHDL实现
这是关于单端口RAM的VHDL程序代码, nut_spram --rtl 这是源代码 --sim 这是modelsim仿真目录
所属分类:
专业指导
发布日期:2021-03-05
文件大小:39kb
提供者:
ngany
利用双口RAM实现DSP与单片机高速数据通信的方法
摘要:介绍了一种利用双口RAM实现DSP与单片机高速数据通信的方法,给出了它们之间的接口电路以及软件实现方案。1引言 数字信号处理器(DSP)是一种适合于实现各种数字信号处理运算的微处理器,具有下列主要结构特点:(1)采用改进型哈佛(Harvard)结构,具有独立的程序总线和数据总线,可同时访问指令和数据空间,允许实际在程序存储器和数据存储器之间进行传输;(2)支持流水线处理,处理器对每条指令的操作分为取指、译码、执行等几个阶段,在某一时刻同时对若干条指令进行不同阶段的处理;(3)片内含有专门
所属分类:
其它
发布日期:2021-02-03
文件大小:171kb
提供者:
weixin_38646914
双口RAM芯片CY7C028的INS/GPS组合导航系统
在众多组合导般系统中,INS/GPS组合导航系统更是发展迅速,在军用和民用领域均已获得广泛应用,而且愈来愈受到重视。就INS/GPS组合导航系统而言,除了要完成大量的导航解算工作外,还要完成控制、人机接口、与外部系统的通信等功能。由于导航系统对实时性要求较高,采用单片CPU来实现上述功能是不现实的。在研制某弹载INS/GPS组合导航系统时,针对弹载导航系统体积小、重量轻、功耗小的特点,设计了一种嵌入式高速处理系统。该系统采用TI公司的TMS320VC33和TMS320F240组成双DSP系统,即
所属分类:
其它
发布日期:2021-01-19
文件大小:387kb
提供者:
weixin_38630853
基于双口RAM实现铁路牵引变电所自动化系统的设计
1、引言 在现代工业测控系统中,由于对系统的功能和性能要求越来越高,一般都采用高性能的CPU(如DSP)或嵌入式系统(如386EX等?来实现测控功能,并将这些智能设备联网组成自动化系统。在早期的应用中,设备联网普遍采用RS232/RS422/RS485方式。随着计算机技术的发展,现场总线技术在自动化系统中的应用逐渐普遍,而采用工业以太网技术则是今后技术发展的一个趋势。 测控设备的设计可以采用单CPU系统完成整个测控功能和系统联网功能,这样做的缺点是使整个系统的软件设计复杂,系统适应性差,CP
所属分类:
其它
发布日期:2021-01-19
文件大小:135kb
提供者:
weixin_38709312
«
1
2
3
4
5
6
7
8
9
10
»