您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 单片机与DSP中的基于FPGA分布式算法的滤波器设计

  2. 0 引言   传统数字滤波器硬件的实现主要采用专用集成电路(ASIC)和数字信号处理器(DSP)来实现。FPGA内部的功能块中采用了SRAM的查找表(lo-ok up table,LUT)结构,这种结构特别适用于并行处理结构,相对于传统方法来说,其并行度和扩展性都很好,它逐渐成为构造可编程高性能算法结构的新选择。   分布式算法是一种适合FPGA设计的乘加运算,由于FPGA中硬件乘法器资源有限,直接应运乘法会消耗大量的资源。本文利用了丰富的存储器资源进行查找表运算,设计了一种基于分布式算法低
  3. 所属分类:其它

    • 发布日期:2020-11-05
    • 文件大小:233kb
    • 提供者:weixin_38729108
  1. 单片机与DSP中的基于FPGA的高效FIR滤波器设计与实现

  2. 摘要: 给出了一种基于FPGA的数字滤波器的设计方法。该方法先通过MATLAB设计出一个具有具体指标的FIR滤波器, 再对滤波器系数进行处理, 使之便于在FPGA中实现, 然后采用基于分布式算法和CSD编码的滤波器结构进行设计, 从而避免了乘法运算, 节约了硬件资源,其流水线的设计方式也提高了运行速度。Matlab和Modelsim仿真表明, 该设计功能正确, 能实现快速滤波。   0 引言   数字滤波器在语音与图像处理、模式识别、雷达信号处理、频谱分析等应用中都具有重要作用。它能避免模拟
  3. 所属分类:其它

    • 发布日期:2020-11-03
    • 文件大小:439kb
    • 提供者:weixin_38563176
  1. 单片机与DSP中的数字信号处理FPGA设计的编译

  2. 在MaxPlusII软件环境下,要检查和编译文件,首先要启动软件,选择File/Open加载fun_text.vhd文件。注意:上边和左边的菜单有所变化。VHDL设计4如下:   在代码开头部分的对象LIBRARY中包括预定义模块和定义。Entity模块确定了元件的I/O接口和类属变量。附带元件说明的3个模块(请参阅标识符add1、reg1、rom1)称为类子程序。“select1”PROCESS结构是用来选择8个最高有效位并在ROM中寻址的。为将目标设置为当前文件,需要选择File|Sele
  3. 所属分类:其它

    • 发布日期:2020-11-13
    • 文件大小:213kb
    • 提供者:weixin_38717896
  1. 单片机与DSP中的数字信号处理FPGA的结构

  2. 在21世纪初,有两个系列的FPGA元器件拥有最具吸引力的实现DSP算法的功能,这是因为这些FPGA具有快速进位逻辑的能力,从而能够以超过50MHz的速度实现32位(非流水线)的加法。   这两个系列就是Xilinx XC4000系列(以及最新的如Spartan和Virtex系列)和Altera FLEX10K系列(以及最新的如APEX、ACEX、Mercury、Stratix和Excalibur系列)元器件,其中后者是Altera的8K元器件再加上额外的称作嵌入式阵列模块(embedded a
  3. 所属分类:其它

    • 发布日期:2020-11-13
    • 文件大小:309kb
    • 提供者:weixin_38747216
  1. 单片机与DSP中的数字信号处理的设计实现

  2. 通常在VLSI设计中,其详细程度的层次可以从完全定制的AS]C几何布局到使用称为装置顶盒的系统设计。表1给出了相应的概述。因为FPGA的物理结构是可编程的,但也是固定的,所以在FPGA的设计过程中没有布局和布线任务。在门电平上采用寄存器转换设计语言就可以达到元器件的最佳利用。投放市场时间与FPGA迅速增加的复杂程度共同迫使研究方法转移到知识产权(Intellectual Property,IP)宏单元或“兆核心单元(mega core cells)”的使用上来。宏单元为设计者提供了—个预先定义的
  3. 所属分类:其它

    • 发布日期:2020-11-13
    • 文件大小:191kb
    • 提供者:weixin_38540819
  1. 单片机与DSP中的基于多速率DA的根升余弦滤波器的FPGA实现

  2. 0 引 言   根升余弦成形滤波器是数字信号处理中的重要部件,它能对数字信号进行成形滤波,压缩旁瓣,减少干扰的影响,从而降低误码率。根据文献[1],它的传统FP-GA实现方式基于乘累加器(Multiplier Add Cell,MAC)结构,设计方便,只需要乘法器、加法器和移位寄存器即可实现,但是在FPGA中实现硬件乘法器十分耗费资源。特别是当滤波器阶数很高时,资源耗费不可忽视。若采用乘法器复用的结构,运算速度较慢。分布式算法(Distribute Arithmetic,DA)是另一种应用在F
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:494kb
    • 提供者:weixin_38517728
  1. 单片机与DSP中的DNLMS滤波器的FPGA实现

  2. 0 引  言   自适应滤波器一直是信号处理领域的研究热点之一,经过多年的发展,已经被广泛应用于数字通信、回声消除、图像处理等领域。自适应滤波算法的研究始于20世纪50年代末,Widrow和Hoff等人最早提出最小均方算法(LMS)。算法由于结构简单,计算量小,易于实时处理,因此在噪声抵消,谱线增强,系统识别等方面得到了广泛的应用。为了克服定步长LMS算法中收敛速度、收敛精度及跟踪速度等对步长大小选取相互矛盾的缺点,人们提出了许多变步长LMS算法,但是,当输入信号具有强相关性时,例如语音信号,
  3. 所属分类:其它

    • 发布日期:2020-11-07
    • 文件大小:240kb
    • 提供者:weixin_38555616
  1. 单片机与DSP中的经过优化的低成本FPGA中的高性能DSP功能

  2. 受诸如视频和静态图像使用的增多以及软件无线电等可重复配置系统需求的增长,数字信号处理(DSP)的应用继续膨胀。其中许多应用把重要的DSP处理要求和对成本的敏感性、对高性能的需求以及低成本的DSP解决方案结合在一起。   通用的DSP芯片和FPGA是实现DSP功能的两种普遍的方法。每种方法都各有优点,其最适宜的方法因应用要求的不同而各异。本文论述了通用DSP的功能,阐述了通用DSP和FPGA之间的差异,比较了现有的用FPGA实现DSP的解决方案,最后介绍了LatticeECP2M DSP的结
  3. 所属分类:其它

    • 发布日期:2020-11-26
    • 文件大小:181kb
    • 提供者:weixin_38741030
  1. 单片机与DSP中的DSP+FPGA结构在雷达模拟系统中的应用

  2. 摘要:本文介绍了DSP和FPGA在数字电子设计中的优势,并结合雷达模拟系统的硬件设计实例,重点阐述了相应的硬件与软件实现方法。  关键词:DSP  FPGA  数字电路设计  雷达模拟系统 1 引言  随着信息技术革命的深入和计算机技术的飞速发展,低速、低可靠性的单片机以及小规模的集成电路已经越来越不能满足需要,正逐渐被DSP与可编程逻辑器件(如FPGA、CPLD)所取代。一方面,数字信号处理技术逐渐地发展成为一门关键的技术学科,而DSP芯片由于集成度高、运算速度快、性能稳定等特点,极大地促进
  3. 所属分类:其它

    • 发布日期:2020-12-01
    • 文件大小:94kb
    • 提供者:weixin_38691055
  1. 单片机与DSP中的Altera FPGA在Fairlight新媒体处理引擎中替代64片DSP

  2. 北京——澳大利亚悉尼的音频产品系统专业公司Fairlight利用Altera:registered: FPGA的灵活性以及数字信号处理(DSP)优势,将采用了8块电路板和64片DSP的设计精简为一块Stratix:registered: FPGA PCI卡。   Fairlight首席技术官Tino Fibaek说:“我们的水晶内核(CC-1)体系结构表明,Altera FPGA在DSP功能上的性价比非常优异。采用了Altera的开发工具后,该项目成为我见过的进展最为顺利的项目。我们完成开发
  3. 所属分类:其它

    • 发布日期:2020-11-30
    • 文件大小:55kb
    • 提供者:weixin_38691703
  1. 单片机与DSP中的基于FPGA和DSP技术某型飞机总线系统通讯软件的设计

  2. 在分析某型飞机MILSTD1553B数据总线系统构成的基础上,结合其通信协议与其消息传输格式,建立了某型飞机总线系统通讯层次结构,并运用FPGA和DSP技术设计了此型飞机总线系统通讯软件。   目前,随着工艺和技术的进步,集成电路技术的发展已经使得在一个芯片上集成一个可编程系统(Programmable System On a Chip,PSOC)成为可能。其中,现场可编程门阵列(Field Programmable Gate Array,FPGA)由于其设计灵活、速度快,在数学专用集成电路
  3. 所属分类:其它

    • 发布日期:2020-11-30
    • 文件大小:201kb
    • 提供者:weixin_38673798
  1. 单片机与DSP中的基于FPGA的高速FIR数字滤波器的设计

  2. 1 引 言   目前FIR滤波器的实现方法主要有3种:利用单片通用数字滤波器集成电路、DSP器件和可编程逻辑器件实现。单片通用数字滤波器使用方便,但由于字长和阶数的规格较少,不能完全满足实际需要。使用DSP器件实现虽然简单,但由于程序顺序执行,执行速度必然不快。   FPGA有着规整的内部逻辑阵列和丰富的连线资源,特别适合于数字信号处理任务,相对于串行运算为主导的通用DSP芯片来说,其并行性和可扩展性更好。但长期以来,FPGA一直被用于系统逻辑或时序控制上,很少有信号处理方面的应用,其原因主要
  3. 所属分类:其它

    • 发布日期:2020-11-30
    • 文件大小:151kb
    • 提供者:weixin_38650508
  1. 单片机与DSP中的基于XC2V1000型FPGA的FIR抽取滤波器的设计作

  2. 1 引言    抽取滤波器广泛应用在数字接收领域,是数字下变频器的核心部分。目前,抽取滤波器的实现方法有3种:单片通用数字滤波器集成电路、DSP和可编程逻辑器件。使用单片通用数字滤波器很方便,但字长和阶数的规格较少,不能完全满足实际需要。使用DSP虽然简单,但程序要顺序执行,执行速度必然慢。现场可编程门阵列(FPGA)有着规整的内部逻辑阵列和丰富的连线资源,特别适用于数字信号处理,但长期以来,用FPGA实现抽取滤波器比较复杂,其原因主要是FPGA中缺乏实现乘法运算的有效结构。现在,FPGA集成了
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:95kb
    • 提供者:weixin_38632046
  1. 单片机与DSP中的FIR数字滤波器分布式算法的原理及FPGA实现

  2. 摘要:在利用FPGA实现数字信号处理方面,分布式算法发挥着关键作用,与传统的乘积-积结构相比,具有并行处理的高效性特点。详细研究了基于FPGA、采用分布式算法实现FIR数字滤波器的原理和方法,并通过Xilinx ISE在Modelsim下进行了仿真。 关键词:分布式算法 DALUT FPGA FIR数字滤波器正在迅速地代替传统的由R、L、C元件和运算放大器组成的模块滤波器并且日益成为DSP的一种主要处理环节。FPGA也在逐渐取代ASIC和PDSP,用作前端数字信号处理的运算(如:FIR滤波
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:69kb
    • 提供者:weixin_38732463
  1. EDA/PLD中的基于FPGA的多路模拟量、数字量采集与处理系统

  2. 摘要:提出一种基于FPGA技术的多路模拟量、数字量采集与处理系统的设计方案,分析整个系统的结构,并讨论FPGA内部硬件资源的划分和软件的设计方案等。本设计方案外部电路结构简单可靠,特别适用于多路检测系统中,而且可以根据需要容易地对系统进行扩展,对于检测系统来讲具有一定的通用性。 关键词:FPGA A/D采集 数字量采集 VHDL语言设计在电气测控系统中,常常需要采集各种模拟量信号、数字量信号,并对它们进行相应的处理。一般情况下,测控系统中用普通MCU(如51、196等单片机或控制型DSP)
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:117kb
    • 提供者:weixin_38500607
  1. 单片机与DSP中的赛灵思XtremeDSP解决方案将DSP功能升到极至

  2. 在当今要求最苛刻的数字信号处理(DSP)系统设计和开发中,赛灵思的FPGA产品扮演着越来越重要的角色,这一点并非偶然。经过二十多年的研究和工程开发,以及与数百家DSP客户的密切合作,赛灵思的FPGA产品已经演化为高价值的DSP解决方案平台,在性能、灵活性、上市时间以及产品寿命方面都提升到了极高的水平,同时还大大降低了总体系统成本和功耗。 众所周知,FPGA能够利用高度并行结构在单个时钟周期内完成复杂算法。目前的FPGA在单个器件内能够提供每秒数百上千(MSPS)和每秒数十亿乘法累加操作(GM
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:259kb
    • 提供者:weixin_38717843
  1. 单片机与DSP中的基于FPGA的FIR抽取滤波器设计

  2. 摘   要:本文介绍了FIR抽取滤波器的工作原理,重点阐述了用XC2V1000实现FIR抽取滤波器的方法,并给出了仿真波形和设计特点。关键词:FIR抽取滤波器;流水线操作;FPGA   用FPGA实现抽取滤波器比较复杂,主要是因为在FPGA中缺乏实现乘法运算的有效结构,现在,FPGA中集成了硬件乘法器,使FPGA在数字信号处理方面有了长足的进步。本文介绍了一种采用Xilinx公司的XC2V1000实现FIR抽取滤波器的设计方法。 具体实现结构设计  基于抽取滤波器的工作原理,本文采用XC2V
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:70kb
    • 提供者:weixin_38556668
  1. 单片机与DSP中的基于DSP+FPGA结构的小波图像处理系统设计

  2. 摘要:介绍了一种基于DSP+FPGA结构的小波图像处理系统设计方案,以高性能数字信号处理器ADSP—BF535作为核心,结合现场可编程门阵列FPGA,实现了实时数字图像处理。关键词:数字信号处理FPGA图像处理小波变换     小波分析是近年迅速发展起来的新兴学科,与Fourier分析和Gabor变换相比,小波变换是时间(空间)频率的局部化分析,它通过伸缩平移运算对信号逐步进行多尺度细化,最终达到高频处时间细分和低频处频率细分,能自动适应时频信号分析的要求,从而可聚焦到信号的任意细节.解决了
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:327kb
    • 提供者:weixin_38501826
  1. 单片机与DSP中的基于Verilog HDL的FIR数字滤波器设计与仿真

  2. 摘要:本文主要分析了FIR数字滤波器的基本结构和硬件构成特点,简要介绍了FIR滤波器实现的方式优缺点;结合Altera公司的Stratix系列产品的特点,以一个基于MAC的8阶FIR数字滤波器的设计为例,给出了使用Verilog 硬件描述语言进行数字逻辑设计的过程和方法,并且在QuartusII的集成开发环境下编写HDL代码,进行综合;利用QuartusII内部的仿真器对设计做脉冲响应仿真和验证       关键词:CPLD/FPGA  Verilog HDL  FIR  仿真      
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:193kb
    • 提供者:weixin_38752074