您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 单片机与DSP中的设计一个串联谐振陷波器

  2. 要求 设计一个串联调谐电路,指标和前例相同,其3dB带宽是50OHz,中心频率为7500Hz。信号源阻抗为1kΩ,负载阻抗是无穷大。   解 ①由下列关系计算元件值:   电路如图1所示。   图1 串联谐振陷波电路   图2 例6.5中的串联陷波器   当串联谐振陷波电路终端负载电阻等于信号源电阻R时,高通3dB截止频率和变换所得带阻滤波器的3dB带宽由下式给出:   式中,Req是信号源电阻和负载电阻并联的等效值。   欢迎转载,信息来自维库电子市场网(www.
  3. 所属分类:其它

    • 发布日期:2020-11-15
    • 文件大小:80kb
    • 提供者:weixin_38592502
  1. 单片机与DSP中的设计一个并联谐振陷波器

  2. 要求 设计一个并联调谐电路,其3dB带宽是500 Hz,中心频率为7500Hz。信号源阻抗为零,负载阻抗是1kΩ。求在2500 Hz处相对衰减至少为30dB所需要的最小电感Q值。   电路结果如图1所示。   图1衰减和QL/Qbr的关系         图2 例6.4中的并联陷波器   ②在fo处衰减30dB时,所要求的比值QL/Qbr可由图2或式(6.22)决定,近似为30。所以,电感Q值应当超过30倍的Qbr即450,其中Qb=fo/BW3dB。   通常希望带阻网络
  3. 所属分类:其它

    • 发布日期:2020-11-15
    • 文件大小:104kb
    • 提供者:weixin_38580959