您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 单片机与DSP中的频率遮蔽滤波器设计步骤

  2. 表1给出了频率遮蔽滤波器设计步骤的摘要。所有的构成滤波器都是等纹波FlR,其转折频率为ωpi和ωai,具体见表1。滤波器H2(z)的行为由H1(z)确定。滤波器的通带偏差一般被设计在-40dB的量级上,且Ni△i~2.8.一个例外是37阶的H4(z)(与H3(z)阶数相同),其中N4△4~3.6。如果通过增加8个额外延时(4个预延时,4个后延时)来均衡群延时。那么也可采用29阶的H4(z),这时有N4△4~2.85。选择37阶FIP代替29阶FIR仅造成下部路径的增益偏差略有不同。 表1 频率
  3. 所属分类:其它

    • 发布日期:2020-11-15
    • 文件大小:77kb
    • 提供者:weixin_38621250
  1. 单片机与DSP中的频率遮蔽滤波器

  2. 有的场合需要陡裙滤波器(即过渡带很窄的滤波器)。过去实现固定采样率的陡裙滤波器是非常复杂的,而且需要的阶数很高。如今可以基于频率遮蔽的方法用多速率技术来设计这样的滤波器。频率遮蔽法中使用了所谓的压缩滤波器。FIR原型滤波器H(z)被压缩M倍后记为Ff(z)=H(zM),这可以通过将H(z)中每个时钟延时替换为M个采样周期来实现。压缩滤波器H(z)仍然使用原来的采样率fs作为时钟(10)。可以看到这种变换是如何将频率轴缩小M倍的,以及如何将FIR的原始过渡带压缩同样的倍数。还可以观察到压缩后的基带
  3. 所属分类:其它

    • 发布日期:2020-11-15
    • 文件大小:109kb
    • 提供者:weixin_38722317