您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 高速PCB设计指南.pdf

  2. 高速PCB设计指南之一 第一篇 PCB布线 第二篇 PCB布局 第三篇 高速PCB设计 高速PCB设计指南之二 第一篇 高密度(HD)电路的设计 第二篇 抗干扰 第三篇 印制电路板的可靠性设计-去耦电容配置 第四篇 电磁兼容性和PCB设计约束 高速PCB设计指南之三 第一篇 改进电路设计规程提高可测试性 第二篇 混合信号PCB的分区设计 第三篇 蛇形走线有什么作用? 第四篇 确保信号完整性的电路板设计准则 高速PCB设计指南之四 第一篇 印制电路板的可靠性设计 …… 高速PCB设计指南之五 第
  3. 所属分类:硬件开发

    • 发布日期:2009-10-06
    • 文件大小:729kb
    • 提供者:strong987
  1. 第二篇 PCB设计之抗干扰3

  2. 提高敏感器件的抗干扰性能是指从敏感器件这边考虑尽量减少对干扰噪声 的拾取,以及从不正常状态尽快恢复的方法。 第三篇 PCB设计之印制电路板的可靠性设计-去耦电容配置 在直流电源回路中,负载的变化会引起电源噪声。例如在数字电路中,当电路从一个状态转换为另一种状态时,就会在电源线上产生一个很大的尖峰电流,形成瞬变的噪声电压。配置去耦电容可以抑制因负载变化而产生的噪声,是印制电路板的可靠性设计的一种常规做法,配置原则如下:
  3. 所属分类:专业指导

    • 发布日期:2010-09-28
    • 文件大小:8kb
    • 提供者:suciejesse
  1. PCB设计规范2010最新版-很清晰!

  2. 第一篇 PCB布线 第二篇 PCB布局 第三篇 高速PCB设计 第四篇 电磁兼容性和PCB设计约束 第五篇 高密度(HD)电路的设计 第六篇 抗干扰部分 第七篇 印制电路板的可靠性设计-去耦电容配置 第八篇 .... 第九篇 改进电路设计规程提高可测试性 第十篇 混合信号PCB的分区设计 第十一篇 蛇形走线有什么作用? 第十二篇 确保信号完整性的电路板设计准则 第十三篇 印制电路板的可靠性设计 第十四篇 磁场屏蔽 第十五篇 设备内部的布线 第十六篇 屏蔽电缆的接地 第十七篇 如何提高电子产品的
  3. 所属分类:硬件开发

    • 发布日期:2011-01-06
    • 文件大小:885kb
    • 提供者:allankevinliu
  1. 高速 PCB 设计指南

  2. 高速PCB设计指南 高速PCB 设计指南之一 第一篇 PCB布线 第二篇 PCB布局 第三篇 高速 PCB设计 高速PCB 设计指南之二 第一篇 高密度(HD)电路的设计 第二篇 抗干扰 3(部分) 第三篇 印制电路板的可靠性设计-去耦电容配置 第四篇 电磁兼容性和 PCB设计约束(缺具体数据) 高速PCB 设计指南之三 第一篇 改进电路设计规程提高可测试性 第二篇 混合信号 PCB 的分区设计 第三篇 蛇形走线有什么作用? 第四篇 确保信号完整性的电路板设计准则 高速PCB 设计指南之四 .
  3. 所属分类:硬件开发

    • 发布日期:2011-08-15
    • 文件大小:394kb
    • 提供者:gf_dool
  1. PCB设计规范2010最新版

  2. PCB设计规范2010最新版 目录 第一篇 PCB布线 第二篇 PCB布局 第三篇 高速PCB 设计 第四篇 电磁兼容性和 PCB设计约束 第五篇 高密度(HD)电路的设计 第六篇 抗干扰部分 第七篇 印制电路板的可靠性设计-去耦电容配置 第八篇 .... 第九篇 改进电路设计规程提高可测试性 第十篇 混合信号 PCB的分区设计 第十一篇 蛇形走线有什么作用? 第十二篇 确保信号完整性的电路板设计准则 第十三篇 印制电路板的可靠性设计 第十四篇 磁场屏蔽 第十五篇 设备内部的布线 第十六篇 屏
  3. 所属分类:硬件开发

    • 发布日期:2011-12-16
    • 文件大小:885kb
    • 提供者:davidzzu
  1. PCB设计规范

  2. 第一篇 PCB布线 第二篇 PCB布局 第三篇 高速PCB设计 第四篇 电磁兼容性和PCB设计约束 第五篇 高密度(HD)电路的设计 第六篇 抗干扰部分 第七篇 印制电路板的可靠性设计-去耦电容配置 第八篇 .... 第九篇 改进电路设计规程提高可测试性 第十篇 混合信号PCB的分区设计 第十一篇 蛇形走线有什么作用? 第十二篇 确保信号完整性的电路板设计准则 第十三篇 印制电路板的可靠性设计 第十四篇 磁场屏蔽 第十五篇 设备内部的布线 第十六篇 屏蔽电缆的接地 第十七篇 如何提高电子产品的
  3. 所属分类:硬件开发

    • 发布日期:2012-08-17
    • 文件大小:885kb
    • 提供者:b13470019405
  1. PCB设计规范2010最新版

  2. 第一篇 PCB布线 第二篇 PCB布局 第三篇 高速PCB设计 第四篇 电磁兼容性和PCB设计约束 第五篇 高密度(HD)电路的设计 第六篇 抗干扰部分 第七篇 印制电路板的可靠性设计-去耦电容配置 第八篇 ....
  3. 所属分类:硬件开发

    • 发布日期:2014-09-26
    • 文件大小:885kb
    • 提供者:zsy1522943066
  1. PCB设计技巧 上

  2. PCBPCBPCB设计技巧 设计技巧 Tips1Tips1Tips1Tips1Tips1:PCBPCBPCB布线 …………………………………………… …………………………………………… …………………………………………… …………………………………………… 3 PCBPCBPCB设计技巧 设计技巧 Tips2Tips2Tips2Tips2Tips2:PCBPCBPCB布局 …………………………………………… …………………………………………… …………………………………………… …………………
  3. 所属分类:硬件开发

    • 发布日期:2016-09-11
    • 文件大小:1mb
    • 提供者:tanshunzhuang
  1. 高速PCB设计指南 布局布线

  2. 高速PCB设计指南之一 第一篇 PCB布线 第二篇 PCB布局 第三篇 高速PCB设计 高速PCB设计指南之二 第一篇 高密度(HD)电路的设计 第二篇 抗干扰3(部分) 第三篇 印制电路板的可靠性设计-去耦电容配置 第四篇 电磁兼容性和PCB设计约束 高速PCB设计指南之。。。。。。。。
  3. 所属分类:专业指导

    • 发布日期:2009-02-18
    • 文件大小:2mb
    • 提供者:hualingxin
  1. 高速PCB 设计指南

  2. 高速PCB设计指南之一 第一篇 PCB布线 第二篇 PCB布局 第三篇 高速PCB设计 高速PCB设计指南之二 第一篇 高密度(HD)电路的设计 第二篇 抗干扰3(部分) 第三篇 印制电路板的可靠性设计-去耦电容配置 第四篇 电磁兼容性和PCB设计约束(缺具体数据) 高速PCB设计指南之三 第一篇 改进电路设计规程提高可测试性 第二篇 混合信号PCB的分区设计 第三篇 蛇形走线有什么作用? 第四篇 确保信号完整性的电路板设计准则 高速PCB设计指南之四 第一篇 印制电路板的可靠性设计 高速PC
  3. 所属分类:硬件开发

    • 发布日期:2009-03-11
    • 文件大小:900kb
    • 提供者:woocooking
  1. 印制电路板PCB的可靠性设计-去耦电容配置

  2. 本文将介绍印制电路板PCB的可靠性设计中,去耦电容该如何配置。
  3. 所属分类:其它

    • 发布日期:2020-08-01
    • 文件大小:35kb
    • 提供者:weixin_38639872