您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 卷积码编码译码 维特比译码

  2. 基于matlab的卷积码编码程序 可直接运行 并有维特比译码程序 可以实现信道卷积码编译码过程
  3. 所属分类:其它

    • 发布日期:2009-11-24
    • 文件大小:2kb
    • 提供者:matthewgao1986
  1. 卷积码编译码-MatLab

  2. 卷积码编译码-MatLab 已经调通,希望对大家有所帮助。
  3. 所属分类:其它

    • 发布日期:2009-12-05
    • 文件大小:6kb
    • 提供者:lschris
  1. 卷积码编译码原理介绍

  2. 详细介绍了卷积码的编码原理,以及维特比译码原理,并通过流程图详细介绍了实现过程。
  3. 所属分类:专业指导

    • 发布日期:2010-03-22
    • 文件大小:299kb
    • 提供者:dongliangqing
  1. 基于System View的卷积码码编译码系统

  2. 本课程设计主要基于System View平台,实现卷积码编译码系统的设计与仿真,添加高斯噪声测试系统抗噪声性能,通过理论结果与仿真结果分析,调整系统参数设置,寻找系统的最大抗噪声值
  3. 所属分类:嵌入式

    • 发布日期:2010-05-15
    • 文件大小:600kb
    • 提供者:changsha110
  1. 卷积码编译码matlab仿真

  2. 用MATLAB编的2,1,7卷积码,编码,,译码部分都有,,算法 简单易懂,,适合初学MATLAB
  3. 所属分类:其它

    • 发布日期:2010-08-16
    • 文件大小:6kb
    • 提供者:manzhang708
  1. 卷积码编译码器的VHDL 设计

  2. 由于卷积码具有较好的纠错性能,因而在通信系统中被广泛使用。采用硬件描述语言 VerilogHDL 或VHDL 和FPGA(Field Programmable Gate Array——现场可编程门阵列)进 行数字通信系统设计,可在集成度、可靠性和灵活性等方面达到比较满意的效果[1,2]。 文献[3] 以生成矩阵G=[101,111]的(2,1,3)卷积码为例,介绍了卷积码编码器的原理 和VerilogHDL 语言的描述方式;文献[4] 采用VerilogHDL 语言,对(2,1,7)卷积码的V
  3. 所属分类:IT管理

    • 发布日期:2011-06-09
    • 文件大小:221kb
    • 提供者:xiaohangjiayou
  1. 卷积码编译码C语言程序

  2. 卷积码的编码和维特比译码,通过C语言程序进行编译码
  3. 所属分类:C

  1. 卷积码 编码 译码 MATLAB程序

  2. 卷积码 编码 译码 MATLAB程序 使用维特比算法 经测试 完整准确
  3. 所属分类:其它

    • 发布日期:2012-03-02
    • 文件大小:3kb
    • 提供者:chrisfant
  1. 卷积码编译码器的研究与实现

  2. 卷积码编译码器的研究与实现
  3. 所属分类:专业指导

    • 发布日期:2012-04-06
    • 文件大小:108kb
    • 提供者:wriyjs
  1. 卷积码编译码的Matlab仿真及其性能研究

  2. 卷积码编译码的Matlab仿真及其性能研究
  3. 所属分类:专业指导

    • 发布日期:2012-04-06
    • 文件大小:143kb
    • 提供者:wriyjs
  1. 卷积码编译码

  2. 卷积码的编译码,信道为AWGN信道,BPSK调制,码率为1/2,译码为viterbi硬判决,并画出了BER的曲线
  3. 所属分类:其它

    • 发布日期:2014-01-12
    • 文件大小:2kb
    • 提供者:u013454235
  1. 卷积码的编译码

  2. 卷积码编译码的matlab实现,可用于在MATLAB上运行
  3. 所属分类:其它

    • 发布日期:2014-03-27
    • 文件大小:8kb
    • 提供者:hacker3
  1. matlab的卷积码编解码仿真

  2. 基于matlab的卷积码编译码仿真 本文简明地介绍了卷积码的编码原理和译码原理。并在SIMULINK模块设计中,完成了对卷积码的编码和译码以及误比特统计整个过程的模块仿真。最后,通过在仿真过程中分别改变卷积码的重要参数来加深理解卷积码的这些参数对卷积码的误码性能的影响。经过仿真和实测,并对测试结果作了分析。
  3. 所属分类:电信

    • 发布日期:2014-05-18
    • 文件大小:409kb
    • 提供者:qq_15433259
  1. MATLAB实现卷积码编译码

  2. MATLAB实现卷积码编译码。包含viterbi仿真还有一些编码以及译码的基本知识。
  3. 所属分类:3G/移动开发

    • 发布日期:2015-08-06
    • 文件大小:503kb
    • 提供者:g327872301
  1. matlab卷积码编译码 维特比软判决(2,1,3)

  2. 用matlab实现的(2,1,3)卷积码编译码程序,译码使用维特比译码,欢迎大家下载
  3. 所属分类:其它

    • 发布日期:2019-03-23
    • 文件大小:6kb
    • 提供者:unio__
  1. 卷积码编译码器matlab仿真验证.rar

  2. 213卷积码编译码器matlab验证 文件里面主要有: 213卷积码编译码的基础波形生成文件 213卷积码的性能验证文件——有无卷积码编译码的信道误码率对比;不同码率的信道误码率对比;不同约束长度的信道误码率对比;维特比译码不同约束长度的信道误码率对比 信道验证用的是BPSK调制解调,还有一个BPSK调制解调信道的理论值验证 matlab的使用版本是2017a,因为产生的数据随机,而且验证的信噪比跨度和原始数据都很大,所以要多编译几次才能得到比较理想的曲线,里面我也保存了我觉得比较合格的波形图供
  3. 所属分类:专业指导

    • 发布日期:2020-06-22
    • 文件大小:385kb
    • 提供者:xiangziling
  1. 213卷积码编译码器实现例程.rar

  2. 这个是我自己写的例程,调试环境是CCSv8.3 一共有三个工程文件,将文件夹复制到软件的工作文件夹里面就可以正常调试了 程序只做过仿真调试运行,模拟输入方法是读取dat文件到内存,再将内存区域的输出数组导出到dat文件里面。 程序是213卷积码的编译码器设计,三个工程文件夹一个是编码器一个是译码器,最后一个编译码的程序都有,可以整体观察编译码过程的数据变化。
  3. 所属分类:C

    • 发布日期:2020-07-20
    • 文件大小:172kb
    • 提供者:xiangziling
  1. 基于FPGA的卷积码编译码器

  2. 由于卷积码具有较好的纠错性能,因而在通信系统中被广泛使用。采用硬件描述语言VerilogHDL或VHDL和FPGA(Field Programmable Gate Array——现场可编程门阵列)进行数字通信系统设计,可在集成度、可靠性和灵活性等方面达到比较满意的效果。
  3. 所属分类:其它

    • 发布日期:2020-08-28
    • 文件大小:282kb
    • 提供者:weixin_38735101
  1. 基于FPGA的卷积码编译码器

  2. 摘要:基于卷积码的编译码原理,使用VHDL语言和FPGA芯片设计并实现了(2,1,3)卷积码编译码器。其中译码器设计采用“截尾”的Vite-rbi译码算法,在支路量度计算、路径量度和译码路径的更新与存储以及判决与
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:296kb
    • 提供者:weixin_38748718
  1. 卷积码编译码matlab仿真.zip

  2. 卷积码编译码matlab仿真.zip
  3. 所属分类:其它

« 12 3 4 »