您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. StratixIII可编程功耗优化技术

  2. StratixIII可编程功耗优化技术,内核电压高性能1.1V,低功耗0.9V,采用62nm技术,是一款高端FPGA器件
  3. 所属分类:硬件开发

    • 发布日期:2010-04-24
    • 文件大小:856kb
    • 提供者:zju_huoyan
  1. 高速CMOS可编程分频器的研究与设计 PDF

  2. :本文通过对CMOS可编程分频器原理的分析与研究.提出了一种新的可实现任意分频的可编程分频器结构,这种结构 大大提高了可编程分频器的输入带宽,同时功耗不大,抗干扰能力强,可适用于锁相环、频率综合器的设计中。该设计在宏 力CMOS 0.18urn工艺下通过仿真和验证.输入频率可以达到3.3G Hz。 关
  3. 所属分类:3G/移动开发

    • 发布日期:2010-05-18
    • 文件大小:349kb
    • 提供者:lwjee
  1. PAC可编程自动化控制器_基于ARM处理器_RS485_RJ45以太网总线_数据采集与自动控制_独立运行.pdf

  2. PAC可编程自动化控制器_基于ARM处理器_RS485_RJ45以太网总线_数据采集与自动控制_独立运行pdf,提供“PAC可编程自动化控制器_基于ARM处理器_RS485_RJ45以太网总线_数据采集与自动控制_独立运行”免费资料下载,主要包括产品的技术数据、 性能、选型等内容,可供选型参考。Max nodes 32 32 Protocol ModbUs/rtu Modbus/rtu Modbus/TcP Modbus/tcp Remote I/O Modbus Device Modbus D
  3. 所属分类:其它

    • 发布日期:2019-10-20
    • 文件大小:219kb
    • 提供者:weixin_38743602
  1. 可编程自动化控制器(PAC)与软件.pdf

  2. 可编程自动化控制器(PAC)与软件pdf,提供“可编程自动化控制器(PAC)与软件”免费资料下载,主要包括研华PAC产品介绍、技术参数 、系统组成 、系统特性等内容,可供选型参考。研华自动化 可编程自动化控制器PAC)与软伫 APAX-5000系列:通用性,模块化,灵活性 双CPU模块 可改变的CPU模块 将一片APAκ-5570XPE/571XP模块和一片APAX5520KN合并在一起分别APAK-500J0模块提供最佳的o测量和控制,不同的CPU模块可以被连 执行不同的任务,即构成双C門U系
  3. 所属分类:其它

  1. 可编程控制器PLC培训教程.pdf

  2. 本教程详细介绍了可编程控制器PLC的工作原理,基本组成,编程语言 等内容,对于初学者有很大的帮助。稿,1987年2月颁布了草案第三稿。该草案中对可编程序控 制器的解释是:“可编程序控制器是一种数字运算操作的电子 系统,专为在工业环境下应用而设计。它采用了可编程序的存 储器,用来在其内部存储执行逻辑运算、顺序控制、定时、计 数、和算术运算等操作的指令。并通过数字式和模拟式的输入 和输出,控制各种类型的机械或生产过程。PLC及其有关外 部设备,都应按易于与工业系统联成一个整体,易于扩充其功 能的原则
  3. 所属分类:嵌入式

    • 发布日期:2019-07-02
    • 文件大小:718kb
    • 提供者:leesheng
  1. 基于低电压/低功耗可编程片上系统的电源管理方案

  2. 同样,全球的政府法规(例如:能源之星)也要求减小电器设备中的待机电流。下一代嵌入式系统将需要在工作和睡眠模式下都具有极端低的功耗,而且为满足上市时间要求所必需的灵活性和可编程性也同时需要得到提高。
  3. 所属分类:其它

    • 发布日期:2020-07-12
    • 文件大小:300kb
    • 提供者:weixin_38688380
  1. MAX9599A低功耗可编程Gamma缓冲器

  2. 从而降低了临界点时的水平和模式显示输出电压的恢复时间。其精确的可编程内部参考DAC的满量程电压设置。
  3. 所属分类:其它

    • 发布日期:2020-07-11
    • 文件大小:100kb
    • 提供者:weixin_38638647
  1. 低功耗低成本可编程增益仪表放大器电路

  2. 文章主要介绍了低功耗低成本可编程增益仪表放大器电路
  3. 所属分类:其它

    • 发布日期:2020-08-18
    • 文件大小:67kb
    • 提供者:weixin_38612909
  1. 一种高可靠性高速可编程异步FIFO的设计

  2. 基于一款国产FPGA芯片的研发,提出了一种具有高可靠性、高速及可编程性的异步FIFO电路结构。通过增加近空满示警阈值和近空满状态位的方式用以提高异步FIFO的可编程性,同时内部通过使用格雷码指针进行比较的结构用以提高电路的可靠性。并在此基础上,提出了一种新的空满判断标准,使系统速度和逻辑利用率得到了进一步的提升。基于UMC 28 nm标准CMOS工艺,采用全定制方法进行电路设计。仿真结果表明,提出的异步FIFO在1 V的标准电压下,最高工作频率为666.6 MHz,平均功耗为7.1 mW。
  3. 所属分类:其它

    • 发布日期:2020-10-15
    • 文件大小:272kb
    • 提供者:weixin_38711972
  1. DSP中的TI 推出业界最低功耗可编程DSP

  2. 近日,全球领先的数字信号处理与模拟技术半导体供应商德州仪器(TI)宣布,其超低功耗可编程DSP产品系列又添新成员——TMS320C5506 DSP。这款业界最低功耗可编程 DSP将进一步推动低功耗音频/语音应用领域的创新。全新TMS320C5506 DSP在待机模式下的功耗仅为 0.12 mW,另外,其还具备众多其它低功耗特性,堪称同类产品中功耗最低的处理器。全面的128 KB片上存储器可显着简化编程工作,而全速USB 2.0接口则提供了低成本的有线连接方案。C5506 DSP实现了低功耗、存储
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:99kb
    • 提供者:weixin_38716590
  1. 应用于频率合成器的宽分频比CMOS可编程分频器设计

  2. 提出一种应用于射频频率合成器的宽分频比可编程分频器设计。该分频器采用脉冲吞吐结构,可编程计数器和吞脉冲计数器都采用改进的CMOS源极耦合(SCL)逻辑结构的模拟电路实现,相对于采用数字电路实现降低了电路的噪声和减少了版图面积。同时,对可编程分频器中的检测和置数逻辑做了改进,提高分频器的工作频率及稳定性。最后,采用TSMC的0.13/μmCMOS工艺,利用CadenceSpectre工具进行仿真,在4.5GHz频率下,该分频器可实现200~515的分频比,整个功耗不超过19mW,版图面积为106μ
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:247kb
    • 提供者:weixin_38719564
  1. 为可编程逻辑设计师量身定做的节能方案

  2. 摘要:随着政府实行更为严格的功耗规定,如何进一步降低待机功耗成为工程师设计过程中需要考虑的一个重要因素 。PLD是做为一种通用集成电路生产的,他的逻辑功能按照用户对器件编程来搞定,现代可编程逻辑器件动态电流要 求极低,并能在集成了一个低成本晶振后实现门控时钟网络,对降低电子产品的系统功耗有很大的使用价值。   尽可能地节省系统的每一微瓦功耗是电池供电设备设计工程师共同的目标。随着政府有关功耗方面更严格的法规 出台,需要重新审视一些传统的家用和办公设备(如LCD电视机、机顶盒(STB)和多功能打
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:170kb
    • 提供者:weixin_38631978
  1. 单片机与DSP中的可编程无线电遥控多路开关系统设计

  2. 摘要: 设计了一种新的可编程无线电遥控多路开关系统。该系统以Si4010 为核心发射单元,以Si4313 和C8051F920单片机为核心接收控制单元,实现对多路开关的无线电遥控。详细阐述了系统的工作原理,给出了硬件电路及软件流程图,并对其进行了实验验证。结果证明,该设计成本低、体积小、功耗低,同时具有抗干扰能力强、遥控距离远、可靠性高等特点。   相对于有线遥控,无线遥控不受距离的影响,完全消除了拖缆式遥控装置所带来的故障隐患,给人们的日常工作和生活带来了更多的便利。随着数字处理技术的快速发
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:297kb
    • 提供者:weixin_38604653
  1. 嵌入式系统/ARM技术中的实现基于ARM的嵌入式系统的可编程芯片系统方法

  2. 本白皮书讨论用于实现基于ARM 的嵌入式系统的Altera 可编程芯片系统(SoC) 方法。对于面临产品及时面市、成本、性能、设计重用和产品长寿命等苛刻要求的嵌入式系统开发人员而言,单芯片方案是非常有价值的方法。   引言   当今的嵌入式系统开发人员面临前所未有的挑战,努力向市场推出最具竞争力的产品。   直到最近,实现的大部分系统还局限于需要大量软件而且功耗非常高的多芯片系统或者昂贵的SoC ASIC.但是,越来越多的设计团队感到受市场压力以及资源限制的影响,这些方法的吸引力越来越低。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:319kb
    • 提供者:weixin_38552305
  1. 专用芯片技术中的可编程晶振芯片的特点

  2. 1 概述   下图是一个精密的低功率振荡器,它的输出频率fosc可在1kHz~30MH的范围内灵活变化,并可通过一个外部电阻RSET和一个三态分频器引脚进行设置,图1所示是其基本连接电路。由图可见,设计一个完整的方波频率参考源只需要一个SOT23封装的可编程晶振芯片、一个设置频率的电阻和一个旁路电容即可,而且设计极为简单且占用印制电路板面积非常少。此外,功耗也极低,在5V工作电压时,若输出频率为10MHz,则最大电源电流仅有2.4mA。与石英、陶瓷耦合器、555定时器或分离元件构成的频率参考源
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:166kb
    • 提供者:weixin_38604951
  1. ADI推出可编程低功耗GPIO键盘控制器

  2. Analog Devices, Inc.(ADI),高性能信号处理解决方案供应商,最近推出 GPIO(通用输入/输出)端口扩展器和键盘矩阵控制器 ADP5585 和 ADP5589 ,适用于需要扩展 I/O 线路或最大为 QWERTY 尺寸的机械键盘的设备。在业界同类器件中,新型 GPIO/ 键盘控制器的工作功耗最低,封装最小,并且集成了可编程逻辑 /PWM(脉宽调制器)。这些 GPIO/ 键盘控制器可以节省便携式设备的电池电力,按键时的功耗小于30 uA(典型值),键盘空闲时的功耗小于1 uA
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:49kb
    • 提供者:weixin_38696582
  1. 京微雅格推出黄河系列CAP(可编程应用平台)HR系列

  2. 导读:经过多年的技术积累,京微雅格适时推出了黄河系列CAP(可编程应用平台)HR系列,以迎合低功耗,小封装及灵活的应用场景需求。   最近几年,随着便携式产品及物联网的兴起,在发展迅速的消费类电子市场中新公司及各式新产品如雨后春笋般蓬勃发展,这些新产品不但功能越来越丰富,而且更新速度更快。例如智能手机、平板电脑、平面显示器、便携式媒体播放器以及家庭互联网等产品等。   对那些采用最新技术的消费类电子生产商而言,如何更快地、更好地提供适合市场热点及客户不断变化的需求是一个很大的挑战。特别是物联
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:96kb
    • 提供者:weixin_38534352
  1. elmos推出可编程PIR控制芯片E931.96

  2. 艾尔默斯公司(elmos)日前宣布推出一款针对人体被动红外(PIR)应用的超低功耗解决方案E931.96.该方案通过热释电红外传感器以非接触方式检测出人体辐射的信号,并将该信号转换成电信号输入到芯片中进行信号处理。该芯片的工作电流极低,典型的功耗只有3μA,非常适用于对功耗要求很高,以及利用电池供电的应用场合。   E931.96是一款超低功耗的可编程PIR控制芯片,特别适合用在无线安防报警、对电源续航能力要求苛刻等领域。利用该传感器的低功耗特点,当检测到报警信号之后,把单片机从睡眠模式唤醒,
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:108kb
    • 提供者:weixin_38702110
  1. EDA/PLD中的Altera发布高端可编程逻辑器Stratix III系列

  2. Altera公司发布Stratix III FPGA系列,该系列具有高密度高性能可编程逻辑器件中最低的功耗。Stratix III FPGA采用了TSMC的65nm工艺技术,其突破性创新包括硬件体系结构提升和Quartus II软件改进,与前一代Stratix II器件相比,这些新特性使功耗降低了50%,性能提高了25%,密度是其两倍。   Altera Stratix III FPGA的两种新技术大大降低了功耗,同时达到了高性能要求。Altera创新的可编程功耗技术降低了功耗,针对设计中需要的
  3. 所属分类:其它

    • 发布日期:2020-11-29
    • 文件大小:69kb
    • 提供者:weixin_38726712
  1. Altera发布高端可编程逻辑器Stratix III系列

  2. Altera公司发布Stratix III FPGA系列,该系列具有高密度高性能可编程逻辑器件中的功耗。Stratix III FPGA采用了TSMC的65nm工艺技术,其突破性创新包括硬件体系结构提升和Quartus II软件改进,与前一代Stratix II器件相比,这些新特性使功耗降低了50%,性能提高了25%,密度是其两倍。   Altera Stratix III FPGA的两种新技术大大降低了功耗,同时达到了高性能要求。Altera创新的可编程功耗技术降低了功耗,针对设计中需要的地方
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:67kb
    • 提供者:weixin_38733414
« 12 3 4 5 6 7 8 9 10 ... 50 »