您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 可编程系统级芯片(SoPC)应用

  2. 现在,在高密度器件中使用IP内核已经是非常普遍的做法。尽管用户使用总线接口功能(如 66 MHz的PCI总线)和DSP功能(如FIR滤波器)已经有几年的时间,IP内核的应用最近又出现了三个基本的变化。首先是现在的专用编程器具有强大的功能和灵活性。例如,新的FIR编译器包含了一个支持4比特到32比特系数精度的内置系数生成器,可以设计任何抽头数目的滤波器。该编译器还支持样点的等间隔舍入、内插以及串行和并行的算法结构选项,从而使用户可以按照自己的性能和布局面积要求优化滤波器,并且,可以容易地修改和重新
  3. 所属分类:其它

    • 发布日期:2020-11-18
    • 文件大小:83kb
    • 提供者:weixin_38624183
  1. EDA/PLD中的关于可编程系统级芯片(SoPC)应用设计的工具要求

  2. 对可编程系统级芯片(SoPC)的开发而言,仅仅依靠可编程器件(PLD)在规模和速度方面的进步,依靠使用方便的嵌入式处理器内核,以及依靠其他的IP内核本身是不够的。通过解决系统级的复杂问题,使PLD技术在产品面市时间方面带来好处,需要一种清晰的系统层次的构造方法。   过去, PLD的用户喜爱MAX+PLUS II的集成化特点(一个完全集成的设计实体,包括设计输入、综合、仿真、布局布线和时序分析),今天,同样还是那些用户,却要求最佳的综合工具、最佳的仿真工具和最佳的时序分析工具。PLD布局布线
  3. 所属分类:其它

    • 发布日期:2020-11-24
    • 文件大小:85kb
    • 提供者:weixin_38664989
  1. 关于可编程系统级芯片(SoPC)应用设计的工具要求

  2. 对可编程系统级芯片(SoPC)的开发而言,仅仅依靠可编程器件(PLD)在规模和速度方面的进步,依靠使用方便的嵌入式处理器内核,以及依靠其他的IP内核本身是不够的。通过解决系统级的复杂问题,使PLD技术在产品面市时间方面带来好处,需要一种清晰的系统层次的构造方法。   过去, PLD的用户喜爱MAX+PLUS II的集成化特点(一个完全集成的设计实体,包括设计输入、综合、仿真、布局布线和时序分析),今天,同样还是那些用户,却要求的综合工具、的仿真工具和的时序分析工具。PLD布局布线工具必须以某
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:84kb
    • 提供者:weixin_38544152