您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于FPGA的动态可重构系统设计与实现

  2. FPGA局部动态可重构技术的特征是将整体按功能或按时序分解为不同的组合,并根据实际需要,分时对芯片进行局部动态重构,以较少的硬件资源实现较大的时序系统整体功能
  3. 所属分类:硬件开发

    • 发布日期:2011-06-24
    • 文件大小:467968
    • 提供者:s_engineer
  1. 基于FPGA的动态可重构边缘检测系统设计

  2. 根据当前硬件实时图像边缘检测易受噪声影响的特点,采用了对图像进行高通滤波预处理,提取边缘特征之后再使用Sobel算子进行边缘检测的方法,并且为了提高芯片资源利用率,利用Xilinx公司FPGA的动态可重构特性,对高通滤波和Sobel算法进行分时复用,通过比较,证明取得了理想的效果。
  3. 所属分类:嵌入式

  1. 软件设计论文软件构件设计论文:基于构件技术的可重构虚拟仪器软件的设计.doc

  2. 摘 要: 为解决传统虚拟仪器技术可重构性比较弱的问题,以传统虚拟仪器技术为基础,结合基于构件技术的软件开发理论,提出了一种基于软件构件化技术的可重构虚拟仪器设计方法.结合工业应用问题,采用VC++及OpenGL技术构建了虚拟信号发生器和频谱分析仪,实现了虚拟仪器系统的在线重构,提高了系统构建的灵活性. 关键词: 虚拟仪器;可重构技术;构件
  3. 所属分类:C

    • 发布日期:2014-01-23
    • 文件大小:628736
    • 提供者:yjx2003
  1. 动态可重构系统的通信结构研究

  2. 本文介绍了可重构体系结构及典型动态可重构结构;详细分析、比较了动态可重构系统4种通信结构的主要性能,指出各自适用领域,并给出一个应用实例;最后探讨了动态可重构技术研究面临的相关问题和发展趋势。
  3. 所属分类:其它

    • 发布日期:2020-07-23
    • 文件大小:104448
    • 提供者:weixin_38529486
  1. 基于Xilinx FPGA的部分动态可重构技术的信号解调系统

  2. 随着现代通信技术的迅速发展,信号的调制方式向多样化发展,解渊技术也随之不断向前发展。为了对高速大带宽的信号进行实时解调,现在很多的解调关键算法都是在高速硬件上用可编程逻辑器件(FPGA)实观,利用FPGA强大的资源和实时处理能力来快速的实现信号的跟踪、锁定和解调但是,基于硬件的实现方案和基于软件的方案相比,往往存在不能迅速适应调制样式改变的问题。为了有效斛决这个问题,笔者通过基下FPGA部分动态町重构技术,提出了相应的解决方案。
  3. 所属分类:其它

    • 发布日期:2020-07-30
    • 文件大小:141312
    • 提供者:weixin_38699784
  1. Cache结构的低功耗可重构技术研究

  2. 在分析Cache性能的基础上介绍了当前低功耗Cache的设计方法,提出了一种可重构Cache模型和动态可重构算法。Cache模型能够在程序运行过程中改变相联度和大小,动态可重构算法能够在运行时针对不同的应用程序对可重构Cache进行配置。
  3. 所属分类:其它

    • 发布日期:2020-07-25
    • 文件大小:89088
    • 提供者:weixin_38692836
  1. 基于动态可重构FPGA的容错技术研究

  2. 文章对基于FPGA的动态可重构技术在容错领域的应用进行了研究。针对重构文件的大小,动态容错时隙的长短、资源利用率、实现的复杂性、模块间通信方式、冗余资源的比例与布局等方面的问题分析了一些方法的优缺点,针对突出的问题,提出了一种基于算法和资源多级分块的容错方法,可以在不影响系统工作的情况下完成基于动态重构的容错。这种方法结构简单,多项参数可以选择,尤其是粒度的可变性。冗余资源比例较低,重构时没有对模块外进行布线的要求,不会因重构造成延迟而降低系统的工作频率。
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:225280
    • 提供者:weixin_38705788
  1. 嵌入式系统/ARM技术中的一种改进的序列密码可重构处理结构设计

  2. 可重构计算(Reconfigurable Computing,RC),FPGA的可重构运算分为动态系统重构和静态系统重构。FPGA(现场可编程门阵列)动态重构技术,是指基于SRAM编程和专门结构的FPGA,在一定条件下,不仅具有在系统重新配置电路功能的特性,同时还具有在系统动态重构电路逻辑的能力。换言之,FPGA动态可重构技术就是对FPGA的全部或者部分逻辑资源实现在系统的动态的功能变换,动态可重构FPGA则是基于动态重构技术的一种可在系统实现动态配置的新型FPGA芯片。相对于静态系统重构,动态
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:208896
    • 提供者:weixin_38528888
  1. 动态可重构技术开始应用于数码相机

  2. 动态可重构(Dynamic Reconfigurable)技术的应用范围不断扩大。除了商用一体机及数码相机等高价位电子产品外,应用范围还扩展到了实际售价为1万日元左右的数码相机产品。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:380928
    • 提供者:weixin_38731199
  1. 基于ARM与FPGA的可重构设计

  2. 可重构技术是指利用可重用的软硬件资源,根据不同的应用需求,灵活地改变自身体系结构的设计方法。常规SRAM工艺的FPGA都可以实现重构,利用硬件复用原理,本文设计的可重构控制器采用ARM核微控制器作为主控制器,以F
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:171008
    • 提供者:weixin_38620893
  1. FPGA动态局部可重构中基于TBUF总线宏设计

  2. 目前,Xilinx公司提倡使用最新的EAPR(Early Access Partial Reconfiguration)方法实现FPGA动态局部可重构技术。该方法中用于可重构模块与其他模块之间通信的总线宏是基于Slice的,但这个方法只适用于Virtex-Ⅱ,Virtex-ⅡPro,Virtex-IV和Virtex-V等器件,对于Virtex,SpartanⅡ,SpartanⅢ等器件,只能使用基于TBUF的总线宏实现动态可重构技术,因此该文对基于TBUF的总线宏研究是有意义的。
  3. 所属分类:其它

    • 发布日期:2020-10-18
    • 文件大小:162816
    • 提供者:weixin_38752459
  1. 基于可重构技术的DSP任务动态加载方法研究

  2. 针对国产异构多核微系统中DSP处理器任务的调度和启动的需求,基于可重构技术,提出了一种DSP任务动态加载方法。利用DSP处理器的HPI接口作为程序注入接口,在FPGA芯片中构建了具有总线隔离机制的配置通路,在SPARC V8处理器中以软件驱动的形式,实现了DSP任务动态加载。测试结果表明,所提出的DSP任务动态加载方法用时135 ms即可完成280 KB大小的程序注入及DSP处理器的任务加载,满足微系统的实时性需求。
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:405504
    • 提供者:weixin_38625448
  1. FPGA及动态可重构技术在软件无线电中的应用

  2. 介绍了将现场可编程门阵列(FPGA)专用硬件处理器集成到软件通信体系结构(SCA)中的机制,实现了动态部分可重构技术在软件无线电(SDR)硬件平台中的应用,有效地缩短系统开发周期,提高了硬件资源的利用率。
  3. 所属分类:其它

    • 发布日期:2020-10-26
    • 文件大小:240640
    • 提供者:weixin_38528463
  1. 基于Web和硬件可重构技术的远程抄表设计

  2. 随着计算机技术的发展,远程抄表技术逐渐得到广泛的应用。通过实行一户一表以及自动远程抄表,可以做到及时、准确地进行数据采集,并且提供了一种对欠费用户进行有效管理的手段。远程抄表系统通常主要由计量仪表、数据集中器、通信网络以及抄表程序四个部分组成。计量仪表完成信息转换、数据存储功能,并支持通过本地通信网络与数据集中器进行数据交换。数据集中器完成数据汇聚功能,并能与抄表程序进行远程数据交换。抄表程序则借助通信网络从数据集中器获取计量数据,并存入数据库中。在绝大多数远程抄表系统中,计量仪表通常没有太多差
  3. 所属分类:其它

    • 发布日期:2020-10-25
    • 文件大小:152576
    • 提供者:weixin_38556668
  1. PAD在接收机动态可重构结构中的应用设计

  2. 可重构结构是一种可以根据具体运算情况重组自身资源,实现硬件结构自身优化、自我生成的计算技术。动态可重构技术可快速实现器件的逻辑重建,它的出现为处理大规模计算问题提供了一种兼具通用处理器灵活性和ASIC电路高速性的解决方案。在笔者所从事的系统设计中,当模拟器件的一些性能改变但又不能及时更新调整后端的数字基带处理时,比如滤波器由于工作时间过长引起的温漂特性所带来的影响,此时就可以用可编程模拟器件替代一部分前端固定模拟器件,进而可以实时的对FPGA模块进行动态可重构操作,最终达到系统性能的最优化。
  3. 所属分类:其它

    • 发布日期:2020-10-24
    • 文件大小:227328
    • 提供者:weixin_38738983
  1. EDA/PLD中的FPGA及动态可重构技术在软件无线电中的应用

  2. 摘  要: 介绍了将现场可编程门阵列(FPGA)专用硬件处理器集成到软件通信体系结构">软件通信体系结构(SCA)中的机制,实现了动态部分可重构技术在软件无线电(SDR)硬件平台中的应用,有效地缩短系统开发周期,提高了硬件资源的利用率。   SDR是使用一个简单的终端设备通过软件重配置来支持不同种类的无线系统和服务(包括2G、3G移动通信系统和WLAN)的新技术。它具有较强的开放性和灵活性,硬件采用标准化、模块化结构,可以随着器件和技术的发展而更新和扩展;软件模块可以进行加载和更改,根据
  3. 所属分类:其它

    • 发布日期:2020-11-06
    • 文件大小:246784
    • 提供者:weixin_38550834
  1. 可重构技术及其在网络控制系统中的应用综述

  2. 可重构技术及其在网络控制系统中的应用综述
  3. 所属分类:其它

    • 发布日期:2021-02-20
    • 文件大小:192512
    • 提供者:weixin_38664159
  1. 可重构技术分析及动态可重构系统设计

  2. 由于数字逻辑系统功能复杂化的需求,单片系统的芯片正朝着超大规模、高密度的方向发展。对于一个大规模的数字系统而言,系统规模是基于各种逻辑功能模块的组合。但是,无论是时序逻辑系统,还是组合逻辑系统,或者组合/时序混合系统,从时间轴上来看,系统中的各个功能模块并不是时刻都在工作,而是根据系统外部的整体要求,轮流或循环地被激活或工作。并且,随着数字逻辑规模的扩大,在相同速度条件下,在一定的时间区间,其功能模块的平均使用率将下降。因此,系统设计应该从传统追求大规模、高密度的方向,转向如何提高资源利用率,用
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:236544
    • 提供者:weixin_38560107
  1. FPGA及动态可重构技术在软件无线电中的应用

  2. 摘  要: 介绍了将现场可编程门阵列(FPGA)专用硬件处理器集成到软件通信体系结构">软件通信体系结构(SCA)中的机制,实现了动态部分可重构技术在软件无线电(SDR)硬件平台中的应用,有效地缩短系统开发周期,提高了硬件资源的利用率。   SDR是使用一个简单的终端设备通过软件重配置来支持不同种类的无线系统和服务(包括2G、3G移动通信系统和WLAN)的新技术。它具有较强的开放性和灵活性,硬件采用标准化、模块化结构,可以随着器件和技术的发展而更新和扩展;软件模块可以进行加载和更改,根据
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:329728
    • 提供者:weixin_38522636
  1. 可重构技术与未来网络体系架构

  2. 随着网络规模的不断扩大及新业务的不断部署,IP网络僵化的体系架构所带来的弊端日益明显。可重构网络技术以其灵活性、可扩展性、对新业务的适应性、绿色节能等优势日渐得到广泛关注。首先详细分析了可重构技术的发展现状,然后讨论了可重构网络技术体系及其对业务发展的适应性,并对可重构网络的绿色节能特性进行了分析。
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:2097152
    • 提供者:weixin_38617196
« 12 3 4 5 6 7 8 9 10 ... 35 »