您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于FPGA的可重配置片上系统.rar

  2. 基于FPGA的可重配置片上系统.rar基于FPGA的可重配置片上系统.rar
  3. 所属分类:硬件开发

    • 发布日期:2009-12-02
    • 文件大小:4mb
    • 提供者:bruce_yu_001
  1. Altera可重配置PLL手册(中文)

  2. Altera可重配置PLL手册(中文),推荐给大家。
  3. 所属分类:嵌入式

    • 发布日期:2012-12-17
    • 文件大小:1mb
    • 提供者:shuisxianshzp
  1. Altera可重配置PLL使用手册

  2. Altera可重配置PLL使用手册,用于进行pll锁相环的参数化动态重新配置
  3. 所属分类:硬件开发

    • 发布日期:2018-03-19
    • 文件大小:2mb
    • 提供者:nimrod2015
  1. 基于SRAM的可重配置电路PLD

  2. 基于SRAM的可重配置PLD(可编程逻辑器件)的出现,为系统设计者动态改变运行电路中PLD的逻辑功能创造了条件。PLD使用SRAM单元来保存字的配置数据决定了PLD内部互连和功能,改变这些数据,也就改变了器件的逻辑功能。
  3. 所属分类:其它

    • 发布日期:2020-08-31
    • 文件大小:136kb
    • 提供者:weixin_38724229
  1. 可重配置光分插复用器(ROADM)的嵌入式控制

  2. 对于城域网络和长途网络来说,如果光传送层具有远程重新配置的能力,则可以极大地降低运营成本。运营商也已经意识到这种潜力,并在最近业务网络的招标中加入了对于可重配置光分插复用器(ROADM)以及多维光开关的要求。
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:160kb
    • 提供者:weixin_38650629
  1. 基于SRAM的可重配置电路PLD

  2. 基于SRAM的可重配置PLD(可编程逻辑器件)的出现,为系统设计者动态改变运行电路中PLD的逻辑功能创造了条件。PLD使用SRAM单元来保存字的配置数据决定了PLD内部互连和功能,改变这些数据,也就改变了器件的逻辑功能。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:134kb
    • 提供者:weixin_38553791
  1. 基于FPGA的多模块动态可重配置系统

  2. 提出了一种基于现场可编程门阵列FPGA的多模块动态可重配置系统平台,并在该平台上实现了一个多模块动态自重配置发射机系统。与传统的动态可重配置系统相比,多模块动态可重配置系统的各动态模块能够单独地进行重配置,重配置控制比较灵活,部分重配置比特流较小,所需的部分重配置比特流数量较少。
  3. 所属分类:其它

    • 发布日期:2020-10-26
    • 文件大小:231kb
    • 提供者:weixin_38646706
  1. 基于FPGA的动态可重配置短波收发机

  2. 使用基于模块化的动态部分重配置技术,构建了基于FPGA的动态可重配置软件无线电系统平台,并在该平台上设计了动态可重配置MIL-STD-188-110B短波收发机系统。与传统的全局静态重配置系统相比,动态可重配置系统扩展性好,配置速度快,用于存储配置比特流所需的空间较少,配置控制方式比较灵活。
  3. 所属分类:其它

    • 发布日期:2020-10-26
    • 文件大小:186kb
    • 提供者:weixin_38665449
  1. 软件无线电平台可重配置接口的实现

  2. 实现了一种用于上位机和FPGA处理板之间通信的可重配置接口,详细介绍了该接口的包格式设计和FPGA逻辑设计。仿真结果表明,该可重配置接口能根据信令,实现准实时在线参数配置,满足多种主流通信体制的不同速率要求。
  3. 所属分类:其它

    • 发布日期:2020-10-25
    • 文件大小:217kb
    • 提供者:weixin_38520258
  1. EDA/PLD中的赛灵思ISE12.2设计套件强化部分可重配置FPGA技术

  2. 赛灵思公司(Xilinx, Inc.)近日宣布推出其第四代部分可重配置设计流程,以及智能时钟门控技术的多项全新强化方案,可针对Virtex-6 FPGA设计中BRAM(block-RAM)降低24%的动态功耗。设计人员即日起即可下载ISE12.2设计套件,利用其简便易用、直观的部分可重配置设计流程,进一步降低功耗和整体系统成本。同时,最新推出的ISE版本还可提供一项低成本仿真方案, 支持嵌入式设计流程。   赛灵思 ISE 设计套件高级市场营销总监 Tom Feist 指出:“由于系统日趋复杂
  3. 所属分类:其它

    • 发布日期:2020-11-06
    • 文件大小:80kb
    • 提供者:weixin_38664989
  1. EDA/PLD中的赛灵思宣布推出ISE12.2强化部分可重配置FPGA技术

  2. 全球可编程平台领导厂商赛灵思公司宣布推出第四代部分可重配置设计流程,以及智能时钟门控技术的多项全新强化方案,可针对Virtex:trade_mark::registered:-6 FPGA设计中BRAM(block-RAM)降低24%的动态功耗。设计人员即日起即可下载ISE12.2设计套件,利用其简便易用、直观的部分可重配置设计流程,进一步降低功耗和整体系统成本。同时,最新推出的ISE版本还可提供一项低成本仿真方案, 支持嵌入式设计流程。   赛灵思 ISE 设计套件高级市场营销总监 Tom
  3. 所属分类:其它

    • 发布日期:2020-11-06
    • 文件大小:77kb
    • 提供者:weixin_38516491
  1. EDA/PLD中的基于SRAM的可重配置电路

  2. 基于SRAM的可重配置PLD(可编程逻辑器件)的出现,为系统设计者动态改变运行电路中PLD的逻辑功能创造了条件。PLD使用SRAM单元来保存字的配置数据决定了PLD内部互连和功能,改变这些数据,也就改变了器件的逻辑功能。由于SRAM的数据是易失的,因此这些数据必须保存在PLD器件以外的EPROM,EEPROM或FLASH ROM等非易失存储器内,以便系统在适当的时候将其下载到PLD中,从而实现在电路可重配置ICR(In-Circuit Reconfigurability,在电路可重配置)。 如何
  3. 所属分类:其它

    • 发布日期:2020-11-23
    • 文件大小:79kb
    • 提供者:weixin_38641764
  1. 光注入VCSEL中的可重配置动态全光混沌逻辑运算

  2. 光注入VCSEL中的可重配置动态全光混沌逻辑运算
  3. 所属分类:其它

    • 发布日期:2021-03-26
    • 文件大小:795kb
    • 提供者:weixin_38715019
  1. 使用双馈电端口具有四极化状态敏捷性的可重配置贴片天线

  2. 使用双馈电端口具有四极化状态敏捷性的可重配置贴片天线
  3. 所属分类:其它

    • 发布日期:2021-03-24
    • 文件大小:802kb
    • 提供者:weixin_38723105
  1. 可重配置混合MPSoC上顺序程序的并行数据流执行

  2. 可重配置混合MPSoC上顺序程序的并行数据流执行
  3. 所属分类:其它

    • 发布日期:2021-03-18
    • 文件大小:935kb
    • 提供者:weixin_38631282
  1. 粗粒度可重配置处理器中基于配置上下文重用和差分重配置的延迟隐藏技术

  2. 粗粒度可重配置处理器中基于配置上下文重用和差分重配置的延迟隐藏技术
  3. 所属分类:其它

    • 发布日期:2021-03-18
    • 文件大小:356kb
    • 提供者:weixin_38689041
  1. WDM前传中的可重配置Multi-IF支持灵活的基带单元聚合

  2. WDM前传中的可重配置Multi-IF支持灵活的基带单元聚合
  3. 所属分类:其它

  1. 频率可重配置的太赫兹无线传输,采用基于单个Fabry-Perot激光器的光学频率梳

  2. 频率可重配置的太赫兹无线传输,采用基于单个Fabry-Perot激光器的光学频率梳
  3. 所属分类:其它

    • 发布日期:2021-03-12
    • 文件大小:811kb
    • 提供者:weixin_38592134
  1. 可重配置的WDM多播,支持基于SOA和TB-WSS的内容分发网络的内容分发

  2. 可重配置的WDM多播,支持基于SOA和TB-WSS的内容分发网络的内容分发
  3. 所属分类:其它

  1. 演示可重配置的WDM组播,支持内容交付光网络的内容复制和保护交换

  2. 演示可重配置的WDM组播,支持内容交付光网络的内容复制和保护交换
  3. 所属分类:其它

« 12 3 4 5 6 7 8 9 10 ... 50 »