您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 代码优化:有效使用内存.part3

  2. 本书系统深入地介绍了各种代码优化编程技术。全书分为4章。第1章集中介绍如何确定程序中消耗CPU时钟最多的热点代码的所谓程序剖析技术以及典型部分工具的实用知识。第2,3章分别全面介绍RAM了系统与高速缓存子系统的代码优化知识。第4章主要介绍了机器代码优化技术。各章在讨论基本原理的同时详细给出了代码实例,并对优化性能进行了定量的分析。该书特别适合于作为应用程序员及系统程序员的学习与开发之用。同时,本书对在硬件方面的专业人员与技术工作者有一定的参考价值。 图书目录: 第1章程序剖分 1.1剖分的目标
  3. 所属分类:其它

    • 发布日期:2011-04-11
    • 文件大小:4mb
    • 提供者:eureky
  1. 代码优化:有效使用内存.part1

  2. 本书系统深入地介绍了各种代码优化编程技术。全书分为4章。第1章集中介绍如何确定程序中消耗CPU时钟最多的热点代码的所谓程序剖析技术以及典型部分工具的实用知识。第2,3章分别全面介绍RAM了系统与高速缓存子系统的代码优化知识。第4章主要介绍了机器代码优化技术。各章在讨论基本原理的同时详细给出了代码实例,并对优化性能进行了定量的分析。该书特别适合于作为应用程序员及系统程序员的学习与开发之用。同时,本书对在硬件方面的专业人员与技术工作者有一定的参考价值。 图书目录: 第1章程序剖分 1.1剖分的目标
  3. 所属分类:其它

    • 发布日期:2011-04-11
    • 文件大小:14mb
    • 提供者:eureky
  1. 代码优化:有效使用内存.part2

  2. 本书系统深入地介绍了各种代码优化编程技术。全书分为4章。第1章集中介绍如何确定程序中消耗CPU时钟最多的热点代码的所谓程序剖析技术以及典型部分工具的实用知识。第2,3章分别全面介绍RAM了系统与高速缓存子系统的代码优化知识。第4章主要介绍了机器代码优化技术。各章在讨论基本原理的同时详细给出了代码实例,并对优化性能进行了定量的分析。该书特别适合于作为应用程序员及系统程序员的学习与开发之用。同时,本书对在硬件方面的专业人员与技术工作者有一定的参考价值。 图书目录: 第1章程序剖分 1.1剖分的目标
  3. 所属分类:其它

    • 发布日期:2011-04-11
    • 文件大小:14mb
    • 提供者:eureky
  1. 视频信号编解码为网络数据包信号传输专用芯片

  2. TF-680是一个包含HD高清流的视频编解码器和7.1频道音频的高清流系统单芯片(SOC),它可以实现无线HDMI传输解决方案,PC2TV解决方案,HDMI以太网延长解决方案,智能手机Smartphone to TV解决方案等多种信号传输解决方案。TF- 680支持通过SDIO,USB或者以太网接口各种不同的连接方式实现网络连通性。TF-680将视频和音频数据压缩后通过Ethernet或WIFI进行传送,再经由Ethernet和WIFI把解压的视频和音频数据显示在高清设备显示器上。图像引擎视频
  3. 所属分类:网络设备

    • 发布日期:2011-12-22
    • 文件大小:2mb
    • 提供者:doulovemtoo
  1. VESA标准 显示器各分辨率时序

  2. VESA标准 显示器各种分辨率的时序 VESA标准的文档
  3. 所属分类:硬件开发

    • 发布日期:2012-03-04
    • 文件大小:503kb
    • 提供者:sunwh_cool
  1. 代码优化:有效使用内存英文版(chm版)

  2. 现在网上流行较多的是中文版,pdf的,不过很不清晰, 所以好不容易找了个英文版的,原汁原味. 本书系统深入地介绍了各种代码优化编程技术。全书分为4章。第1章集中介绍如何确定程序中消耗CPU时钟最多的热点代码,即有关所谓程序剖分技术,以及典型剖分工具的实用知识。第2、3章分别全面介绍RAM子系统与高速缓存子系统的代码优化知识。第4章主要介绍机器代码优化技术。各章在讨论基本原理的同时,详细给出了典型的代码实例,并对优化性能进行了定量的分析。   该书特别适合于作为应用程序员及系统程序员的学习与开发
  3. 所属分类:硬件开发

    • 发布日期:2008-09-21
    • 文件大小:10mb
    • 提供者:likefermat
  1. VGA时序标准

  2. 各种分辨率的VGA时序标准大全。This document includes all current VESA Monitor Timing Standards & Guidelines.
  3. 所属分类:硬件开发

    • 发布日期:2013-11-13
    • 文件大小:1mb
    • 提供者:u012153380
  1. VGA接口时序标准

  2. 详细介绍了VGA视频(各种分辨率和帧频)的行场同步时序信息。
  3. 所属分类:硬件开发

    • 发布日期:2013-11-29
    • 文件大小:1mb
    • 提供者:terrac
  1. V​E​S​A​ ​DMT v1.0 r12d3

  2. VESA DMT 标准,各种显示起显示分辨率时序参数规定,版本是r12,鄙视收费的
  3. 所属分类:其它

    • 发布日期:2014-05-18
    • 文件大小:761kb
    • 提供者:u010710809
  1. VESA视频格式规范

  2. VESA视频格式规范,主要讲述视频格式各种分辨率下的信号时序,分辨率等信息,指导视频开发软件工程师、硬件工程师设计
  3. 所属分类:硬件开发

    • 发布日期:2018-03-19
    • 文件大小:1mb
    • 提供者:wangjiao2000
  1. DVI接口时序标准

  2. VESA出的各种分辨率下的时序标准,从640*480到2560*1600分辨率
  3. 所属分类:图像处理

    • 发布日期:2019-04-24
    • 文件大小:388kb
    • 提供者:shaolong912
  1. AS5040中文版.pdf

  2. AS5040全部研发资料,提供PWM输出以及SPI和ABZ接口,为微控制器提供绝对角度测量。在进行机械设计时无须考虑芯片初始零位和它 所使用磁铁磁极的精确配对,取而代之的方案是:零位可以通过软件编程使用简单的SPI命令(无需特殊的编程设备)即可编程进AS5040内部的存储器。As504010位可编程磁旋转编码器 austriamicrosystems cSn接逻辑高电平时,可将数据输出引脚(DO)置 引脚8(Pg月于在OTP内编程设置不同的增量 为三态,并终止串行数据传输。脚也用于对准模式 接口
  3. 所属分类:硬件开发

    • 发布日期:2019-07-16
    • 文件大小:871kb
    • 提供者:cao_zuo_xi_tong
  1. DM00121475_zh.pdf

  2. stm32f334XX HRTIM 官方使用指南中文文档 高分辨率定时器可以产生多达10路高分辨率信号。它主要用数字电源、照明,电源耗材,太阳能逆变器和无线充电等应用场合,当然,也可以作为通用目的。 HRTIM模块化的架构允许产生独立或者叠加波形。通过带的时序控制单元和各种外部事件的配合,可以产生各种信号PWM,相移等。 HRTIM定时器还具有定时测量功能和链接到内置ADC和DAC转换器。 并且它还具有轻载管理模式和能够处理各种故障的方案以实现安全关闭。
  3. 所属分类:硬件开发

    • 发布日期:2020-03-19
    • 文件大小:821kb
    • 提供者:qq_30827899
  1. 新建文件夹PDF教程.rar

  2. 【工程源码】基于FPGA的各种分辨率的VGA时序,本文和设计代码由FPGA爱好者小梅哥编写,未经作者许可,本文仅允许网络论坛复制转载,且转载时请标明原作者。以下为手册中包含的各种分辨率,时序参数写的非常清楚,以800*60060Hz为例
  3. 所属分类:硬件开发

    • 发布日期:2020-02-21
    • 文件大小:611kb
    • 提供者:zgmxs
  1. DS_M0518_Series_SC_Rev1.00.pdf

  2. DS_M0518_Series_SC_Rev1.00NuMicroTMM0518规格书 nuvOTon 概述 特性 定时器控制器 概述 特性 发生器和捕捉时钟 概述 特性 基本 发生器和捕获定时器 概述 特性 看门定时狗 概述 特性 窗口看门狗定时器 概述 特性 接口控制器 概述 特性 总线控制器 概述 特征 串行外围设备接口 概述 特性 模拟数字转换 概述 特性 應用電路 电器特性 绝对最大额定值 NuMicroTMM0518规格书 nuvOTon 电气特性 电气特性 外部 高速晶振 外部
  3. 所属分类:其它

  1. Proposed VESA Display Monitor Timing Standard.pdf

  2. 文档是vesa 标准文档,供自己查阅用,1280*800,1280*1024,1920*1080各种分辨率格式的时序。
  3. 所属分类:其它

    • 发布日期:2020-07-27
    • 文件大小:753kb
    • 提供者:qq_30320423
  1. Digital View显示器接口控制器支持多种监视器功能

  2. Digital View推出的ALR-1400接口控制器适合高度集成的PC、DVI和LCD的视频接口控制器。该器件是一种即插即用器件,易于实现,产量高,支持各种基本的监视器功能。    它支持多屏显示,预装了各种显示器时序,支持所有主要厂商的产品。该器件的平均故障间隔时间(MTBF)超过了200,000小时,支持目前所有视频标准。        ALR-1400大小为107x92 mm(4.2” x 3.6”)。支持4:3 SXGA和16:9 WXGA分辨率,它采用Digital View的UL
  3. 所属分类:其它

    • 发布日期:2020-11-27
    • 文件大小:62kb
    • 提供者:weixin_38566318
  1. EDA/PLD中的用FPGA实现高速大图像采集系统

  2. 用FPGA实现高速大图像采集系统 刘斌兵 刘云海 汪燮彬 随着各种高速长时间物理实验要求的不断提高,系统对高速的数据采集模块的需求也越来越高,在许多特殊应用的场合中,系统也需要对大量突发的数据进行采集处理,用FPGA实现的高刷新率高分辨率图像采集系统,用于船载雷达图像记录。该系统由AD、FPGA、SDRAM组成,AD芯片把雷达提供的以VGA接口方式给出的图像信号转换成数字信号,FPGA控制时序通过整
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:97kb
    • 提供者:weixin_38503233
  1. FPGA机载合成孔径雷达信号处理机接口板卡设计

  2. 机载合成孔径雷达(Synthetic Aperture Radar,简称SAR)是以"合成孔径"原理和脉冲压缩技术为理论基础,以高速数字处理和精确运动补偿为前提条件的高分辨率成像雷达。对于机载合成孔径雷达成像处理来讲,仅有目标的原始回波数据是不够的,还必须获得雷达和载机的参数。另外,为了满足信号处理机实时处理的要求,要求输入到处理机的各种数据符合处理机成像处理的数据格式。这样,处理机在获得数据帧后就可以直接进行成像处理而不必再有格式转换的开销。但是,目标的原始回波数据与雷达和载机的参数数据来自两
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:95kb
    • 提供者:weixin_38737635
  1. EDA/PLD中的ALTERA FPGA在微处理器系统中的在应用配置

  2. 可编程逻辑器件(PLD)广泛应用在各种电路设计中。基于查找表技术、SRAM工艺的大规模PLD/FPGA,密度高且触发器多,适用于复杂的时序逻辑,如数字信号处理和各种算法的设计。这类器件使用SRAM单元存储配置数据。配置数据决定了PLD内部互连和功能,改变配置数据,也就改变了器件的逻辑功能。SRAM编程时间短,为系统动态改变PLD的逻辑功能创造了条件。但由于SRAM的数据是易失的,配置数据必须保存在PLD器件以外的非易失存储器内,才能实现在线可重配置(ICR)。 1 在应用配置(动态配置)
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:91kb
    • 提供者:weixin_38704922
« 12 »