您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 光同步数字通信传输原理.pdf

  2. 本材料主要讲述SDH原理,包括帧结构、网络管理、网络同步、网络结构等。
  3. 所属分类:网络基础

    • 发布日期:2009-12-21
    • 文件大小:2mb
    • 提供者:caildpeter
  1. 同步数字传输SDH讲座

  2. SDHSynchronous Digital Hierarchy,同步数字系列)光端机容量较大,一般是16E1到4032E1。 SDH是一种将复接、线路传输及交换功能融为一体、并由统一网管系统操作的综合信息传送网络,是美国贝尔通信技术研究所提出来的同步光网络(SONET)。国际电话电报咨询委员会(CCITT)(现ITU-T)于1988年接受了SONET 概念并重新命名为SDH,使其成为不仅适用于光纤也适用于微波和卫星传输的通用技术体制。 它可实现网络有效管理、实时业务监控、动态网络维护、不同厂
  3. 所属分类:网络基础

    • 发布日期:2010-05-03
    • 文件大小:283kb
    • 提供者:sheriff76
  1. YDT 1958-2009 准同步数字体系(PDH)虚级联和通用成帧规程(GFP)帧映射技术要求

  2. 本标准规定了准同步数字体系(POH) 信号虚级联接口的规范和通用成帧规程(GFP)帧映射进POH的方法。 本标准适用于将以太网或其他数据业务信号通过具有POH接口的传送网络进行传输的系统。
  3. 所属分类:网络基础

    • 发布日期:2010-08-11
    • 文件大小:468kb
    • 提供者:liangzi107
  1. Unitrans_ZXSM-600(V2)紧凑型同步数字传输设备维护手册

  2. Unitrans_ZXSM-600(V2)紧凑型同步数字传输设备维护手册
  3. 所属分类:其它

    • 发布日期:2012-03-01
    • 文件大小:6mb
    • 提供者:xiaoxinet
  1. 华为传输题库

  2. 华为传输题库,包含各个类型,示例: 1. SDH 的含义是 同步数字传输体制。 2. STM-N 的复用方式是 字节间插 。 3. 2M PDH信号映射入PQ1时,采用的映射方式是 异步映射 。
  3. 所属分类:电信

    • 发布日期:2012-07-02
    • 文件大小:551kb
    • 提供者:thrgold
  1. SDH(同步数字传输体制)技术课件

  2. SDH(同步数字传输体制)是一种新的数字传输体制,至今,SDH系统已成为我国电信网的主要传输体制.SDH结束介绍刻件。
  3. 所属分类:专业指导

    • 发布日期:2009-03-19
    • 文件大小:623kb
    • 提供者:xiaoguai8888
  1. 同步数字传输

  2. -----------------吉林大学-王春悦----同步数字传输------------------
  3. 所属分类:专业指导

    • 发布日期:2018-04-23
    • 文件大小:38mb
    • 提供者:qq_34404196
  1. 同步数字体系传输系统网络管理监控实现

  2. 针对同步数字体系传输系统中的切点网元控制板发生故障后,系统无法监控子环各节点状态的问题,以某集团公司的同步数字体系传输系统切点网元控制板故障为例,分析了该故障产生的原因,提出了相应的解决方案,即把子环任一网元控制板的Qx接口接入网络管理终端,从而实现对除故障节点外的整个子环网的监控。实际应用表明,该解决方案能够实现对同步数字体系传输系统承载的调度通信、视频会议等业务的实时监控。
  3. 所属分类:其它

    • 发布日期:2020-07-17
    • 文件大小:221kb
    • 提供者:weixin_38696458
  1. 基于FPGA的PCM30/32路系统信号同步数字复接设计

  2. 在现代数字通信系统中,为了扩大信道的传输容量提高信号传输效率,常采用数字复接的技术。在分析了PCM30/32路系统基群信号帧结构的基础上,以EDA综合仿真设计软件QuartusⅡ8.0为开发平台,利用Verilog HDL硬件描述语言进行系统建模,设计了一种基于FPGA的同步数字信号复接系统。经过对系统的功能仿真测试及综合布局布线分析,验证了输入/输出的逻辑关系,实现了系统中在发送端进行数字
  3. 所属分类:其它

    • 发布日期:2020-08-07
    • 文件大小:333kb
    • 提供者:weixin_38620741
  1. 基于FPGA的PCM30/32路系统信号同步数字复接设计

  2. 摘要:在现代数字通信系统中,为了扩大信道的传输容量提高信号传输效率,常采用数字复接的技术。在分析了PCM30/32路系统基群信号帧结构的基础上,以EDA综合仿真设计软件QuartusⅡ8.0为开发平台,利用VerilogHDL硬
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:276kb
    • 提供者:weixin_38507121
  1. 基于FPGA的PCM3032路系统信号同步数字复接设计

  2. 本文主要依据PCM30/32基群信号的特点,结合FPGA建模仿真,利用QuartusⅡ8.0仿真综合软件,实现4路低速信号的同步时分复用,提高信号传输效率;并在分解端将其分解还原为4路原始信号。功能仿真结果正确,在允许的信号延时下实现了系统主要功能。系统基于FPGA的设计,便于功能修改和扩展,只需实时修改内部参数即可。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:277kb
    • 提供者:weixin_38645133
  1. 数据转换/信号处理中的通过长距离I2C总线实现模拟信号的数字传输

  2. 内部集成电路总线(I2C)是一种同步串行数据通信总线,其中由主器件发起通信,从器件通过寻址机制加以控制。I2C总线上的节点很容易连接,因为只需连接两条开漏形式的信号线(SDA用于数据,SCL用于时钟)。这些线上的电容是限制传输速率和节点间距离的主要因素[1]。要想扩展速率和距离,有必要使用能够识别数据方向的缓冲器。本文所述的设计案例充分展示了PCA9605缓冲器的优势。     PCA9605是一种单片CMOS集成电路,可在包括I2C总线的应用中实现总线缓冲功能。该缓冲器可以通过缓冲驱动SCL
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:182kb
    • 提供者:weixin_38626242
  1. 基于FPGA的PCM30/32路系统信号同步数字复接设计[图]

  2. 本文主要依据PCM30/32基群信号的特点,结合FPGA建模仿真,利用QuartusⅡ8.0仿真综合软件,实现4路低速信号的同步时分复用,提高信号传输效率;并在分解端将其分解还原为4路原始信号。功能仿真结果正确,在允许的信号延时下实现了系统主要功能。系统基于FPGA的设计,便于功能修改和扩展,只需实时修改内部参数即可。
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:268kb
    • 提供者:weixin_38732277
  1. SDH微波传输中的同步时钟

  2. SDH微波传输电路是同步数字传输电路,电路中每个SDH传输设备都成为网元,电路中所有站点的网元时钟频率和相位都必须控制在预先确定的容差范围内,以保证电路中各个中继、交换节点的全部数据信息实现正确有效的中继和交换。
  3. 所属分类:其它

    • 发布日期:2020-10-24
    • 文件大小:200kb
    • 提供者:weixin_38645434
  1. SDH微波传输中的同步时钟设计

  2. SDH微波传输电路是同步数字传输电路,电路中每个SDH传输设备都成为网元,电路中所有站点的网元时钟频率和相位都必须控制在预先确定的容差范围内,以保证电路中各个中继、交换节点的全部数据信息实现正确有效的中继和交换。
  3. 所属分类:其它

    • 发布日期:2020-10-24
    • 文件大小:170kb
    • 提供者:weixin_38606811
  1. SDH微波传输中的同步时钟

  2. 摘 要:介绍了广电SDH数字微波电路中时钟同步系统的设计方法。结合广州广电SDH数字微波电路的时钟同步系统方案提出了在实际设计中应该注意的问题,列举了同步时钟系统中常见的时钟配置电路;同时简要介绍了SDH微波传输电路同步时钟的类型、结构、原理等。   SDH微波传输电路是同步数字传输电路,电路中每个SDH传输设备都成为网元,电路中所有站点的网元时钟频率和相位都必须控制在预先确定的容差范围内,以保证电路中各个中继、交换节点的全部数据信息实现正确有效的中继和交换。   如果SDH微波电路时钟的性
  3. 所属分类:其它

    • 发布日期:2020-11-03
    • 文件大小:168kb
    • 提供者:weixin_38737144
  1. EDA/PLD中的基于FPGA 的卫星便携站的同步数字复接器的设计

  2. 在便携式数字卫星通信系统中,为了扩大传输容量和提高传输效率,满足同时传输几种业务的需求,通常采用时分复用的方法,将若干个低速数字码流按一定格式合并成一个高速数据码流,以便在一条信道中传输,使各个业务信号互相不产生干扰,实现此功能的设备就是数字复接系统。   便携式卫星通信,要求实现平台集成度高、速度快、功耗小、体积小和成本低。现场可编程门阵列(FPGA) 在结构上由逻辑功能块排列为阵列,并由可编程的内部连线连接这些功能块,来实现一定的逻辑功能。特别适合上述要求的产品开发与小批量生产。   F
  3. 所属分类:其它

    • 发布日期:2020-11-03
    • 文件大小:222kb
    • 提供者:weixin_38571759
  1. 通过异步检测在同步数字层次网络上隐匿传输时间相位编码/偏振调制-Sode-移键控光码分多址信号

  2. 通过异步检测在同步数字层次网络上隐匿传输时间相位编码/偏振调制-Sode-移键控光码分多址信号
  3. 所属分类:其它

  1. 同步数字体制(SDH)数字交*连接(SDXC)矩阵的设计原理

  2. 摘要:介绍了一种基于现场可编程逻辑阵列(FPGA)的同步数字体制(SDH)数字交*连接(SDXC)矩阵的设计原理,该矩阵可以实现2条STM-1输入信号中126个TU-12支路之间任意的无阻塞交*连接。该交*连接矩阵使SDH传输网络具有灵活的组网方式及有效的自动化管理和维护功能。  SDH数字交*连接(SDXC)设备是SDH光纤传输网的重要网元,是一种兼有复用、配线、保护/恢复、监控和网管的多功能传输设备。SDXC设备的核心器件是交*连接矩阵,用以实现N条输入信号中一定等级的各个支路之间任意的交*
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:138kb
    • 提供者:weixin_38665093
  1. 基于FPGA 的卫星便携站的同步数字复接器的设计

  2. 在便携式数字卫星通信系统中,为了扩大传输容量和提高传输效率,满足同时传输几种业务的需求,通常采用时分复用的方法,将若干个低速数字码流按一定格式合并成一个高速数据码流,以便在一条信道中传输,使各个业务信号互相不产生干扰,实现此功能的设备就是数字复接系统。   便携式卫星通信,要求实现平台集成度高、速度快、功耗小、体积小和成本低。现场可编程门阵列(FPGA) 在结构上由逻辑功能块排列为阵列,并由可编程的内部连线连接这些功能块,来实现一定的逻辑功能。特别适合上述要求的产品开发与小批量生产。   F
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:279kb
    • 提供者:weixin_38656741
« 12 3 4 5 6 7 8 9 10 ... 31 »