您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. VHDL 程序举例打包,应该有你想要的

  2. VHDL 程序举例 文件夹中包括下面程序 -------------------------------------------------------------------------------- NOTE:该程序参考FPGA中文网站 重要说明:不同软件对VHDL语法的支持范围是不一样的,以下程序中的某些语句可能不能运行在所有的软件平台之上,因此程序可能要作一些修改,同时务必注意阅读程序中的注释。以下部分程序为txt格式,请自行另存为vdh后缀的文件。有些EDA软件要求ENTITY的名称
  3. 所属分类:网络攻防

    • 发布日期:2009-07-23
    • 文件大小:42kb
    • 提供者:engddy
  1. 四人表决器器电路设计

  2. 此为Quartus软件环境下设计四人表决电路的电路逻辑图和仿真波形图
  3. 所属分类:嵌入式

    • 发布日期:2009-12-15
    • 文件大小:251kb
    • 提供者:chenjiechenl
  1. VHDL 程序举例,设计很多基础试验

  2. 最高优先级编码器、8位相等比较器 、优先编码器、8位大小比较器 、8位总线收发器:74245 (注2)、地址译码(for m68008) 、三人表决器(三种不同的描述方式) LED七段译码 (注1) 、多路选择器(使用if-else语句)、双2-4译码器:74139 、多路选择器(使用when-else语句)、汉明纠错吗编码器 、多路选择器(使用select语句)、汉明纠错吗译码器 、加法器描述 、四D74175 用状态机实现的计数器 、简单的锁存器、各种功能的计数器 、简单的12位寄存器 模
  3. 所属分类:专业指导

    • 发布日期:2010-05-15
    • 文件大小:67kb
    • 提供者:e21702924h
  1. EDA技术与VHDL实验指导书(张芬)

  2. 第一部分 ZY11EDA13BE实验系统简介 1 一、ZY11EDA13BE实验系统特点 1 二、ZY11EDA13BE实验系统主板组成 3 三、ZY11EDA13BE实验系统各功能模块介绍 4 四、实验箱配置说明 17 五、选配的适配板与扩展板功能介绍及使用说明 17 六、主板系统I/O分布 19 七、 实验注意事项 25 第二部分 实验部分 26 实验一 MaxplusII软件入门并设计1位半加器 26 实验二 七人表决器 27 实验三 序列信号发生器 28 实验四 基本组合逻辑电路的VH
  3. 所属分类:专业指导

    • 发布日期:2011-04-16
    • 文件大小:1mb
    • 提供者:vb7079
  1. 数字逻辑课程设计(数字钟 三人表决器 “101”序列检测器)

  2. 本人设计一个数字时钟,主要用来实现00~59的秒、分六十进制计数器, 00~23的小时二十四进制计数器,整点报时,置数,清零以及数码管显示等功能。 本人设计一个运算单元,主要用来实现三人多数表决,当三个人中通过的人数比不通过的人数多时,则通过,反之,你不通过。 本人设计一个状态机,主要用来检测所输入的序列中是否有“101”序列,设置不同的状态,输入不同的信号,从而得出次态和输出。
  3. 所属分类:嵌入式

    • 发布日期:2011-07-31
    • 文件大小:212kb
    • 提供者:petters
  1. VHDL语言实现四人表决器

  2. 数字电路与逻辑设计实验,用Quartus 2软件VHDL语言实现的四人表决器
  3. 所属分类:软件测试

    • 发布日期:2012-04-07
    • 文件大小:113kb
    • 提供者:youyatianqing
  1. 十人表决器

  2. 本课程设计主要利用PLC来完成一个十人投票机,能够对十人投票表决结果进行判断,并通过不同的LED数码管进行显示。该设计的硬件电路主要由三个部分组成:PLC模块、输入按钮开关及输出发光二级管。信号处理和转换由PLC模块来完成,其负责把按钮开关传送来的信号经一定的处理,并发出相应的输出信号。按钮开关进行输入,包括十个投票端、一个总开关和一个复位按钮。四个发光二极管包括一个电源显示和三个结果显示,不同结果对应亮不同发光二级管。
  3. 所属分类:专业指导

    • 发布日期:2012-08-02
    • 文件大小:461kb
    • 提供者:zdq920293058
  1. 使用74138实现四人表决器

  2. 分别用74138和74151实现四人表决器
  3. 所属分类:其它

    • 发布日期:2013-04-26
    • 文件大小:309kb
    • 提供者:u010462008
  1. cpld硬件开发

  2. cpld FPGA四人表决器 模10计数器 选择计时器
  3. 所属分类:硬件开发

    • 发布日期:2013-05-08
    • 文件大小:1mb
    • 提供者:xingkonglz
  1. vhdl 四人表决器 四人表决器 时序四人表决器

  2. 你下了之后绝对不后悔,本人写了很久,完全时序控制的vhdl表决器,有复位端。 按键rst复位,开始表决,再按rst,停止表决。 使表决可控制,而且可排除多次按键引起的错误!
  3. 所属分类:专业指导

    • 发布日期:2008-10-29
    • 文件大小:1kb
    • 提供者:adusemail
  1. vhdl基本语法,及其实例

  2. 里面包含vhdl一些基本语法,并且有数十种简单的例程,比如组合逻辑、时序裸机、状态机(波形发生器、三人表决器、多路选择器、双向总线、三态总线、四D触发器等等)。希望对初学vhdl的人有点用处
  3. 所属分类:嵌入式

    • 发布日期:2015-01-25
    • 文件大小:52kb
    • 提供者:cfxzy
  1. 四人表决器电路图

  2. 四人表决器。他觉得对就谁。我是来混个积分的,但是文件是有用的,不知道怎么表达
  3. 所属分类:Java

    • 发布日期:2015-12-29
    • 文件大小:191kb
    • 提供者:baidu_33558378
  1. 具体程序 VHDL程序实例

  2. 程序中主要包括: 最高优先级编码器 8位相等比较器 三人表决器 加法器描述 8位总线收发器 地址译码 多路选择器 LED七段译码 多路选择器 双2-4译码器 多路选择器 汉明纠错码编码器 双向总线 汉明纠错吗译码器 三态总线 时序逻辑: 四D触发器 用状态机实现的计数器 简单的锁存器 各种功能的计数器 简单的12位寄存器 通用寄存器 带load、clr等功能的寄存器 带三态输出的8位D寄存器 移位寄存器 存储器举例 状态机举例 一个简单的状态机 莫尔型状态机1 使用列举类型的状态机 莫尔型状态
  3. 所属分类:网络攻防

    • 发布日期:2009-02-25
    • 文件大小:20kb
    • 提供者:rxiaolu
  1. EDA基础实验总结报告

  2. 山东大学信息学院EDA基础实验总结报告,内容包含实验1 4选1数据选择器的设计;实验2 四位比较器;实验3 并行加法器设计;实验4 七人表决器;实验5 计数器设计;实验6 巴克码发生器;实验8 交通灯信号控制器设计;
  3. 所属分类:其它

    • 发布日期:2018-10-21
    • 文件大小:663kb
    • 提供者:qq_40499185
  1. 四人多数表决器电路 源码+test+仿真截图(ise)

  2. 设计一个四人多数表决器电路:当有3人或3人以上同意,表决结果F=1,否则F=0。
  3. 所属分类:其它

    • 发布日期:2018-12-23
    • 文件大小:224kb
    • 提供者:weixin_43809352
  1. 四人表决器器电路设计

  2. 此为Quartus软件环境下设计四人表决电路的电路逻辑图和仿真波形图
  3. 所属分类:嵌入式

    • 发布日期:2020-05-10
    • 文件大小:281kb
    • 提供者:qq_40666149
  1. 05《HELLO FPGA》-项目实战篇v2.1.pdf

  2. 为什么要学项目实战篇:前面的篇章多为理论知识,而这一篇是结合开发板实物,从理论上升到实践,将前面的基础知识运用到实际的工程项目当中。   项目实战篇包含哪些内容:我们例举三人表决器、数字时钟、多终端点歌系统、数字示波器这四个实际的工程项目,手把手带领大家从分析工程、分解工程、到最终实现工程。通过逐个解决工程中的实际问题,来学习原汁原味的FPGA设计。本篇一改传统教程里逐个讲解外设的方法,巧妙的将所有外设功能放在实际项目当中讲解,使读者真正意义上做到了现学现用,活学活用
  3. 所属分类:电信

    • 发布日期:2020-06-07
    • 文件大小:6mb
    • 提供者:haiyungeggg
  1. 电子电力技术基础.rar

  2. 该资源主要是 一些自己画的 mutisim仿真实验 包含JK触发器,十二进制加法器,四路彩灯设计,三人裁判表决器等 一些简单的 mutisim仿真实验设计。
  3. 所属分类:软件测试

    • 发布日期:2020-06-19
    • 文件大小:3mb
    • 提供者:Satan_in
  1. 可编程逻辑器件FPGA实验代码

  2. 文件包含可编程逻辑器件的实验程序完整可运行代码,包括:流水灯、七人表决器、38译码器、数字钟、四选一等
  3. 所属分类:硬件开发