您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于HPS和FPGA的图像压缩感知编解码系统

  2. 针对图像编码与重构系统的实际需求,设计了一种基于HPS和FPGA的图像处理系统。该系统实现了图像的实时采集、压缩、传输和重构。系统采用DE1-SoC开发板,在FPGA中设计了D5M摄像头、SDRAM、VGA的IP核,在QSYS中利用AXI和Avalon总线连接IP核,利用Linux C编程在HPS中实现了图像的压缩感知(CS)编码和传输,在MATLAB上位机中接收压缩数据并实现图像的重构,减少了FPGA资源使用和设计复杂度。结果表明,该系统能够实现任意自然图像的处理,图像压缩比约为8%,PSNR
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:391kb
    • 提供者:weixin_38640117
  1. EDA/PLD中的图像采集压缩SOC系统在FPGA中的实现

  2. 图像采集和处理已经成为了现代工业控制中必不可少的环节。传统的方法一般采用的是图像采集卡加工控机来实现整个系统。但随着嵌入式技术的发展,芯片的性能大大增强,嵌入式系统在工业控制系统中普及。作为前端的图像采集系统此时就不适宜再以图像采集卡的形式出现,而应当以更加简捷,方便的接口与主系统相连。   本设计使用Alera的FPGA实现了整个图像采集系统。整个系统完成了图像的采集、压缩和传输。系统采用流行的工业总线CAN做为其传输总线,不仅接口简易,成本低,而且可靠性较高。 系统描述   本设计中图
  3. 所属分类:其它

    • 发布日期:2020-12-04
    • 文件大小:260kb
    • 提供者:weixin_38523251
  1. 图像采集压缩SOC系统在FPGA中的实现

  2. 图像采集和处理已经成为了现代工业控制中必不可少的环节。传统的方法一般采用的是图像采集卡加工控机来实现整个系统。但随着嵌入式技术的发展,芯片的性能大大增强,嵌入式系统在工业控制系统中普及。作为前端的图像采集系统此时就不适宜再以图像采集卡的形式出现,而应当以更加简捷,方便的接口与主系统相连。   本设计使用Alera的FPGA实现了整个图像采集系统。整个系统完成了图像的采集、压缩和传输。系统采用流行的工业总线CAN做为其传输总线,不仅接口简易,成本低,而且可靠性较高。 系统描述   本设计中图
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:162kb
    • 提供者:weixin_38589168