您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. EDA 技术实用教程

  2. 目 录 第1 章 概述.......................................................................................................................... 1 1.1 EDA 技术及其发展................................................................................................ 1
  3. 所属分类:硬件开发

    • 发布日期:2009-08-24
    • 文件大小:6mb
    • 提供者:sfhgky
  1. DSP接口电路设计与编程

  2. 内容简介 本书以ADSP2106x、ADSP2116x系列高性能浮点DSP为主,介绍了以数字信号处理器(DSP)为核心的实时数字信号处理的系统设计,详细论述了DSP与多种外围接口电路的设计方法,包括各种存储器、模数和数模转换电路、异步串行接口、地址/数据复用总线、扩展I/O、CPCI总线,以及相关的软件编程和调试方法,还介绍了高速数字电路、数模混合电路的印制板设计方法。 本书面向通信、雷达和电子工程类领域的科研和工程设计人员以及相关专业的研究生和高年级本科生。 目录 第1章 DSP的结构和功能
  3. 所属分类:硬件开发

    • 发布日期:2009-09-26
    • 文件大小:10mb
    • 提供者:menglimin
  1. 高速电路电源分配网络设计与电源完整性分析

  2. 电源分配网络构成了高速数字系统最庞大最复杂的互连,约占全部互连空间 的 30%~40%。系统中所有的器件都直接或间接地连接到电源分配网络上,器件数目成千上万。因此电源分配网络设计与电源完整性分析是数字系统中技术最复杂、不成熟、意见最不统一的地方。尤其是关于去耦网络的设计与分析,一直以来都是争论不休的焦点。电源分配网络是高速数字设计的核心,它直接影响着电源完整性、信号完整性和电磁完整性等系统的性能。本论文重点研究高速数字系统的电源分配网络设计与电源完整性分析这一主题;并探讨了与之紧密联系的电源噪
  3. 所属分类:硬件开发

    • 发布日期:2013-02-18
    • 文件大小:4mb
    • 提供者:pengwangguo
  1. VHDL:设计表示和综合

  2. 内容提要: 第一章 设计抽象与表示方法 设计挑战,设计表示与硬件描述语言,设计层次与特征,设计流程,系统芯片设计概念,电子设计自动化工具。 第二章 数字逻辑器件基础 常用通用逻辑器件,可编程阵列逻辑,通用阵列逻辑,CPLD,FPGA。 第三章 硬件的VHDL模型 设计实体,设计描述类型,综合与仿真建模,数据对象及其类型,多值逻辑与裁决。 第四章 组合和同步逻辑设计 组合逻辑电路设计,同步逻辑电路设计,LFSR计数器设计,基于FPGA的高速FIFO缓冲器设计。 第五章 控制逻辑有限状态机设计 M
  3. 所属分类:硬件开发

    • 发布日期:2013-09-10
    • 文件大小:19mb
    • 提供者:jingqiang13145
  1. 基于FPGA的HDB3码的编码器

  2. 摘 要 HDB3码是基带传输码型之一,因为它具有无直流分量、低频分量少、连0数不超过3个这些特点,所以有利于信号的恢复和检验,所以HDB3码被广泛应用到井下电缆遥传系统以及高速长距离书记通信中等。FPGA具有成本低、可靠性高、开发周期短、可重复编程等特点。利用EDA技术,可对其实现硬件设计软件化,加速了数字系统设计的效率,降低了设计成本。本文先对HDB3码,FPGA器件和EDA技术的发展背景进行简述。接着阐述EDA技术中常用的VHDL语言的发展与优点,并以VHDL为核心,简要说明硬件电路的设计
  3. 所属分类:软件测试

    • 发布日期:2015-06-11
    • 文件大小:1mb
    • 提供者:qq_27991263
  1. 自动寻迹电动小车测控系统设计

  2. 1.题目背景及意义 1.1题目研究背景、目的及意义 近年来,智能小车作为现代的新发明,是世界车辆工程领域研究的热点和汽车工业增长的新动力。它可以按照预先设定的模式在一个环境里自动的运作,不需要人为的管理,可以应用在科学勘探、无人驾驶机动车、无人工厂、仓库、服务机器人等等。智能小车能够实时显示时间、速度、里程,具有自动寻迹、寻光、避障功能,可远程控制行驶速度、准确定位停车,远程传输图像等功能。在本次自动寻迹小车测控系统的设计中,基于单片机控制技术,通过传感器给出信号驱动两个直流电机正反运动,以实
  3. 所属分类:C

    • 发布日期:2018-05-10
    • 文件大小:51kb
    • 提供者:qq_40864297
  1. 加扰 论文 .rar

  2. 8b_10b架构SerDes芯片的设计与实现_王伟涛.caj 100G以太网自同步并行扰码算法实现_张立鹏.pdf 采用并行8b_10b编码的JESD204B接口发送端电路设计_李长庆.pdf 含错扰码序列的快速恢复_伍文君.pdf 基于8B_10B编解码2.5Gp_省略_高速SerDes电路关键技术研究_林美东.caj 基于8b_10b编码技术的SerDes接口电路设计_李永乾.caj 基于构造代价函数求解的自同步扰码盲识别方法_韩树楠.pdf 基于空域对称加扰和安全极化编码的无协商密钥生成方
  3. 所属分类:教育

    • 发布日期:2020-04-20
    • 文件大小:48mb
    • 提供者:weixin_44035342
  1. 无线传感器网络SoC芯片电源模块LDO的设计.pdf

  2. 无线传感器网络SoC芯片电源模块LDO的设计pdf,无线传感器网络SoC芯片电源模块LDO的设计口经验交流口 仪器仪表用户 △Vo Re t 12 瞬间下拉,进入系统的动态调节过程,输出电流增加 输出重新进入稳定状态点。同样,当负载电流瞬间减 3)瞬态特性 小,引起电路新的动态调节,最终进入稳定状态点。表 瞬态特性为负载电流突变时引起输出电压的最1给出LDO仿真结果。 大变化,它是输出电容C及其等效串联电阻Rs和旁 表1LDO仿真结果 路电容C的函数,其中旁路电容C的作用是提高负载 参数 典型值
  3. 所属分类:其它

  1. 如何使用fpga做数字磁通传感器系统

  2. 针对传统磁通门信号处理电路中模拟元件的缺点,设计一种基于现场可编程门阵列(FPGA)的数字磁通门系统。整个系统采用闭环结构,由激励产生模块、信号处理拱块和负反馈模块组成。外围模拟电路用高速D/A、A/D芯片取代,有利于系统温度稳定性的提到。FPGA内的数字逻辑实现了磁通门信号解算、激励正弦信号发生、D/A、A/D输入/输出串并转换的功能,首先用硬件描述语言(HDL)设计并仿真,然后下载、配置到FPGA中,调试完成后进行实验,通过实时处理双铁芯磁通门传感器探头输出信号对系统进行测试。实验结果证实了
  3. 所属分类:其它

    • 发布日期:2020-07-13
    • 文件大小:219kb
    • 提供者:weixin_38713167
  1. 高速数字电路的信号完整性仿真与分析_项目报告

  2. 基于信号完整性的信号处理板卡的设计,本PPT是对项目上一些问题的总结,由于是PDF版,有些实质内容并不详细,如有需要请联系文档上的邮箱..
  3. 所属分类:嵌入式

    • 发布日期:2011-03-28
    • 文件大小:3mb
    • 提供者:icoke900
  1. 基于ADSP-TS101的高速数字电路设计与仿真

  2. 基于ADSP-TS101高速信号处理系统采用了集成系统设计,硬件部分引入信号完整性分析的设计方法进行高速数字电路的设计,要解决系统中主处理器在较高工作频率300 MHz下稳定工作的问题,以及在两个主芯片之间和主芯片与数据存储芯片之间数据高速互联的问题,提高系统的性能,满足设计要求。
  3. 所属分类:其它

    • 发布日期:2020-08-31
    • 文件大小:188kb
    • 提供者:weixin_38663516
  1. 基于FPGA的数字磁通门传感器系统设计和实现

  2. 针对传统磁通门信号处理电路中模拟元件的缺点,设计一种基于现场可编程门阵列(FPGA)的数字磁通门系统。整个系统采用闭环结构,由激励产生模块、信号处理拱块和负反馈模块组成。外围模拟电路用高速D/A、A/D芯片取代,有利于系统温度稳定性的提到。FPGA内的数字逻辑实现了磁通门信号解算、激励正弦信号发生、D/A、A/D输入/输出串并转换的功能,首先用硬件描述语言(HDL)设计并仿真,然后下载、配置到FPGA中,调试完成后进行实验,通过实时处理双铁芯磁通门传感器探头输出信号对系统进行测试。实验结果证实了
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:180kb
    • 提供者:weixin_38601499
  1. 基于FPGA的数字磁通门传感器系统设计和实现[图]

  2. 针对传统磁通门信号处理电路中模拟元件的缺点,设计一种基于现场可编程门阵列(FPGA)的数字磁通门系统。整个系统采用闭环结构,由激励产生模块、信号处理拱块和负反馈模块组成。外围模拟电路用高速D/A、A/D芯片取代,有利于系统温度稳定性的提到。FPGA内的数字逻辑实现了磁通门信号解算、激励正弦信号发生、D/A、A/D输入/输出串并转换的功能,首先用硬件描述语言(HDL)设计并仿真,然后下载、配置到FPGA中,调试完成后进行实验,通过实时处理双铁芯磁通门传感器探头输出信号对系统进行测试。实验结果证实了
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:188kb
    • 提供者:weixin_38632916
  1. 基于ADSP-TS101的数字电路设计仿真

  2. 基于ADSP-TS101高速信号处理系统采用了集成系统设计,硬件部分引入信号完整性分析的设计方法进行高速数字电路的设计,要解决系统中主处理器在较高工作频率300 MHz下稳定工作的问题,以及在两个主芯片之间和主芯片与数据存储芯片之间数据高速互联的问题,提高系统的性能,满足设计要求。   1 系统硬件设计   1.1 数模混合部分的设计   A/D是数字和模拟混合部分,是设计重点考虑的部分之一。数字部分的频率高,模拟部分对于扰很敏感,处理不好,数字信号很容易干扰模拟信号,出现电磁干扰问题。
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:274kb
    • 提供者:weixin_38516270
  1. 基于ADSP-TS101的高速数字电路设计与仿真

  2. 基于ADSP-TS101高速信号处理系统采用了集成系统设计,硬件部分引入信号完整性分析的设计方法进行高速数字电路的设计,要解决系统中主处理器在较高工作频率300 MHz下稳定工作的问题,以及在两个主芯片之间和主芯片与数据存储芯片之间数据高速互联的问题,提高系统的性能,满足设计要求。
  3. 所属分类:其它

    • 发布日期:2020-10-18
    • 文件大小:186kb
    • 提供者:weixin_38557095
  1. EDA/PLD中的基于FPGA 的卫星便携站的同步数字复接器的设计

  2. 在便携式数字卫星通信系统中,为了扩大传输容量和提高传输效率,满足同时传输几种业务的需求,通常采用时分复用的方法,将若干个低速数字码流按一定格式合并成一个高速数据码流,以便在一条信道中传输,使各个业务信号互相不产生干扰,实现此功能的设备就是数字复接系统。   便携式卫星通信,要求实现平台集成度高、速度快、功耗小、体积小和成本低。现场可编程门阵列(FPGA) 在结构上由逻辑功能块排列为阵列,并由可编程的内部连线连接这些功能块,来实现一定的逻辑功能。特别适合上述要求的产品开发与小批量生产。   F
  3. 所属分类:其它

    • 发布日期:2020-11-03
    • 文件大小:222kb
    • 提供者:weixin_38571759
  1. 基于高速CMOS时钟的数据恢复电路设计与仿真

  2. 文中基于2.5 GB/s的高速型数据收发器模型,采用SMIC 0.18 μm的双半速率CMOS时钟进行数据的恢复处理。设计CMOS时钟主要包含:提供数据恢复所需等相位间隔参考时钟的1.25 GHz、16相频锁相环电路;采用电流逻辑模式前端电路构成的复用CDR环路;滤除亚稳态时钟的采样超前、滞后鉴相器;选择时钟与相位插值的控制时钟电路,以及基于折半、顺序查询算法的数字滤波电路。并对时钟进行数模混合仿真检测,测试结果表明:电路对于2.5 GB/s的差分输入数据,可快速高效完成数据恢复和时钟定时复位,
  3. 所属分类:其它

  1. 基于ADSP-TS101的数字电路设计仿真

  2. 基于ADSP-TS101高速信号处理系统采用了集成系统设计,硬件部分引入信号完整性分析的设计方法进行高速数字电路的设计,要解决系统中主处理器在较高工作频率300 MHz下稳定工作的问题,以及在两个主芯片之间和主芯片与数据存储芯片之间数据高速互联的问题,提高系统的性能,满足设计要求。   1 系统硬件设计   1.1 数模混合部分的设计   A/D是数字和模拟混合部分,是设计重点考虑的部分之一。数字部分的频率高,模拟部分对于扰很敏感,处理不好,数字信号很容易干扰模拟信号,出现电磁干扰问题。
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:345kb
    • 提供者:weixin_38501363
  1. 基于高速数字电路设计与仿真

  2. 基于ADSP-TS101高速信号处理系统采用了集成系统设计,硬件部分引入信号完整性分析的设计方法进行高速数字电路的设计,要解决系统中主处理器在较高工作频率300 MHz下稳定工作的问题,以及在两个主芯片之间和主芯片与数据存储芯片之间数据高速互联的问题,提高系统的性能,满足设计要求。   1 系统硬件设计   1.1 数模混合部分的设计   A/D是数字和模拟混合部分,是设计重点考虑的部分之一。数字部分的频率高,模拟部分对于扰很敏感,处理不好,数字信号很容易干扰模拟信号,出现电磁干扰问题。降
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:447kb
    • 提供者:weixin_38647039
  1. 基于FPGA 的卫星便携站的同步数字复接器的设计

  2. 在便携式数字卫星通信系统中,为了扩大传输容量和提高传输效率,满足同时传输几种业务的需求,通常采用时分复用的方法,将若干个低速数字码流按一定格式合并成一个高速数据码流,以便在一条信道中传输,使各个业务信号互相不产生干扰,实现此功能的设备就是数字复接系统。   便携式卫星通信,要求实现平台集成度高、速度快、功耗小、体积小和成本低。现场可编程门阵列(FPGA) 在结构上由逻辑功能块排列为阵列,并由可编程的内部连线连接这些功能块,来实现一定的逻辑功能。特别适合上述要求的产品开发与小批量生产。   F
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:279kb
    • 提供者:weixin_38656741
« 12 »