您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于CPLD的数字锁

  2. 基于CPLD的数字锁 课程设计报告 设计一个二位十进制数字锁
  3. 所属分类:专业指导

    • 发布日期:2009-12-28
    • 文件大小:66kb
    • 提供者:hz198681
  1. 基于CPLD的光伏逆变器锁相及保护电路设计

  2. 摘 要 :针对 “5kW光伏并网逆变器” 实际项目中的锁相及保护电路。分析了光伏逆 变器在硬件锁相和硬件保护等方面的需求,给出了基于CPLD的数字锁相技术和保护 电路的理论原理,以及模块设计与实现方法。
  3. 所属分类:专业指导

    • 发布日期:2010-01-25
    • 文件大小:172kb
    • 提供者:yanrongchao1982
  1. EDA—EDA技术实用教程(pdf影印)

  2. 学习VHDL和FPGA的经典资料 第 1 章 概述 1.1 EDA 技术及其发展 1.2 EDA 技术实现目标 1.3 硬件描述语言VHDL 1.4 VHDL 综合 1.5 基于VHDL 的自顶向下设计方法 1.3 EDA 技术的优势 1.3 EDA 的发展趋势 【习题】 第 2 章 EDA 设计流程及其工具 2.1 设计流程 2.1.1 设计输入(原理图/HDL 文本编辑) 2.1.2 综合 2.1.3 适配 2.1.4 时序仿真与功能仿真 2.1.5 编程下载 2.1.6 硬件测试 2.2
  3. 所属分类:硬件开发

    • 发布日期:2010-06-07
    • 文件大小:8mb
    • 提供者:zt839486421
  1. VHDL实用教程,硬件描述语言

  2. 第1 章绪 论 ....................................................................................................................1 § 1.1 关于EDA...............................................................................................................1
  3. 所属分类:硬件开发

    • 发布日期:2010-07-14
    • 文件大小:4mb
    • 提供者:angus36
  1. EDA—EDA技术实用教程

  2. 综合 1.5 基于VHDL 的自顶向下设计方法 1.3 EDA 技术的优势 1.3 EDA 的发展趋势 【习题】 第 2 章 EDA 设计流程及其工具 2.1 设计流程 2.1.1 设计输入(原理图/HDL 文本编辑) 2.1.2 综合 2.1.3 适配 2.1.4 时序仿真与功能仿真 2.1.5 编程下载 2.1.6 硬件测试 2.2 ASIC 及其设计流程 2.2.1 ASIC 设计方法 2.2.2 一般ASIC 设计的流程 2.3 常用EDA 工具 2.3.1 设计输入编辑器 2.3.2
  3. 所属分类:硬件开发

    • 发布日期:2010-11-19
    • 文件大小:8mb
    • 提供者:sundyqt
  1. 基于CPLD的数字锁

  2. 控制模块是整个系统的控制核心 ,负责接收其模块传来的输入信号 ,再根据系统的功能产生相应的控制信号送到相关的模块。具体操作如下:密码预先存入寄存器中,开锁时,输入密码存入另一寄存器中,当按下“确定”键时,启动比较器,比较两个寄存器中的内
  3. 所属分类:专业指导

    • 发布日期:2011-01-03
    • 文件大小:146kb
    • 提供者:psx635455531
  1. 基于CPLD的数字锁

  2. 我的课程设毕业设计数字锁以及CPLD嵌入式
  3. 所属分类:HP

    • 发布日期:2011-05-25
    • 文件大小:309kb
    • 提供者:romanticlx001
  1. VHDL 应用教程

  2. 学习VHDL的入门书籍 目录 第1 章绪 论 ....................................................................................................................1 § 1.1 关于EDA.................................................................................................
  3. 所属分类:专业指导

    • 发布日期:2013-02-25
    • 文件大小:4mb
    • 提供者:trondai
  1. 基于CPLD的光伏逆变器锁相及保护电路设计.pdf

  2. 设计采用对电网电压进行过零检测后再将信号送人CPLD,然后由CPLD实现对电网电压进行数字锁相的方法,可以有效地防止相位因干扰而
  3. 所属分类:其它

    • 发布日期:2019-09-05
    • 文件大小:197kb
    • 提供者:weixin_38743506
  1. 基于FPGA的数字密码锁

  2. 自古以来人们对物品安全就十分重视,数字化的今天,电子锁正在逐步取代以往的机械锁被广泛运用在门禁、银行和保险柜。随着物联网技术的发展,人们对电子锁安全性和可靠性又提出了新的要求。本文所述的FPGA,即现场可编程门阵列,它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物。由于其高集成度,使得电子产品在体积上大大缩减,且具有可靠、灵活、高效等特性,己备受设计师们的青睐。
  3. 所属分类:其它

    • 发布日期:2020-08-26
    • 文件大小:245kb
    • 提供者:weixin_38677936
  1. EDA/PLD中的基于FPGA的数字密码锁

  2. 0 前言   自古以来人们对物品安全就十分重视,数字化的今天,电子锁正在逐步取代以往的机械锁被广泛运用在门禁、银行和保险柜。然而,这些基于单片机的密码锁可靠性较差,而且功能拓展有限。随着物联网技术的发展,人们对电子锁安全性和可靠性又提出了新的要求。本文所述的FPGA,即现场可编程门阵列,它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物。由于其高集成度,使得电子产品在体积上大大缩减,且具有可靠、灵活、高效等特性,己备受设计师们的青睐。   1 系统概述   1.1 功能概述
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:188kb
    • 提供者:weixin_38584148
  1. 基于DSP和CPLD的两相无刷直流电机转速控制系统

  2. 在分析无刷直流电机运行原理的基础上,提出了基于TMS320F2812的无刷直流电机控制系统解决方案,充分利用DSP的强大功能,使系统获得较高的控制精度和动静态特性。将锁相速度控制应用于无刷直流电机系统,将模拟和数字系统的仿真结果加以比较和分析,证明本系统具有较强的鲁棒性和自适应能力,实现了对电机输出转矩和转速的控制,改善了电机的调速性能。
  3. 所属分类:其它

    • 发布日期:2020-10-18
    • 文件大小:332kb
    • 提供者:weixin_38705699
  1. EDA/PLD中的一种高档FPGA可重构配置方法

  2. 基于软件无线电的某机载多模式导航接收机能较好地解决导航体制不兼容对飞行保障区域的限制,但由于各体制信号差异较大,各自实现其硬件将相当庞大,若对本系统中数字信号处理的核心 FPGA芯片使用可重构的配置方法,将导航接收机的多种模式以时分复用的方式得以实现,可以重复利用 FPGA的硬件资源,达到了缩小体积,减小功耗,增加灵活性和降低系统硬件复杂程度等目的。本系统中的核心器件是新一代高档 FPGA,适合于计算量大的数字信号处理,包含实现数字信号处理的 DSP块、数字锁相环、硬件乘法器以及各种接口等多项技
  3. 所属分类:其它

    • 发布日期:2020-11-10
    • 文件大小:184kb
    • 提供者:weixin_38535428
  1. EDA/PLD中的基于CPLD的光伏逆变器锁相及保护电路设计

  2. 0 引言   在光伏并网系统的逆变器电路中,对电网电压的锁相是一项关键技术。由于电力系统在工作时会产生较大的电磁干扰,因此,其简单的锁相方法很容易受到干扰而失锁,从而导致系统无法正常运行。在这种情况下,设计采用对电网电压进行过零检测后再将信号送人CPLD,然后由CPLD实现对电网电压进行数字锁相的方法,可以有效地防止相位因干扰而发生抖动或者失锁的现象,保证系统的正常运行。另外,本系统还使用CPLD对DSP产生的PWM波控制信号和系统运行时的各项参数进行监控,一旦发现异常,立即使系统停机,并通知
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:181kb
    • 提供者:weixin_38680671
  1. EDA/PLD中的一种基于CPLD的PWM控制电路设计

  2. 摘要:介绍了利用硬件描述语言VHDL设计的一种基于CPLD的PWM控制电路,该PWM控制电路具有PWM开关频率可调,同侧2路信号互锁、延时时间可调、接口简单等特点,可应用于现代直流伺服系统。 关键词:PWM控制电路 CPLD VHDL 在直流伺服控制系统中,通过专用集成芯片或中小规模的数字集成电路构成的传统PWM控制电路往往存在电路设计复杂,体积大,抗干扰能力差以及设计困难、设计周期长等缺点因此PWM控制电路的模块化、集成化已成为发展趋势。它不仅可以使系统体积减小、重量减轻且功耗降低,同
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:76kb
    • 提供者:weixin_38747946
  1. 嵌入式同步时钟系统的设计与实现

  2. 摘    要:本文介绍了一种基于嵌入式微控制器MSP430构建的嵌入式同步时钟系统的设计与实现方案,在实现了网络时钟同步的基础上又提供了方便易用的网络管理接口。关键词:同步时钟;MSP430单片机;数字锁相环;CPLD 同步时钟系统是同步设备中实现同步通信的核心,因此,要实现数字同步网的设备同步就要求同步时钟系统一方面要能提供精确的定时同步,另一方面还要能方便实现网络管理中心对同步时钟的管理。本文详细介绍了利用嵌入式微控制器MSP430单片机和数字锁相环(DPLL)来实现嵌入式同步时钟系
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:77kb
    • 提供者:weixin_38567813
  1. 单片机与DSP中的基于单片机的低频数字相位测量仪的设计

  2. 1 系统工作原理        本设计以89C52单片机和可编程逻辑器件(CPLD)为核心,构成低频信号频率相位测量仪。该仪器具有移相、频率和相位测量2大功能。移相电路由移相网络和信号放大电路组成,对固定频率信号(100 Hz,1 kHz,10 kHz)可满足-45~+45的相移要求;频率、相位测量电路由阻抗变换电路、整形电路、分频电路、计数器电路、锁存器、数据处理和显示电路等组成,可对10 Hz~20 kHz信号进行频率和相位测量。单片机系统是整个硬件系统的核心,他既是协调整机工作的控制器,又
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:54kb
    • 提供者:weixin_38534683
  1. 基于CPLD的光伏逆变器锁相及保护电路设计

  2. 0 引言   在光伏并网系统的逆变器电路中,对电网电压的锁相是一项关键技术。由于电力系统在工作时会产生较大的电磁干扰,因此,其简单的锁相方法很容易受到干扰而失锁,从而导致系统无法正常运行。在这种情况下,设计采用对电网电压进行过零检测后再将信号送人CPLD,然后由CPLD实现对电网电压进行数字锁相的方法,可以有效地防止相位因干扰而发生抖动或者失锁的现象,保证系统的正常运行。另外,本系统还使用CPLD对DSP产生的PWM波控制信号和系统运行时的各项参数进行监控,一旦发现异常,立即使系统停机,并通知
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:232kb
    • 提供者:weixin_38649315
  1. 基于FPGA的数字密码锁

  2. 0 前言   自古以来人们对物品安全就十分重视,数字化的今天,电子锁正在逐步取代以往的机械锁被广泛运用在门禁、银行和保险柜。然而,这些基于单片机的密码锁可靠性较差,而且功能拓展有限。随着物联网技术的发展,人们对电子锁安全性和可靠性又提出了新的要求。本文所述的FPGA,即现场可编程门阵列,它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物。由于其高集成度,使得电子产品在体积上大大缩减,且具有可靠、灵活、高效等特性,己备受设计师们的青睐。   1 系统概述   1.1 功能概述
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:245kb
    • 提供者:weixin_38626192
  1. 基于单片机的直接数字频率合成详解

  2. 频率合成技术迄今已经历了三代:直接频率合成技术、锁相环频率合成技术、直接数字式频率合成技术。直接数字式频率合成(Direct Digital Frequency Synthesis,DDFS或DDS)是第三代频率合成技术的标志,他的主要特点是计算机参与频率合成,既可以用软件来实现,也可以用硬件来实现,或二者结合。直接数字式频率合成器的优点就是频率切换的速度极快(可达几微秒),并且频率、相位和幅度都可控,输出频率稳定度可达系统时钟的稳定度量级,易于集成化,更主要的是由于计算机参与频率合成,故可充分
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:172kb
    • 提供者:weixin_38660051
« 12 »