您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于EDA技术的数字频率计设计

  2. 本文详细阐述了利用VHDL硬件描述语言设计,并在EDA工具的帮助下,用CPLD实现数字频率计的设计方法和实现步骤。其最大显示量程为10MHz,且具有实现自动量程切换功能,显示采用动态扫描方式。除放大整形电路和数码管显示外,其他模块在一块CPLD芯片上,与其他方法做成的频率计相比,具有体积小,可靠性高,灵活性强等特点。
  3. 所属分类:嵌入式

    • 发布日期:2009-10-31
    • 文件大小:1mb
    • 提供者:pqopqo
  1. 基于CPLD 的精确频率测量仪设计

  2. 本文主要论述了采用CPLD 的设计方法,在数字系统设计精确测量频率测量仪的一种设计:在采 样时间内同时对标准频率信号和被测频率信号计数。采样完成后,把二者的计数值相比,再乘以标准频率 就可以得到被测频率的精确值。
  3. 所属分类:专业指导

    • 发布日期:2010-03-01
    • 文件大小:215kb
    • 提供者:erpent
  1. 基于CPLD数字频率计的设计

  2. 基于CPLD的数字频率计,可以测量精度比较高的信号频率
  3. 所属分类:专业指导

    • 发布日期:2010-05-27
    • 文件大小:410kb
    • 提供者:wenlihua2006
  1. 基于CPLD的数字频率计

  2. 基于CPLD,通过编写VHDL语言采用自顶向下设计来实现对频率的测量,其中门闸时间1s。
  3. 所属分类:专业指导

    • 发布日期:2010-09-17
    • 文件大小:390kb
    • 提供者:sswdg
  1. 基于CPLD 的精确频率测量仪设计

  2. 基于CPLD 的精确频率测量仪设计 本文主要论述了采用CPLD 的设计方法,在数字系统设计精确测量频率测量仪的一种设计:在采 样时间内同时对标准频率信号和被测频率信号计数。采样完成后,把二者的计数值相比,再乘以标准频率 就可以得到被测频率的精确值。
  3. 所属分类:专业指导

    • 发布日期:2010-10-04
    • 文件大小:215kb
    • 提供者:liang0142001
  1. 基于EDA的数字频率计系统设计

  2. 基于EDA的数字频率计系统设计 摘 要:本课题设计了一种具有多种功能和多种测量精度的数字频率计系统,采用VHDL硬件描述语言编程,并用FPGA实现。本设计选择以FPGA集成芯片为核心器件,以触发器和计数器为核心,由信号输入、放大、整形、计数、数据处理和数据显示等功能模块组成。因此,本课题的研究结合了FPGA控制、七段数码管字符显示和波形的整形放大等相关知识。设计平台为Altera公司的Quartus II 8.0软件,采用Altera公司的Cyclone系列FPGA实现。 本文详细介绍了数字频
  3. 所属分类:嵌入式

    • 发布日期:2012-08-06
    • 文件大小:1mb
    • 提供者:liupingtoday
  1. 基于Verilog 的数字计频器

  2. 采用VerilogHDL语言在CPLD器件上实现了简易数字频率计的设计。测量频率在10~1MHz范围之间,该频率计能根据输入被测频率信号,自动调整测试量程进行测试并给出测试结果的BCD码及七段LED译码显示。具有体积小、可靠性高、功耗低的特点。
  3. 所属分类:专业指导

    • 发布日期:2014-03-09
    • 文件大小:517kb
    • 提供者:ccyyjj123
  1. 基于VHDL语言设计数字频率计

  2. 文中运用VHDL语言,采用Top To Down的方法,实现8位数字频率计,并利用Isp Expert集成开发环境进行编辑、综合、波形仿真,并下载到CPLD器件中,经实际电路测试,该系统系统性能可靠。
  3. 所属分类:嵌入式

    • 发布日期:2009-01-07
    • 文件大小:35kb
    • 提供者:kazraelk
  1. 基于DSP的AD频率变换的研究与实现

  2. 本设 计 基 于AD转换器和DSP相结合实现频率变换思想,对AD转换电路具 有的频率变换功能进行深入研究与探讨,系统论述了频率变换原理,充分讨论了 带通采样原理,多速率信号处理中抽取等相关原理,并用DSP实现FIR数字滤波 器,通过软件编程方法实现对中频带通信号的采样,滤波处理,即使用数字方法, 实现对中频信号进行直接下变频,并实现AM信号的调制解调。本设计可以接收 信号的频率范围为0-30MHz带通信号,分为模拟部分和数字部分:其中模拟部 分有模拟音频输入,模拟高频输入和DA模拟输出;数字部
  3. 所属分类:硬件开发

    • 发布日期:2009-03-04
    • 文件大小:1mb
    • 提供者:huyunhai95
  1. 基于CPLD的简易数字频率计设计.pdf

  2. 基于CPLD的简易数字频率计设计
  3. 所属分类:其它

  1. 基于EDA技术设计数字频率计

  2. 现代EDA技术的基本特征是采用高级语言描述,具有系统级仿真和综合能力.而VHDL语言有强大的行为描述能力和多层次的仿真模拟,程序结构规范,设计效率较高,利用VHDL语言和CPLD器件设计数字频率计,具有硬件电路简捷,体积小,设计灵活,性能稳定的优点。
  3. 所属分类:其它

    • 发布日期:2020-08-08
    • 文件大小:237kb
    • 提供者:weixin_38621553
  1. 基于单片机和CPLD的数字频率计的设计

  2. 本文提出了一种采用Altera公司的CPLD(ATF1508AS)和Atmel公司的单片机(AT89S52)相结合的数字频率计的设计方法。
  3. 所属分类:其它

    • 发布日期:2020-08-18
    • 文件大小:153kb
    • 提供者:weixin_38732315
  1. 基于CPLD的数字频率计

  2. 基于CPLD的数字频率计
  3. 所属分类:C

    • 发布日期:2017-04-22
    • 文件大小:74kb
    • 提供者:ygs556955
  1. 基于VHDL的数字系统层次化设计方法

  2. 通过对数字频率计系统的设计,介绍了基于VHDL语言的数字系统层次化设计方法。首先将数字系统按功能划分为不同的模块,各模块电路的设计通过VHDL语言编程实现,然后建立顶层电路原理图。使用MAX+PLUS II开发软件完成设计输入、编译、逻辑综合和功能仿真,最后在CPLD上实现数字系统的设计。结果表明,使用这种设计方法可以大大地简化硬件电路的结构,具有可靠性高、灵活性强等特点。
  3. 所属分类:其它

    • 发布日期:2020-08-31
    • 文件大小:210kb
    • 提供者:weixin_38701340
  1. 基于单片机和CPLD的数字频率计的设计(图)

  2. 在传统的控制系统中,通常将单片机作为控制核心并辅以相应的元器件构成一个整体。但这种方法硬件连线复杂、可靠性差,且在实际应用中往往需要外加扩展芯片,这无疑会增大控制系统的体积,还会增加引入干扰的可能性。对一些体积小的控制系统,要求以尽可能小的器件体积实现尽可能复杂的控制功能,直接应用单片机及其扩展芯片就难以达到所期望的效果。
  3. 所属分类:其它

    • 发布日期:2020-08-31
    • 文件大小:198kb
    • 提供者:weixin_38550834
  1. 基于单片机和CPLD的数字频率计的设计(图)

  2. 复杂可编程逻辑器件(CPLD)具有集成度高、运算速度快、开发周期短等特点,它的出现,改变了数字电路的设计方法、增强了设计的灵活性。基于此,本文提出了一种采用Altera公司的CPLD(ATF1508AS)和Atmel公司的单片机(AT89S52)相结合的数字频率计的设计方法。该数字频率计电路简洁,软件潜力得到充分挖掘,低频段测量精度高,有效防止了干扰的侵入。独到之处体现在用软件取代了硬件。
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:196kb
    • 提供者:weixin_38607088
  1. 基于STM32和CPLD的等精度测频设计

  2. 本文中提出一种基于ARM与CPLD宽频带的数字频率计的设计,以微控器STM32作为核心控制芯片,利用CPLD可编程逻辑器件,实现闸门测量技术的等精度测频。
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:96kb
    • 提供者:weixin_38647822
  1. 基于VHDL的数字系统层次化设计方法

  2. 通过对数字频率计系统的设计,介绍了基于VHDL语言的数字系统层次化设计方法。首先将数字系统按功能划分为不同的模块,各模块电路的设计通过VHDL语言编程实现,然后建立顶层电路原理图。使用MAX+PLUS II开发软件完成设计输入、编译、逻辑综合和功能仿真,最后在CPLD上实现数字系统的设计。结果表明,使用这种设计方法可以大大地简化硬件电路的结构,具有可靠性高、灵活性强等特点。
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:210kb
    • 提供者:weixin_38728555
  1. 基于单片机和CPLD的数字频率计的设计与应用

  2. 本文提出了一种采用Altera公司的CPLD(ATF1508AS)和Atmel公司的单片机(AT89S52)相结合的数字频率计的设计方法。该数字频率计电路简洁,软件潜力得到充分挖掘,低频段测量精度高,有效防止了干扰的侵入。独到之处体现在用软件取代了硬件。
  3. 所属分类:其它

    • 发布日期:2020-10-25
    • 文件大小:157kb
    • 提供者:weixin_38620839
  1. 基于单片机和CPLD的数字频率计的设计

  2. 复杂可编程逻辑器件(CPLD)具有集成度高、运算速度快、开发周期短等特点,它的出现,改变了数字电路的设计方法、增强了设计的灵活性。基于此,本文提出了一种采用Altera公司的CPLD(ATF1508AS)和Atmel公司的单片机(AT89S52)相结合的数字频率计的设计方法。该数字频率计电路简洁,软件潜力得到充分挖掘,低频段测量精度高,有效防止了干扰的侵入。独到之处体现在用软件取代了硬件。
  3. 所属分类:其它

    • 发布日期:2020-10-24
    • 文件大小:180kb
    • 提供者:weixin_38507923
« 12 »