您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. Verilog_HDL教程

  2. 第1章 EDA技术综述 1 本章内容简介 1 1.1 引言 1 1.2 EDA技术及其发展 2 1.3 设计方法与设计技术 3 1.3.1 Top-down设计 3 1.3.2 Bottom-up设计 5 1.3.3 IP复用技术与SOC 5 1.4 EDA设计的实现 6 1.5 硬件描述语言 7 思考与练习 9 第2章 EDA设计软件与设计流程 10 本章内容简介 10 2.1 EDA软件工具概述 10 2.1.1 集成的CPLD/FPGA开发工具 10 2.1.2 输入工具(Design
  3. 所属分类:嵌入式

    • 发布日期:2009-12-21
    • 文件大小:4mb
    • 提供者:yanlihui13579
  1. uboott移植实验手册及技术文档

  2. 实验三 移植U-Boot-1.3.1 实验 【实验目的】 了解 U-Boot-1.3.1 的代码结构,掌握其移植方法。 【实验环境】 1、Ubuntu 7.0.4发行版 2、u-boot-1.3.1 3、FS2410平台 4、交叉编译器 arm-softfloat-linux-gnu-gcc-3.4.5 【实验步骤】 一、建立自己的平台类型 (1)解压文件 #tar jxvf u-boot-1.3.1.tar.bz2 (2)进入 U-Boot源码目录 #cd u-boot-1.3.1 (3)创
  3. 所属分类:Flash

    • 发布日期:2010-01-28
    • 文件大小:2mb
    • 提供者:yequnanren
  1. Verilog_HDL经典教程实用手册

  2. 第1章 EDA技术综述 1 本章内容简介 1 1.1 引言 1 1.2 EDA技术及其发展 2 1.3 设计方法与设计技术 3 1.3.1 Top-down设计 3 1.3.2 Bottom-up设计 5 1.3.3 IP复用技术与SOC 5 1.4 EDA设计的实现 6 1.5 硬件描述语言 7 思考与练习 9 第2章 EDA设计软件与设计流程 10 本章内容简介 10 2.1 EDA软件工具概述 10 2.1.1 集成的CPLD/FPGA开发工具 10 2.1.2 输入工具(Design
  3. 所属分类:嵌入式

    • 发布日期:2011-06-02
    • 文件大小:4mb
    • 提供者:heirfr
  1. 高速图像数据记录装置的设计与实现

  2. 论文首先对系统设计要求进行了分析,提出了系统设计的工作流程和整体实现架构。紧接着对系统电源需求和功耗做了分析,完成了系统供电电路,并对输入图像信号RS-644格式进行了分析,以此开发了图像信号调理电路。然后,论文对IDE硬盘规范进行了理论分析,提出了以FLEX10K20为逻辑控制平台,TMS320LF2407为系统控制器把数据直接写入硬盘的存储电路实现方法并完成了硬件和软件设计。其中,系统逻辑设计在QuartusⅡ7.2开发环境下采用VHDL语言完成,DSP软件设计在CCS开发环境下采用汇编语
  3. 所属分类:硬件开发

    • 发布日期:2011-11-25
    • 文件大小:1mb
    • 提供者:peggylen
  1. Verilog_HDL教程.pdf

  2. 第1章 EDA技术综述 1 本章内容简介 1 1.1 引言 1 1.2 EDA技术及其发展 2 1.3 设计方法与设计技术 3 1.3.1 Top-down设计 3 1.3.2 Bottom-up设计 5 1.3.3 IP复用技术与SOC 5 1.4 EDA设计的实现 6 1.5 硬件描述语言 7 思考与练习 9 第2章 EDA设计软件与设计流程 10 本章内容简介 10 2.1 EDA软件工具概述 10 2.1.1 集成的CPLD/FPGA开发工具 10 2.1.2 输入工具(Design
  3. 所属分类:嵌入式

    • 发布日期:2012-03-12
    • 文件大小:4mb
    • 提供者:lzj1987
  1. isd1700中文资料ISD4000中文资料

  2. 详细下载到www.nkcpu.cn 中文资料isd4002,isd4003,isd4000,isd4004,isd2500,isd2560,isd25120,isd33000,isd33060,isd1700,isd1720,isd1760,isd1800,isd1820登陆www.nkcpu.cn有很详细的解释 中文资料isd4002,isd4003,isd4000,isd4004,isd2500,isd2560,isd25120,isd33000,isd33060,isd1700,isd1
  3. 所属分类:嵌入式

    • 发布日期:2009-03-12
    • 文件大小:8mb
    • 提供者:lingk0001
  1. 基于CPLD的直流无刷电机驱动电路设计

  2. 绍一种基于CPLD(复杂可编程逻辑器件)的直流无刷电机驱动电路,给出驱动电路的软硬件设计用软件代替逻辑门实现电机的保护逻辑。采用EPM7064SLC-44-10 CPLD为核心控制器,实现电机驱动所需的换相译码、死区发生器和IPM(智能功率模块)接口电路。系统软件采用VHDL语言编程,代替原来的RC电路实现的死区时间发生器。该电路具有体积小、调试方便、死区时间设置灵活等优点。
  3. 所属分类:其它

    • 发布日期:2020-08-07
    • 文件大小:297kb
    • 提供者:weixin_38546789
  1. 嵌入式系统/ARM技术中的基于PCI9054总线控制器的数据接收和存储系统设计

  2. 随着社会的发展,卫星技术已广泛应用到我们生活的各个领域。通讯卫星,气象卫星以及遥感卫星,科学探测卫星等与我们的生活密切相关。   从卫星上高速下传的数据由地面卫星接收站转发为基带信号,通过光缆传送至数据中心,速度可达上百兆波特率,要求系统正确接收,经过同步和预处理,然后存入计算机系统,供数据中心使用。其特点是:数据下传速度高,数据量大,持续时间长,并且要求具有差错控制功能。本文介绍为了满足此要求而设计的数据接收和存储系统。   系统设计   数据接收和存储系统主要包括数据接收和预处理,数据传送,
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:79kb
    • 提供者:weixin_38672840
  1. 单片机与DSP中的基于CPLD的系统硬件看门狗设计

  2. 在以单片机、DSP等处理器为核心的数字系统中,看门狗是不可缺少的一部分,特别是在对可靠性要求极高的系统中,如箭上伺服控制器,由于箭体内强弱电交叉使用,或者地面测试环境复杂多变,会产生诸多干扰和辐射。它们的冲击会使CPU在执行指令时的地址码或操作码发生变化,甚至将操作数作为操作码执行,导致程序跑飞。为使系统在规定时间内重新正常工作,一种有效的措施是采用硬件看门狗技术。  本设计的最初思路来源:实现高可靠性数字伺服控制器软、硬件看门狗的双冗余设计要求,目前缺少军品级国产化硬件看门狗器件,在满足系统要
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:215kb
    • 提供者:weixin_38639747
  1. 单片机与DSP中的一种高速PCI数据采集处理系统的设计与实现

  2. 摘要:针对图像处理中数据采集与处理的现状,介绍了基于DSP和PCI控制器的高速数据的实时采集、存储和处理的方法,并分别对电路原理图的硬件设计和PCI接口的软件设计做了阐述。该系统主要采用了DSP芯片来实现各种数字信号处理的算法程序,PCI总线控制器来实现PCI总线接口,以及CPLD作为控制DSP与PCI之间能够正常进行数据传输的枢纽,从而实现了数据的高速、高精度处理,为图像采集与处理提供了新的方法。   1 引言   随着计算机技术的发展与成熟,数字图像处理成为一个迅速发展的学科。由于图像处
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:163kb
    • 提供者:weixin_38642285
  1. 工业电子中的基于CPLD的直流无刷电机驱动电路设计

  2. 摘要:介绍一种基于CPLD(复杂可编程逻辑器件)的直流无刷电机驱动电路,给出驱动电路的软硬件设计用软件代替逻辑门实现电机的保护逻辑。采用EPM7064SLC-44-10 CPLD为核心控制器,实现电机驱动所需的换相译码、死区发生器和IPM(智能功率模块)接口电路。系统软件采用VHDL语言编程,代替原来的RC电路实现的死区时间发生器。该电路具有体积小、调试方便、死区时间设置灵活等优点。   直流无刷电机广泛应用于计算机外围设备、数控机床、机器人、伺服系统、汽车、家电等领域。本文介绍的电机驱动电路
  3. 所属分类:其它

    • 发布日期:2020-11-06
    • 文件大小:239kb
    • 提供者:weixin_38711333
  1. 基于单片机89C52与CPLD的数字语音存储与回放系统(CY62256)

  2. 本系统以89C52单片机和MAX7000S系列EPM7128SLC84-15的CPLD器件为主控制器,实现将语音信号经脉冲编码调制、增量调制、"插值法"后压缩存储与回放的系统,用户可以通过按键选择录、放音的模式,同时液晶显示屏显示提示信息、录、放音的时间长度信号。 总体设计 系统组成框图如图1所示,主要由语音处理前向通道、A/D转换模块、单片机控制兼数据处理模块、D/A转换模块、键盘显示模块及后向处理通道等组成。89C52单片机构成系统的控制中心,控制系统的主要功能和显示:EPM7128SL
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:81kb
    • 提供者:weixin_38698927
  1. 基于单片机与CPLD的数字语音存储与回放系统

  2. 本系统以89C52单片机和MAX7000S系列EPM7128SLC84-15的CPLD器件为主控制器,实现将语音信号经脉冲编码调制、增量调制、"插值法"后压缩存储与回放的系统,用户可以通过按键选择录、放音的模式,同时液晶显示屏显示提示信息、录、放音的时间长度信号。 总体设计 系统组成框图如图1所示,主要由语音处理前向通道、A/D转换模块、单片机控制兼数据处理模块、D/A转换模块、键盘显示模块及后向处理通道等组成。89C52单片机构成系统的控制中心,控制系统的主要功能和显示:EPM7128SL
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:300kb
    • 提供者:weixin_38698367
  1. 基于CPLD的时间控制器设计

  2. 基于CPLD的时间控制器设计、电子技术,开发板制作交流
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:294kb
    • 提供者:weixin_38719719
  1. 基于VHDL 状态机设计的智能交通控制灯

  2. 实现路*通灯系统控制的方法很多,可以用标准逻辑器件、可编程序控制器PLC、单片机等方案来实现。但是这些控制方法的功能修改及调试都需要硬件电路的支持,在一定程度上增加了设计难度。采用EDA技术,应用VHDL硬件电路描述语言实现交通灯系统控制器的设计,利用MAX+PLUSⅡ集成开发环境进行综合、仿真,并下载到CPLD可编程逻辑器件中,完成系统的控制作用。该灯控制逻辑可实现3种颜色灯的交替点亮、时间的倒计时,指挥车辆和行人安全通行。
  3. 所属分类:其它

  1. 基于CPLD的直流无刷电机驱动电路设计

  2. 摘要:介绍一种基于CPLD(复杂可编程逻辑器件)的直流无刷电机驱动电路,给出驱动电路的软硬件设计用软件代替逻辑门实现电机的保护逻辑。采用EPM7064SLC-44-10 CPLD为控制器,实现电机驱动所需的换相译码、死区发生器和IPM(智能功率模块)接口电路。系统软件采用VHDL语言编程,代替原来的RC电路实现的死区时间发生器。该电路具有体积小、调试方便、死区时间设置灵活等优点。   直流无刷电机广泛应用于计算机外围设备、数控机床、机器人、伺服系统、汽车、家电等领域。本文介绍的电机驱动电路就是
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:317kb
    • 提供者:weixin_38556189
  1. 一种高速PCI数据采集处理系统的设计与实现

  2. 摘要:针对图像处理中数据采集与处理的现状,介绍了基于DSP和PCI控制器的高速数据的实时采集、存储和处理的方法,并分别对电路原理图的硬件设计和PCI接口的软件设计做了阐述。该系统主要采用了DSP芯片来实现各种数字信号处理的算法程序,PCI总线控制器来实现PCI总线接口,以及CPLD作为控制DSP与PCI之间能够正常进行数据传输的枢纽,从而实现了数据的高速、高精度处理,为图像采集与处理提供了新的方法。   1 引言   随着计算机技术的发展与成熟,数字图像处理成为一个迅速发展的学科。由于图像处
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:191kb
    • 提供者:weixin_38563525
  1. 基于CPLD的系统硬件看门狗设计

  2. 在以单片机、DSP等处理器为的数字系统中,看门狗是不可缺少的一部分,特别是在对可靠性要求极高的系统中,如箭上伺服控制器,由于箭体内强弱电交叉使用,或者地面测试环境复杂多变,会产生诸多干扰和辐射。它们的冲击会使CPU在执行指令时的地址码或操作码发生变化,甚至将操作数作为操作码执行,导致程序跑飞。为使系统在规定时间内重新正常工作,一种有效的措施是采用硬件看门狗技术。  本设计的初思路:实现高可靠性数字伺服控制器软、硬件看门狗的双冗余设计要求,目前缺少军品级国产化硬件看门狗器件,在满足系统要求的情况下
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:388kb
    • 提供者:weixin_38501810
  1. 基于DSP TMS320DM642芯片实现运动控制卡的设计

  2. 目前,视频运动控制卡的研究已经成为热点。本文针对TI公司的视频高速处理芯片TMS320DM642,设计了对目标物体进行视频实时跟踪的运动控制卡。希望通过本文分享DM642平台应用中的一些经验。  1系统方案与原理  系统主要由视频解码器、CPLD采集控制、TMS320-DM642、视频编码器等部分组成。其总体框架如图1所示。CCD摄像头摄取视频图像,输出标准PAL制式的模拟视频信号。视频解码器收到模拟视频信号,将其转换为标准格式的数字视频数据流,由CPLD控制视频解码器将数据采集到高速缓存中暂存
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:107kb
    • 提供者:weixin_38674415
  1. 基于PCI9054总线控制器的数据接收和存储系统设计

  2. 随着社会的发展,卫星技术已广泛应用到我们生活的各个领域。通讯卫星,气象卫星以及遥感卫星,科学探测卫星等与我们的生活密切相关。   从卫星上高速下传的数据由地面卫星接收站转发为基带信号,通过光缆传送至数据中心,速度可达上百兆波特率,要求系统正确接收,经过同步和预处理,然后存入计算机系统,供数据中心使用。其特点是:数据下传速度高,数据量大,持续时间长,并且要求具有差错控制功能。本文介绍为了满足此要求而设计的数据接收和存储系统。   系统设计   数据接收和存储系统主要包括数据接收和预处理,数据传送,
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:78kb
    • 提供者:weixin_38628183