您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. Altera FIFO开发资料

  2. altera_ug_fifo.pdf audio_dac_fifo.rar FIFO中文应用笔记.pdf FIFO基础知识.doc FPGASoPC软硬件协同设计纵横谈.pdf FPGA的VGA视频输出工程文件// freedev_vga FPGA的VGA视频输出工程文件.rar FreeDev FPGA音频开发环境和平台构建.pdf Nios系统基础上的UItra DMA数据传输模式.doc SD_Card_Audio// Audio_DAC_FIFO_altera的ip核 DE2_SD_C
  3. 所属分类:硬件开发

    • 发布日期:2013-07-26
    • 文件大小:12mb
    • 提供者:originator
  1. 基于DSP的嵌入式 FIFO 数据传输系统设计

  2. 本文以dMAX和EMIF接口的数据传输为例,介绍嵌入式FIFO的设计、配置及其使用。
  3. 所属分类:其它

    • 发布日期:2020-07-30
    • 文件大小:80kb
    • 提供者:weixin_38690376
  1. 基于DSP-dMAX的嵌入式FIFO数据传输系统设计

  2. 嵌入式设备由于具有硬件可在线配置,实现灵活等特点,使得其应用越来越广泛。尤其在基于FPGA的硬件系统中应用较多,目前在许多产品中实现了嵌入式网口、嵌入式PCI/PCI-E、嵌入式USB等各种模块。但在DSP中实现嵌入式设备还比较少,一般DSP都直接集成这些设备模块,用户选择不同型号的DSP芯片以满足产品应用要求。但对于一些较为特殊的嵌入式设备,DSP也可以实现该功能。
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:173kb
    • 提供者:weixin_38720978
  1. 基于DSP-dMAX的嵌入式FIFO 数据传输系统设计

  2. dMAX的特有结构使得其可以实现嵌入式FIFO。本文介绍了基于C6727B的dMAX的基本结构以及基于dMAX的嵌入式FIFO软硬件设计,设置通用GPIO引脚作为中断,为了加快FIFO的传输速率,使用突发读写方式进行数据传输。嵌入式FIFO的实现,使得DSP和外部设备的通信更加方便和快捷,而且不需要CPU的参与,减轻了CPU的负担,CPU可以专注于复杂的算法处理。
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:160kb
    • 提供者:weixin_38506713
  1. 基于ARM+FPGA+多DSP的嵌入式实时图像处理系统

  2. 介绍了一款通用的嵌入式图像处理系统的设计方法。系统采用FPGA设计FIFO实现ARM与多DSP的高速数据传输方法。实验结果表明,所设计的多DSP协同工作的实时嵌入式图像处理系统,其工作性能稳定、数据处理能力强,适用于高端的雷达信号处理、电子对抗、超声图像处理等场合。
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:439kb
    • 提供者:weixin_38550834