点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 基于EDA的数字钟设计
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
基于VHDL数字钟的设计
EDA技术在电子系统设计领域越来越普及,本设计主要利用VHDL语言在EDA平台上设计一个电子数字钟,它的计时周期为24小时,显示满刻度为23时59分59秒,另外还具有校时功能和闹钟功能。总的程序由几个各具不同功能的单元模块程序拼接而成,其中包括时分秒以及星期计数模块和重置时间模块。
所属分类:
专业指导
发布日期:2009-06-06
文件大小:201728
提供者:
yuanteng
基于EDA的数字钟设计 黄石理工 毕业设计
基于EDA的数字钟设计 黄石理工 毕业设计
所属分类:
专业指导
发布日期:2009-06-06
文件大小:2097152
提供者:
wang_boxiang
基于FPGA的数字钟设计报告
EDA技术在电子系统设计领域越来越普及,本设计主要利用VHDL语言在EDA平台上设计一个电子数字钟,它的计时周期为24小时,显示满刻度为23时59分59秒,另外还具有校时功能和闹钟功能。总的程序由几个各具不同功能的单元模块程序拼接而成,其中包括分频程序模块、时分秒计数和设置程序模块、比较器程序模块、三输入数据选择器程序模块、译码显示程序模块和拼接程序模块。并且使用QuartusII软件进行电路波形仿真,下载到EDA实验箱进行验证。该设计采用自顶向下、混合输入方式(原理图输入—顶层文件连接和VH
所属分类:
硬件开发
发布日期:2009-06-10
文件大小:540672
提供者:
shiyun123
基于EDA的数字电子钟的 设计
(1)基本要求 ①计时功能:这是数字钟的基本功能,每隔一秒钟计时一次,并在显示屏上显示当前时间。 ②校时功能:能设置实时时间作为数字钟的当前时间,具有小时、分钟的手动校准时间功能。 (2)发挥部分 ①计时进制的选择功能:十二小时制或二十四小时制可选择控制; ②整点报警功能:每逢整点自动报警; ③其他创新功能。
所属分类:
专业指导
发布日期:2009-11-15
文件大小:540672
提供者:
panmould
基于ALTERA数字钟的实现
本设计的数字钟,要求显示格式为小时—分钟—秒钟,分别在8个七段LED数码管上以动态分时扫描的方式显示。系统有两个时钟基准,CLK1为1HZ,用来作为计时基准时钟。CLK2为10KHZ,用来作为扫描基准时钟。
所属分类:
硬件开发
发布日期:2009-11-28
文件大小:148480
提供者:
zgrwei
基于EDA实现数字钟设计
通过EDA实现数字钟的设计,编译通过,适合初学者,仅供参考。
所属分类:
专业指导
发布日期:2010-01-23
文件大小:175104
提供者:
zjp649527
基于EDA的数字钟设计
包含校时、整点报时、闹钟设定等功能。包括原理图,VHDL源程序,整体测试结果,课程设计心得体会
所属分类:
专业指导
发布日期:2010-04-17
文件大小:268288
提供者:
linlin0307
基于VHDL 语言的数字钟设计
随着电子设计自动化( EDA) 技术的进步, 数字电路在实际生活当中已经占据了重要的位置。详细介绍了用V HDL 语言开发数字钟的方法, 并对整个系统的设计过程作了具体介绍, 同时简介了EDA技术和V HDL 语言。
所属分类:
专业指导
发布日期:2010-04-20
文件大小:1048576
提供者:
weijin1987525
基于FPGA的多功能数字钟设计论文
基于FPGA的多功能数字钟设计论文,本文介绍了利用EDA技术的多功能数字钟设计
所属分类:
硬件开发
发布日期:2010-05-19
文件大小:262144
提供者:
Joanna21201
基于FPGA的数字时钟设计
EDA技术在电子系统设计领域越来越普及,本设计主要利用VHDL和C语言在FPGA实验板上设计一个电子数字钟,它的计时周期为24小时,显示满刻度为23时59分59秒、。总的程序由几个各具不同功能的单元模块程序拼接而成,其中包括分频程序模块、时分秒计数模块、处理器及外设模块,并且使用QuartusII运用VHDL语言对分频和计数两个模块进行硬件电路设计和电路波形仿真,运用sopc技术嵌入内核并创建了系统所需的外部设备FLASH和SRAM软件通过使用NiosII运用C语言进行编程然后下载到硬件电路中
所属分类:
C
发布日期:2010-06-16
文件大小:1048576
提供者:
mavellous1986
基于VHDL语言的数字钟设计的EDA实验报告
基于VHDL语言的数字钟设计的EDA实验报告 采用的是顶层文件设计理念 共分为5个模块:分频模块 计时模块 选择模块 控制模块 动态扫描模块
所属分类:
专业指导
发布日期:2010-11-16
文件大小:131072
提供者:
ll448763171
EDA数字钟课程设计论文
基于EDA的数字钟设计 含有电路图和源程序
所属分类:
专业指导
发布日期:2011-04-26
文件大小:420864
提供者:
elliter
基于VHDL的数字钟设计
基于VHDL的数字钟设计,功能比较全,电路分析好
所属分类:
数据库
发布日期:2011-11-30
文件大小:579584
提供者:
a_203271
基于VHDL的数字钟设计
eda 课程设计数字钟 程序文件 已经编译完全可以实现
所属分类:
数据库
发布日期:2011-12-27
文件大小:545792
提供者:
gxdfg
基于EDA的数字钟设计
用EDA实现的通过LED显示的数字钟 (用汇编语言编写的程序)
所属分类:
硬件开发
发布日期:2008-10-01
文件大小:80896
提供者:
zyflssfxyzlxz1
基于EDA数字钟设计报告
1题目分析 1.1 设计要求(数字钟的功能) (1)具有秒、分、时技术显示功能,且以24小时循环计时; (2)具有清零功,且能调时、调分; (3)具有整点报警功能,并且在报警过程中能中断报警。 根据以上功能要求,可设计以下的功能方块图: 1.2功能要求分析 根据以上数字钟的功能要求,需要完成以下几个部分: (1)时钟模块:由试验箱内部时钟提供,对计数器提供计数时钟信号; (2)秒钟模块:对秒进行60进制循环计数,并向分钟产生进位,同时具有调分功能; (3)分钟模块:对分进行60进制循环计数,并
所属分类:
其它
发布日期:2008-12-23
文件大小:2097152
提供者:
dongxiaoyao
基于EDA的数字钟设计
数字钟的设计方法多种多样,但基于EDA的数字钟的设计方便实现,简单易行。
所属分类:
专业指导
发布日期:2009-03-11
文件大小:561152
提供者:
duan7217
基于eda技术的数字钟设计方案
为使数字钟从电路设计、性能分析到设计出pcb版(即印制电路版)图的整个过程能够在计算机上自动处理完成,从而缩短设计周期、提高设计效率、战小设计风险。本系统基于eda技术的设计方法,提出一种采用p-mos大规模集成电路lm8560作为计数译码的石英数字钟的设计方案,在prote199se软件平台下创建原理图和绘制印制电路版,实现了基本计时显示和设置、调整时间和闹钟等功能,最后组装出一个完整的数字钟。
所属分类:
其它
发布日期:2020-07-31
文件大小:92160
提供者:
weixin_38553648
EDA技术数字钟控制器设计
这个设计是基于学校的实验室里的平台做出来的,有相关的学弟学妹可以过来,其他大佬或者需要的人可以酌情下载查看,最终的实现没有达到最终要求,但是基本的做出来了
所属分类:
硬件开发
发布日期:2020-08-19
文件大小:2097152
提供者:
qq_44909915
基于EDA技术的数字钟设计与实现
摘要:为使数字钟从电路设计、性能分析到设计出PCB版(即印制电路版)图的整个过程能够在计算机上自动处理完成,从而缩短设计周期、提高设计效率、战小设计风险。本系统基于EDA技术的设计方法,提出一种采用P-MOS大规模
所属分类:
其它
发布日期:2020-10-22
文件大小:248832
提供者:
weixin_38669618
«
1
2
»