点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 基于FPGA内部的FIFO设计
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
基于Verilog的FPGA与USB2_0高速接口设计
USB 210 接口芯片FX2 CY7C68013 工作在Slave FIFO 模式下,讨论了一种以FPGA 为控制核心,对其内部的 FIFO 进行控制,以实现数据的高速传输
所属分类:
硬件开发
发布日期:2009-05-16
文件大小:523kb
提供者:
tagoal
基于FPGA的高速FIFO电路设计
在大容量高速采集系统项目的开发过程中,FPGA作为可编程逻辑器件,设计灵活、可操作性强,是高速数字电路设计的核心器件。由于FPGA内嵌存储器的容量有限,通常不能够满足实际设计电路的需求,需要外接SRAM、SDRAM、磁盘阵列等大容量存储设备。本文主要介绍高速FIFO电路在数据采集系统中的应用,相关电路主要有高速A/D转换器、FPGA、SDRAM存储器等。A/D输出的数据流速度快,经过FPGA降速后,位数宽,速度仍然很高,不能直接存储到外部存储器。在设计时,要经过FIFO缓存,然后才能存储到外部
所属分类:
硬件开发
发布日期:2010-06-17
文件大小:188kb
提供者:
hhzzhh0502
基于USB总线的PC机与FPGA通信系统设计
基于USB 总线的PC 机与FPGA 通信系统,采用IFCLK 输出内部时钟源的时钟信号,FLAGA-FLAGD 用于报告不同FIFO 状态。由FPGA 判断引脚电平高低决定何时向FIFO 读写数据。SLOE 作为输出使能,控制FIFO 数据端的输出控制。SLRD 是FIFO 读取数据控制端,在异步方式下,由FPGA 输出高低电平控制数据的读取。
所属分类:
硬件开发
发布日期:2009-04-09
文件大小:416kb
提供者:
xchust2006
基于FPGA+DSP的雷达高速数据采集系统的实现
激光雷达的发射波及回波信号经光电器件转换形成的电信号具有脉宽窄,幅度低,背景噪声大等特点,对其进行低速数据采集存在数据精度不高等问题。同时,A/D转换器与数字信号处理器直接连接会导致数据传输不及时,影响系统可靠性、实时性。针对激光雷达回拨信号,提出基于FPGA与DSP的高速数据采集系统,利用FPGA内部的异步FIFO和DCM实现A/D转换器与DSP的高速外部存储接口(EMIF)之间的数据传输。介绍了ADC外围电路、工作时序以及DSP的EMIF的设置参数,并对异步FIFO数据读写进行仿真,结合硬件
所属分类:
其它
发布日期:2020-08-08
文件大小:311kb
提供者:
weixin_38706531
基于FPGA的双通道汽车涡轮增压叶片温度采集卡研制
一种应用于汽车涡轮增压器叶片温度检测的双通道数据采集卡,该卡由峰值检测、串行A/D构成模拟电路和由FPGA构成整个数字电路而组成。重点设计了FPGA内部串并转换电路和FIFO,经仿真和实验验证,串并转换和FIFO的应用大大简化了采集卡的复杂程度,提高了系统的可靠性和稳定性,在信号高速处理方面具有一定的应用价值。
所属分类:
其它
发布日期:2020-08-15
文件大小:244kb
提供者:
weixin_38743602
基于FPGA的虚拟现实定位系统设计(二)
虚拟现实技术是目前计算机信息科学中的前沿学科,文中设计了一种以FPGA 为核心的数据采集处理系统.利用HMC5883L和ADXL345对虚拟场景中物体的方位和朝向进行确定并通过以太网给虚拟场景主机发送数据.整个系统以FPGA作为主控制器,配以传感器数据采集,内部FIFO存储,以太网高速传输,从而把定位系统参数实时传送到上位机中,具有传输速度快.实时性等优点,实现了虚拟现实高精度定位的功能.
所属分类:
其它
发布日期:2020-08-27
文件大小:313kb
提供者:
weixin_38545959
基于FPGA的虚拟现实定位系统设计(一)
虚拟现实技术是目前计算机信息科学中的前沿学科,文中设计了一种以FPGA 为核心的数据采集处理系统.利用HMC5883L和ADXL345对虚拟场景中物体的方位和朝向进行确定并通过以太网给虚拟场景主机发送数据.整个系统以FPGA作为主控制器,配以传感器数据采集,内部FIFO存储,以太网高速传输,从而把定位系统参数实时传送到上位机中,具有传输速度快.实时性等优点,实现了虚拟现实高精度定位的功能.
所属分类:
其它
发布日期:2020-08-27
文件大小:112kb
提供者:
weixin_38684328
基于FPGA与DSP的雷达高速数据采集系统
激光雷达的发射波及回波信号经光电器件转换形成的电信号具有脉宽窄,幅度低,背景噪声大等特点,对其进行低速数据采集存在数据精度不高等问题。同时,A/D转换器与数字信号处理器直接连接会导致数据传输不及时,影响系统可靠性、实时性。针对激光雷达回拨信号,提出基于FPGA与DSP的高速数据采集系统,利用FPGA内部的异步FIFO和DCM实现A/D转换器与DSP的高速外部存储接口(EMIF)之间的数据传输。介绍了ADC外围电路、工作时序以及DSP的EMIF的设置参数,并对异步FIFO数据读写进行仿真,结合硬件
所属分类:
其它
发布日期:2020-10-23
文件大小:186kb
提供者:
weixin_38713099
基于FPGA+DSP的雷达高速数据采集系统的实现
激光雷达的发射波及回波信号经光电器件转换形成的电信号具有脉宽窄,幅度低,背景噪声大等特点,对其进行低速数据采集存在数据精度不高等问题。同时,A/D转换器与数字信号处理器直接连接会导致数据传输不及时,影响系统可靠性、实时性。针对激光雷达回拨信号,提出基于FPGA与DSP的高速数据采集系统,利用FPGA内部的异步FIFO和DCM实现A/D转换器与DSP的高速外部存储接口(EMIF)之间的数据传输。介绍了ADC外围电路、工作时序以及DSP的EMIF的设置参数,并对异步FIFO数据读写进行仿真,结合硬件
所属分类:
其它
发布日期:2020-10-23
文件大小:271kb
提供者:
weixin_38592643
电子测量中的多通道数据采集系统设计
摘要 介绍了一种基于FPGA+DSP的多路数据采集系统的设计方案,描述了系统的硬件设计方案和硬件电路,阐述了信息采集过程以及外围通讯接口及软件设计。通过Quartus II8.0及CCS 2进行系统仿真,证明了系统设计方案的可行性。 关键词 数据采集系统;FPGA;DSP;FIFO 在以往数据采集系统中,单片机、DSP常被选作主控制器,但随着FPGA性能的不断提高,具有时钟域高、内部延时小、速度快、全部逻辑南硬件完成等优点,因此在高速数据采集方面FPGA有着较大优势,但也存在难于实现
所属分类:
其它
发布日期:2020-10-21
文件大小:140kb
提供者:
weixin_38562085
通信与网络中的基于FPGA的虚拟现实定位系统设计(一)
摘 要:虚拟现实技术是目前计算机信息科学中的前沿学科,文中设计了一种以FPGA 为核心的数据采集处理系统.利用HMC5883L和ADXL345对虚拟场景中物体的方位和朝向进行确定并通过以太网给虚拟场景主机发送数据.整个系统以FPGA作为主控制器,配以传感器数据采集,内部FIFO存储,以太网高速传输,从而把定位系统参数实时传送到上位机中,具有传输速度快.实时性等优点,实现了虚拟现实高精度定位的功能. 1 引言 虚拟现实(Virtual Reality,VR)是目前计算机应用方面活跃的技
所属分类:
其它
发布日期:2020-10-20
文件大小:104kb
提供者:
weixin_38661100
EDA/PLD中的基于FPGA+DSP的雷达高速数据采集系统的实现
摘要:激光雷达的发射波及回波信号经光电器件转换形成的电信号具有脉宽窄,幅度低,背景噪声大等特点,对其进行低速数据采集存在数据精度不高等问题。同时,A/D转换器与数字信号处理器直接连接会导致数据传输不及时,影响系统可靠性、实时性。针对激光雷达回拨信号,提出基于FPGA与DSP的高速数据采集系统,利用FPGA内部的异步FIFO和DCM实现A/D转换器与DSP的高速外部存储接口(EMIF)之间的数据传输。介绍了ADC外围电路、工作时序以及DSP的EMIF的设置参数,并对异步FIFO数据读写进行仿真,结
所属分类:
其它
发布日期:2020-11-03
文件大小:270kb
提供者:
weixin_38684976
EDA/PLD中的基于FPGA内部的FIFO设计
在FPGA设计中,内部的FIFO设计是 个不可或缺的内容,其设计的质师会直接影响FPGA的逻辑容量和时序。在Xilinx中的某些高端器件是内置的FIFO控制器,在coregen中可以直接产生这的硬FIFO控制器, 强烈建议能够使用硬的HFO控制器的场合,直接的好处足节省逻辑资源和提高逻辑速度,对于绝大部分的HFO设计,推荐使用Xili coregm产生。这样可以保证功能正确,对于需要定制FIFO控制器的场合请小心。 下面将结合coregn来说明如何设计一个FIFO 产生FIFO时应使
所属分类:
其它
发布日期:2020-11-17
文件大小:564kb
提供者:
weixin_38742656
EDA/PLD中的利用FPGA实现异步FIFO设计
目前数据采集系统朝着高速和高精度的方向发展。随着FPGA的集成度和运行速度的提高,可以满足高速数据采集系统的需求。FPGA内部具有丰富的存储单元,易于实现各种存储器(如FIFO、双口RAM等);另外,基于查找表的逻辑单元可用于实现各种数字信号处理(如滤波等),以辅助DSP处理器做各种预处理。 TI公司推出的高性能数字信号处理芯片TMS320C6000系列,工作频率最高可达到1GHz,具有处理速度快、灵活、精确和可靠性高等优点,作为数据采集系统中的主处理器,可以满足实时性的要求。基于以上考
所属分类:
其它
发布日期:2020-12-07
文件大小:176kb
提供者:
weixin_38585666
EDA/PLD中的基于FPGA的UARTl6550的设计
1 引 言 UART(Universal Asynchronous Receiver/Transmitter,通用异步收发器)是用于控制CPU与串行设备通信的芯片,将由CPU传送过来的并行数据转换为输出的串行数据流。将系统外部来的串行数据转换为字节,供系统内部使用并行数据的器件使用。他可以在输出的串行数据流中加人奇偶校验位和启停标记,并对从外部接收的数据流进行奇偶校验以及删除启停标记。常见UART主要有INS8250,PC16450和PCI6550,其中16550发送和接收都带有16 B
所属分类:
其它
发布日期:2020-12-07
文件大小:112kb
提供者:
weixin_38731385
基于FPGA的UARTl6550的设计
1 引 言 UART(Universal Asynchronous Receiver/Transmitter,通用异步收发器)是用于控制CPU与串行设备通信的芯片,将由CPU传送过来的并行数据转换为输出的串行数据流。将系统外部来的串行数据转换为字节,供系统内部使用并行数据的器件使用。他可以在输出的串行数据流中加人奇偶校验位和启停标记,并对从外部接收的数据流进行奇偶校验以及删除启停标记。常见UART主要有INS8250,PC16450和PCI6550,其中16550发送和接收都带有16 B
所属分类:
其它
发布日期:2021-01-19
文件大小:125kb
提供者:
weixin_38680308
利用FPGA实现异步FIFO设计
目前数据采集系统朝着高速和高精度的方向发展。随着FPGA的集成度和运行速度的提高,可以满足高速数据采集系统的需求。FPGA内部具有丰富的存储单元,易于实现各种存储器(如FIFO、双口RAM等);另外,基于查找表的逻辑单元可用于实现各种数字信号处理(如滤波等),以辅助DSP处理器做各种预处理。 TI公司推出的高性能数字信号处理芯片TMS320C6000系列,工作频率可达到1GHz,具有处理速度快、灵活、和可靠性高等优点,作为数据采集系统中的主处理器,可以满足实时性的要求。基于以上考虑,北京
所属分类:
其它
发布日期:2021-01-19
文件大小:239kb
提供者:
weixin_38587509
基于FPGA内部的FIFO设计
在FPGA设计中,内部的FIFO设计是 个不可或缺的内容,其设计的质师会直接影响FPGA的逻辑容量和时序。在Xilinx中的某些高端器件是内置的FIFO控制器,在coregen中可以直接产生这的硬FIFO控制器, 强烈建议能够使用硬的HFO控制器的场合,直接的好处足节省逻辑资源和提高逻辑速度,对于绝大部分的HFO设计,推荐使用Xili coregm产生。这样可以保证功能正确,对于需要定制FIFO控制器的场合请小心。 下面将结合coregn来说明如何设计一个FIFO 产生FIFO时应使
所属分类:
其它
发布日期:2021-01-19
文件大小:888kb
提供者:
weixin_38513794
基于FPGA+DSP的雷达高速数据采集系统的实现
摘要:激光雷达的发射波及回波信号经光电器件转换形成的电信号具有脉宽窄,幅度低,背景噪声大等特点,对其进行低速数据采集存在数据精度不高等问题。同时,A/D转换器与数字信号处理器直接连接会导致数据传输不及时,影响系统可靠性、实时性。针对激光雷达回拨信号,提出基于FPGA与DSP的高速数据采集系统,利用FPGA内部的异步FIFO和DCM实现A/D转换器与DSP的高速外部存储接口(EMIF)之间的数据传输。介绍了ADC外围电路、工作时序以及DSP的EMIF的设置参数,并对异步FIFO数据读写进行仿真,结
所属分类:
其它
发布日期:2021-01-19
文件大小:316kb
提供者:
weixin_38554781
基于FPGA的虚拟现实定位系统设计(一)
摘 要:虚拟现实技术是目前计算机信息科学中的前沿学科,文中设计了一种以FPGA 为的数据采集处理系统.利用HMC5883L和ADXL345对虚拟场景中物体的方位和朝向进行确定并通过以太网给虚拟场景主机发送数据.整个系统以FPGA作为主控制器,配以传感器数据采集,内部FIFO存储,以太网高速传输,从而把定位系统参数实时传送到上位机中,具有传输速度快.实时性等优点,实现了虚拟现实高精度定位的功能. 1 引言 虚拟现实(Virtual Reality,VR)是目前计算机应用方面活跃的技术研
所属分类:
其它
发布日期:2021-01-19
文件大小:112kb
提供者:
weixin_38687505
«
1
2
»