点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 基于FPGA实现FIR数字滤波器的研究
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
基于FPGA的有限冲激响应数字滤波器的研究及实现
数字滤波作为数字信号处理技术的重要组成部分,广泛应用于诸如信号分离、恢复、整形等多种场合中,本文讨论的FIR滤波器因其具有严格的线性相位特性而得到广泛的应用。在工程实践中,往往要求信号处理具有实时性和灵活性,但目前常用的一些软件或硬件实现方法则难以同时达到两方面的要求。可编程逻辑器件是一种用户根据需要而自行构造逻辑功能的数字集成电路。本课题研究FIR的FPGA解决方案体现电子系统的微型化和单片化.
所属分类:
硬件开发
发布日期:2009-07-15
文件大小:1mb
提供者:
lllyyy805
基于FPGA实现FIR数字滤波器的研究
基于FPGA实现FIR数字滤波器的研究;基于FPGA实现FIR数字滤波器的研究;
所属分类:
硬件开发
发布日期:2009-07-21
文件大小:3mb
提供者:
yeyanbin
基于窗函数的FIR滤波器
基于窗函数的FIR滤波器在利用FPGA实现数字信号处理方面,分布式算法发挥着关键作用,与传统的乘积-积结构相比,具有并行处理的高效性特点。详细研究了基于FPGA、采用分布式算法实现FIR数字滤波器的原理和方法,并通过Xilinx ISE在Modelsim下进行了仿真
所属分类:
其它
发布日期:2009-11-24
文件大小:114kb
提供者:
zixing396515409
FIR数字滤波器分布式算法的原理及FPGA实现
在利用FPGA实现数字信号处理方面,分布式算法发挥着关键作用,与传统的乘积-积结构相比,具有并行处理的高效性特点。详细研究了基于FPGA、采用分布式算法实现FIR数字滤波器的原理和方法,并通过Xilinx ISE在Modelsim下进行了仿真。
所属分类:
其它
发布日期:2010-01-07
文件大小:582kb
提供者:
zxzbxd
FPGA数字信号处理实现原理及方法
本书全面而又系统地介绍了基于fpga实现数字信号处理的原理及方法。全书包括12章和11个实验,主要内容包括数字信号处理设计导论、fpga的硬件结构及运算功能、信号及其处理理论概述、cordic算法原理及实现、fir滤波器和iir滤波器的设计、其他常用数字滤波器的设计、重定时信号流图、数字通信信号处理原理及实现、自适应信号处理理论基础、基于fpga的自适应信号处理实现、信号同步原理及实现、基于acceldsp的数字信号处理的实现和实验部分。本书参考了大量最新的设计资料,内容新颖、理论和应用并重,
所属分类:
硬件开发
发布日期:2011-02-25
文件大小:3mb
提供者:
wuweigreat
基于FPGA实现FIR数字滤波器的研究
基于FPGA实现FIR数字滤波器的研究 基于FPGA实现FIR数字滤波器的研究
所属分类:
硬件开发
发布日期:2011-04-06
文件大小:2mb
提供者:
Augusdi
FIR数字滤波器分布式算法的原理及FPGA实现
在利用FPGA实现数字信号处理方面,分布式算法发挥着关键作用,与传统的乘积-积结构相比,具有并行处理的高效性特点。详细研究了基于FPGA、采用分布式算法实现FIR数字滤波器的原理和方法
所属分类:
硬件开发
发布日期:2011-11-29
文件大小:343kb
提供者:
dhb19888
基于FPGA和matlab的FIR滤波器设计
数字滤波器可分为IIR和FIR两类,本论文主要研究了基于FPGA和matlab的FIR数字滤波器的理论和算法的实现。
所属分类:
专业指导
发布日期:2012-09-10
文件大小:360byte
提供者:
meiqiujun2008
FIR数字滤波器的FPGA实现研究
基于FIR数字滤波器的FPGA实现研究。
所属分类:
硬件开发
发布日期:2014-12-02
文件大小:383kb
提供者:
luohuazhu0324
基于FPGA的FIR滤波器设计与实现
文章研究基于 FPGA、采用分布式算法实现 F IR滤波器的原理和方法 ,用 D SP B uilder设计了 一个 4阶 F IR滤波器 ,并用 Q uartusII进行硬件仿真 ,仿真结果表明设计 F IR滤波器的正确性 。 同时使用 IP Co re开发基于 FPGA 的 F IR数字滤波器 ,利用 现有 的 IP Co re在 FPGA器件上实现滤波器设计
所属分类:
电信
发布日期:2015-09-01
文件大小:1mb
提供者:
xiaohouye
VLSI数字信号处理-设计与实现
目 录 第一章绪论 1.1 引言 1.2本书各章内容简介 第二章计算机算术运算及其实现 2.1 引言 2.2算术运算的数的系统 2.2.1普通基数的数的系统 2.2.2带符号数字的数的系统 2.2.3定点数的表示法 2.2.4剩余数系统 2.3二进制加法器 2.3.1基本的加法/减法器 2.3.2多级进位存储加法器树 2.3.3流水线加法器 2.4二进制乘法器 2.4.1 Baugh-Wooley补码阵列乘法器的数学原理 2.4.2 8×8位Baugh-Wooley补码阵列乘法器的VHDL实
所属分类:
其它
发布日期:2009-02-20
文件大小:3mb
提供者:
luofei23
基于FPGA的32阶FIR滤波器设计.pdf
本文研究了一种采用FPGA实现32阶FIR数字滤波器硬件电路方案;讨论了窗函数的选择、滤波器的结构以及系数量化问题;研究了FIR滤波
所属分类:
其它
发布日期:2019-09-05
文件大小:335kb
提供者:
weixin_38743481
基于MATLAB的数字上变频器优化设计与仿真
充分利用性能日益完善的FPGA技术,应用软件无线电思想对数字上变频器进行系统构建,使用MATLAB软件对其中关键的平方根升余弦成形滤波器(RCF)、带外抑制FIR滤波器、半带滤波器(HB)、CIC滤波器进行设计和仿真,重点研究如何实现最优数字信道。
所属分类:
其它
发布日期:2020-06-02
文件大小:320kb
提供者:
weixin_38704835
优化FIR数字滤波器的FPGA实现
基于提高速度和减少面积的理念,对传统的FIR数字滤波器进行改良。考虑到FPGA的实现特点,研究并设计了采用Radix-2的Booth算法乘法器以及结合了CSA加法器和树型结构的快速加法器,并成功应用于FIR数字滤波器的设计中。滤波器的系数由Matlab设计产生。
所属分类:
其它
发布日期:2020-07-27
文件大小:84kb
提供者:
weixin_38682254
基于FPGA 的32阶FIR滤波器设计
研究了一种采用FPGA实现32阶FIR数字滤波器硬件电路方案;讨论了窗函数的选择、滤波器的结构以及系数量化问题;阐述了FIR滤波器的FPGA实现,各模块的设计以及如何优化硬件资源,提高运行速度等问题。实验结果表明了该方法的有效性。 随着软件无线电的发展,对于滤波器的处理速度要求越来越高。传统的FIR滤波器一般采用通用DSP处理器,但是DSP处理器采用的是串行运算,而FPGA是现场可编程阵列,可以实现专用集成电路,另外还可以采用纯并行结构及考虑流水线结构,因此在处理速度上可以明显高于DSP处理
所属分类:
其它
发布日期:2020-10-22
文件大小:849kb
提供者:
weixin_38662327
单片机与DSP中的FIR数字滤波器分布式算法的原理及FPGA实现
摘要:在利用FPGA实现数字信号处理方面,分布式算法发挥着关键作用,与传统的乘积-积结构相比,具有并行处理的高效性特点。详细研究了基于FPGA、采用分布式算法实现FIR数字滤波器的原理和方法,并通过Xilinx ISE在Modelsim下进行了仿真。 关键词:分布式算法 DALUT FPGA FIR数字滤波器正在迅速地代替传统的由R、L、C元件和运算放大器组成的模块滤波器并且日益成为DSP的一种主要处理环节。FPGA也在逐渐取代ASIC和PDSP,用作前端数字信号处理的运算(如:FIR滤波
所属分类:
其它
发布日期:2020-12-10
文件大小:69kb
提供者:
weixin_38732463
单片机与DSP中的基于FPGA的FIR滤波器的实现
摘 要: 提出了一种采用现场可编程门阵列器件FPGA并利用窗函数法实现线性FIR数字滤波器硬件电路的方案,并以一个十六阶低通FIR数字滤波器电路的实现为例说明了利用Xilinx公司XC4000系列芯片的设计过程。设计的电路通过软件程序进行了验证和硬件仿真,结果表明电路工作正确可靠,能满足设计要求。 关键词: FPGA FIR数字滤波器 窗函数 全加器 随着微电子技术的发展,采用现场可编程门阵列FPGA进行数字信号处理得到了飞速发展。由于FPGA具有现场可编程的特点,可以实现专用集成电路,因
所属分类:
其它
发布日期:2020-12-10
文件大小:83kb
提供者:
weixin_38560502