您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于FPGA的任意波形发生器&数字频率计设计

  2. 个人的电子综合设计实验,实现了基于FPGA的任意波形发生器&数字频率计。个人作品,使用时别忘了改了大名。做好用Word2007打开,其他会影响排版。
  3. 所属分类:硬件开发

    • 发布日期:2009-09-11
    • 文件大小:1mb
    • 提供者:wangzhibeiwei
  1. 基于FPGA的数字频率计设计

  2. 数字频率计的设计,本文主要讲述了如何实现数字频率计采用EDA技术用VHDL编程实现,包括源代码和实验结果截图,很详细
  3. 所属分类:硬件开发

  1. 基于FPGA数字频率计的实现

  2. 基于FPGA数字频率计的实现 对学习很有帮助
  3. 所属分类:硬件开发

    • 发布日期:2011-11-24
    • 文件大小:10kb
    • 提供者:linbai5
  1. 基于FPGA的4位数频率计设计

  2. 基于FEPGA的四位频率计,【摘要】: 在电子技术中,频率是最基本的参数之一,并且与许多电参量的测量方案、测量结果都有十分密切的关系,因此频率的测量就显得更为重要。测量频率的方法有多种,其中电子计数器测量频率具有精度高、使用方便、测量迅速,以及便于实现测量过程自动化等优点,是频率测量的重要手段之一。电子计数器测频有两种方式:一是直接测频法,即在一定闸门时间内测量被测信号的脉冲个数;二是间接测频法。如周期测频法。直接测频法适用于高频信号的频率测量,间接测频法适用于低频信号的频率测量。本文阐述了基
  3. 所属分类:项目管理

    • 发布日期:2012-06-04
    • 文件大小:240kb
    • 提供者:qqyu1122
  1. 基于EDA的数字频率计系统设计

  2. 基于EDA的数字频率计系统设计 摘 要:本课题设计了一种具有多种功能和多种测量精度的数字频率计系统,采用VHDL硬件描述语言编程,并用FPGA实现。本设计选择以FPGA集成芯片为核心器件,以触发器和计数器为核心,由信号输入、放大、整形、计数、数据处理和数据显示等功能模块组成。因此,本课题的研究结合了FPGA控制、七段数码管字符显示和波形的整形放大等相关知识。设计平台为Altera公司的Quartus II 8.0软件,采用Altera公司的Cyclone系列FPGA实现。 本文详细介绍了数字频
  3. 所属分类:嵌入式

    • 发布日期:2012-08-06
    • 文件大小:1mb
    • 提供者:liupingtoday
  1. 基于FPGA的数字频率计的设计与实现

  2. 基于FPGA的数字频率计的设计与实现pdf文档
  3. 所属分类:嵌入式

    • 发布日期:2012-10-31
    • 文件大小:329kb
    • 提供者:fjinqian
  1. 基于FPGA的8位数字频率计设计(VHDL)

  2. 基于FPGA的数字频率计,采用VHDL实现,通过8位数码管显示
  3. 所属分类:C/C++

    • 发布日期:2013-07-31
    • 文件大小:845kb
    • 提供者:zxs_12345
  1. Verilog数字频率计

  2. 提供基于FPGA数字频率计实现,让资源下载者清楚明了的知道如何实现及思路,可以快速实现相应功能!
  3. 所属分类:专业指导

    • 发布日期:2013-08-24
    • 文件大小:2mb
    • 提供者:u011805899
  1. 基于FPGA的数字频率计的设计与实现

  2. 介绍了一种运用FPGA开发软件Quartus Ⅱ设计的数字频率计。该数字频率计的1 Hz~1 MHz输入被测脉冲信号具有频率测量、周期测量、脉宽测量和占空比测量等多种用途,其测试结果由3只七段数码管稳定显示,测试量程可自动切换,测量误差小于等于0. 1%
  3. 所属分类:硬件开发

    • 发布日期:2008-11-27
    • 文件大小:327kb
    • 提供者:dongdong1061
  1. 基于FPGA数字频率计的设计

  2. 本文主要论述了利用FPGA进行测频计数,单片机实施控制多功能频率计的过程。该频率计利用等精度的设计方法,克服了基于传统测频原理的频率计的测量精度随被测信号频率的下降而下降的缺点。等精度的测量方法不但具有较高的测量精度,而且在整个频率区域保持恒定的测试精度。该频率计利用FPGA来实现频率,周期,脉宽和占空比的测量计数。利用单片机完成整个测量电路的测试控制,数据处理和显示输出。
  3. 所属分类:硬件开发

    • 发布日期:2008-11-30
    • 文件大小:831kb
    • 提供者:ab138594
  1. 基于FPGA的数字频率计的设计与实现

  2. 基于FPGA的数字频率计的设计与实现 基于FPGA的数字频率计的设计与实现
  3. 所属分类:硬件开发

    • 发布日期:2009-04-04
    • 文件大小:193kb
    • 提供者:ilsinging
  1. 数字频率计结题报告.doc

  2. 本项目以现场可编程逻辑门阵列FPGA为核心,基于等精度测量频率的原理,利用Verilog硬件描述语言设计实现了频率计内部功能模块。采用STC89C52单片机与FPGA通信,将得到的数据运算处理,利用液晶显示器LCD1602对测量的频率、占空比、时间间隔等实时显示,充分发挥FPGA的高速数据采集能力和单片机的高效计算与控制能力,使两者有机地结合起来。 系统硬件采用两通道进行输入,利用OPA847小信号放大、TLV3501比较整形,得到FPGA能够顺利读取的频率的信号。为减小高频测频信号的耦合干扰和
  3. 所属分类:C

    • 发布日期:2020-04-19
    • 文件大小:898kb
    • 提供者:qq_20321859
  1. 基于FPGA数字频率计的设计及应用.doc

  2. 基于FPGA数字频率计的设计与实现,有完整的仿真结果实验,板子介绍,功能介绍,功能实现等等。使用Verilog语言,对各项技术也有详细的介绍
  3. 所属分类:其它

    • 发布日期:2020-07-12
    • 文件大小:1mb
    • 提供者:qq_35083926
  1. 基于FPGA自适应数字频率计的设计与实现

  2. 绍一种以FPGA(Field Programmable Gate Array)为核心,基于硬件描述语言VHDL的数字频率计设计与实现。在介绍频率测量的原理和测量方法的基础上,针对所设计的频率计需简单易用的要求,采用FPGA和简单的外围电路使系统具有体积小、可靠性高、灵活性强及价格低廉等特点,同时还具有易于升级的特点。
  3. 所属分类:其它

    • 发布日期:2020-08-07
    • 文件大小:233kb
    • 提供者:weixin_38670983
  1. 基于FPGA自适应数字频率计的设计

  2. 本文介绍一种以FPGA为核心,基于硬件描述语言VHDL的数字频率计设计与实现。
  3. 所属分类:其它

    • 发布日期:2020-08-03
    • 文件大小:82kb
    • 提供者:weixin_38519060
  1. EDA/PLD中的基于高速串行BCD码除法的数字频率计的设计

  2. 摘要:介绍了在PPGA芯片上实现数字频率计的原理。对各种硬件除法进行了比较,提出了高速串行BCD码除法的硬件算法,并将其应用在频率计设计中。 关键词:频率测量 周期测量 FPGA VHDL 状态机数字频率计是计算机、通讯设备、音频视频等科研生产领域不可缺少的测量仪器。采用VDHL编程设计实现的数字频率计,除被测信号的整形部分、键输入部分和数码显示部分以外,其余全部在一片FPGA芯片上实现,整个系统非常精简,而且具有灵活的现场可更改性。在不更改硬件电路的基础上,对系统进行各种改进还可以进一步
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:89kb
    • 提供者:weixin_38702726
  1. EDA/PLD中的基于FPGA的等精度频率计的设计与实现

  2. 摘  要:利用等精度测量原理,通过FPGA运用VHDL编程设计一个数字式频率计,精度范围在DC~100 MHz,给出实现代码和仿真波形。设计具有较高的实用性和可靠性。     关键词:FPGA;等精度;频率计;VHDL      现场可编程门阵列FPGA(Field Programmable GateArray)属于ASIC产品,通过软件编程对目标器件的结构和工作方式进行重构,能随时对设计进行调整,具有集成度高、结构灵活、开发周期短、快速可靠性高等特点,数字设计在其中快速发展。     本
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:77kb
    • 提供者:weixin_38742954
  1. EDA/PLD中的基于FPGA的发电机组频率测量计的实现

  2. 摘 要:利用Verilog HDL 硬件描述语言自顶向下的设计方法和QuartusⅡ 软件,在复杂的可编程逻辑器件(FPGA, Field Programmable Gate Array)中实现了发电机组频率测量计的设计。该设计采用了光电隔离技术,提高了系统可靠性和稳定性。通过仿真,表明这种方法与传统方法设计的数字电子系统相比,便于频率测量范围的扩展,同时其可移植性强、可更改性好。 关键词: FPGA; 发电机组; 频率测量计; Verilog HDL     1 引言     在现代
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:243kb
    • 提供者:weixin_38576561
  1. 基于FPGA的数字频率计设计

  2. 随着电子技术的发展,快速准确获得各种电子信号的频率显得越来越重要。但传统的频率计大多采用单元电路或单片机进行设计,存在测频范围窄,测量精度低,操作复杂和功能单一等问题。此数字频率计主要由AGC模块、整形模块、FPGA处理及显示模块组成,利用时钟脉冲计数的方式,实现正弦波和矩形波信号的频率、矩形波信号的占空比和输入的两路同频周期矩形波信号时间间隔的测量功能。该数字频率计测频范围宽,测量精度高,操作简单,稳定可靠。
  3. 所属分类:其它

    • 发布日期:2021-01-27
    • 文件大小:703kb
    • 提供者:weixin_38501299
  1. 基于FPGA的发电机组频率测量计的实现

  2. 摘 要:利用Verilog HDL 硬件描述语言自顶向下的设计方法和QuartusⅡ 软件,在复杂的可编程逻辑器件(FPGA, Field Programmable Gate Array)中实现了发电机组频率测量计的设计。该设计采用了光电隔离技术,提高了系统可靠性和稳定性。通过仿真,表明这种方法与传统方法设计的数字电子系统相比,便于频率测量范围的扩展,同时其可移植性强、可更改性好。 关键词: FPGA; 发电机组; 频率测量计; Verilog HDL     1 引言     在现代
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:155kb
    • 提供者:weixin_38694355
« 12 3 »