点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 基于FPGA的∑-ΔD/A转换器的设计与实现
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
基于FPGA动态局部重配置技术的热电厂集中监控系统
项目创新点论述 ①分散处理、统一管理的控制理念。在现代的工业自控当中对大型工业流程的分散处理、统一管理成本较高,而且设备的工业级实时监测系统和视频监控系统都需要进行大量的处理,使得成本高,但集中调控性不强,而本系统通过对FPGA的区域配置,将上述功能集于一身;不仅成本低廉,体积较小,并且工业级效率也会优于现在主流产品;而且全方位、立体化的集中控制,更可以在异常出现时,通过应用FPGA动态局部重配置技术,第一时间做出反应,由于工业生产车间有很多工作人员不易于频繁到达的区域,本系统可以提供异常发生
所属分类:
硬件开发
发布日期:2009-12-01
文件大小:701440
提供者:
holycafe
EDA—EDA技术实用教程
综合 1.5 基于VHDL 的自顶向下设计方法 1.3 EDA 技术的优势 1.3 EDA 的发展趋势 【习题】 第 2 章 EDA 设计流程及其工具 2.1 设计流程 2.1.1 设计输入(原理图/HDL 文本编辑) 2.1.2 综合 2.1.3 适配 2.1.4 时序仿真与功能仿真 2.1.5 编程下载 2.1.6 硬件测试 2.2 ASIC 及其设计流程 2.2.1 ASIC 设计方法 2.2.2 一般ASIC 设计的流程 2.3 常用EDA 工具 2.3.1 设计输入编辑器 2.3.2
所属分类:
硬件开发
发布日期:2010-11-19
文件大小:8388608
提供者:
sundyqt
基于FPGA的DDS信号发生器
本文介绍了一种基于FPGA的DDS基本信号发生器的设计方法, 应用VHDL语言编程及QuartusII软件进行编译和波形仿真,用VHDL语言对DDS进行供能描述,方便在不同的实现方式下移植和修改参数,QuartusII软件提供了方便的编译和综合平台,大大缩短了DDS的设计和开发周期。DDS模型由相位累加器、波形存储器ROM查找表(LUT)、D/A 转换器(DAC)以及低通滤波器(LPF)构成。本设计基于DDS 原理和FPGA 技术按照顺序存储方式,把正弦波、三角波、方波、锯齿波四种波形的
所属分类:
硬件开发
发布日期:2013-08-23
文件大小:965632
提供者:
u011794628
基于FPGA+DSP的雷达高速数据采集系统的实现
激光雷达的发射波及回波信号经光电器件转换形成的电信号具有脉宽窄,幅度低,背景噪声大等特点,对其进行低速数据采集存在数据精度不高等问题。同时,A/D转换器与数字信号处理器直接连接会导致数据传输不及时,影响系统可靠性、实时性。针对激光雷达回拨信号,提出基于FPGA与DSP的高速数据采集系统,利用FPGA内部的异步FIFO和DCM实现A/D转换器与DSP的高速外部存储接口(EMIF)之间的数据传输。介绍了ADC外围电路、工作时序以及DSP的EMIF的设置参数,并对异步FIFO数据读写进行仿真,结合硬件
所属分类:
其它
发布日期:2020-08-08
文件大小:318464
提供者:
weixin_38706531
基于FPGA+DSP的雷达高速数据采集系统的实现
激光雷达的发射波及回波信号经光电器件转换形成的电信号具有脉宽窄,幅度低,背景噪声大等特点,对其进行低速数据采集存在数据精度不高等问题。同时,A/D转换器与数字信号处理器直接连接会导致数据传输不及时,影响系统可靠性、实时性。针对激光雷达回拨信号,提出基于FPGA与DSP的高速数据采集系统,利用FPGA内部的异步FIFO和DCM实现A/D转换器与DSP的高速外部存储接口(EMIF)之间的数据传输。介绍了ADC外围电路、工作时序以及DSP的EMIF的设置参数,并对异步FIFO数据读写进行仿真,结合硬件
所属分类:
其它
发布日期:2020-10-23
文件大小:277504
提供者:
weixin_38592643
EDA/PLD中的基于FPGA的电子设计竞赛电路板的设计与实现
摘要: 介绍了一种基于FPGA 的电子设计竞赛电路板, 该电路板由美国Altera 公司的Cyclone 系列FPGA EP1C6、单片机、高速A/ D 转换器和D/ A 转换器等芯片组成, 另外, 还预留了一定的扩展I/ O 接口, 根据设计需要可以扩展电路。该电路板不仅可以完成电子竞赛中涉及的数字示波器、频率计、DDS 信号发生器等设计题目, 而且还可以用于赛前培训。 0 引言 全国大学生电子设计竞赛至今已成功举办了八届, 参赛人数越来越多, 竞赛规模越来越大。大学生电子竞赛在培
所属分类:
其它
发布日期:2020-10-21
文件大小:128000
提供者:
weixin_38500090
基于FPGA的非对称同步FIFO设计
FIFO是一种常用于数据缓存的电路器件,可应用于包括高速数据采集、多处理器接口和通信中的高速缓冲等各种领域。然而在某些应用,例如在某数据采集和处理系统中,需要通过同步FIFO来连接8位A/D和16位数据总线的MCU,但是由于目前同步FIFO器件的输入与输出数据总线宽度相等,不能满足这种应用,因此通常采用输入与输出数据总线宽度均为8位的同步FIFO作为它们之间的数据缓冲,并对MCU数据总线的高8位采用软件进行屏蔽,或是在同步FIFO外围增加数据锁存器及逻辑控制器件的方法解决。为了提高效率和降低系统
所属分类:
其它
发布日期:2020-10-19
文件大小:68608
提供者:
weixin_38562026
基于FPGA的阵列信号数据采集系统
针对阵列信号数据采集系统设计要求具有幅相一致、速度快、大数据量的特点,设计了一种基于FPGA的阵列信号数据采集系统。该系统以同步采样A/D转换器为核心,配合基于FPGA的控制单元,完成128路阵列信号同步采样功能。同时采用88E1111作为网络PHY芯片,完成与上位机之间的千兆位UDP通信,实现大数据量高速传输功能。经测试,系统实现了对128路阵列信号的采集与传输,具有良好的幅度一致性、相位一致性以及快速、稳定的特点。
所属分类:
其它
发布日期:2020-10-16
文件大小:300032
提供者:
weixin_38734361
基于PXI的高速数字化仪模块
设计了一种基于PXI接口、双通道12位、采样速率250 Msps的高速数字化仪模块,给出该系统的工作原理、设计思想和实现方案,系统采用双通道A/D转换器进行采样,使用高性能FPGA器件进行通道控制、数据处理和接口设计,具有功能强大的前端调理电路,可以选择匹配阻抗和耦合方式、具有增益自动调整功能,满足大范围信号的测量要求。从硬件和软件两个方面对高速数据采集、传输和存储的关键问题进行了深入探讨。该数字化仪模块可方便的与其他PXI仪器组成测试系统,实现对信号的高速采样和长时间记录。
所属分类:
其它
发布日期:2020-10-26
文件大小:308224
提供者:
weixin_38750209
基于FPGA的∑-Δ D/A转换器的设计与实现
数模转换器可以将一个二进制数字量转换成与该数字量成正比的电压值,可应用于可编程电压源、波形发生器等。本文采用数字化技术,用FPGA实现了一个简单的一阶8位∑-Δ 型DAC,只占用几个CLB。FPGA的速度和柔性的输出结构非常适合该DAC的实现。
所属分类:
其它
发布日期:2020-10-24
文件大小:98304
提供者:
weixin_38697557
EDA/PLD中的基于FPGA+DSP的雷达高速数据采集系统的实现
摘要:激光雷达的发射波及回波信号经光电器件转换形成的电信号具有脉宽窄,幅度低,背景噪声大等特点,对其进行低速数据采集存在数据精度不高等问题。同时,A/D转换器与数字信号处理器直接连接会导致数据传输不及时,影响系统可靠性、实时性。针对激光雷达回拨信号,提出基于FPGA与DSP的高速数据采集系统,利用FPGA内部的异步FIFO和DCM实现A/D转换器与DSP的高速外部存储接口(EMIF)之间的数据传输。介绍了ADC外围电路、工作时序以及DSP的EMIF的设置参数,并对异步FIFO数据读写进行仿真,结
所属分类:
其它
发布日期:2020-11-03
文件大小:276480
提供者:
weixin_38684976
EDA/PLD中的基于FPGA的示波器图文显示系统的设计方案
0 引言 FPGA(Field Programmable Gate Array),即现场可编程门阵列是大规模可编程逻辑器件,可以取代现行所有的全部微机接口芯片,实现微机系统中的存储、地址译码等多种功能。利用 FPGA可以把多个微机系统的功能电路集成在一块芯片上。应用FPGA设计功能电路时,可以让人们的思路从传统的以单片机或DSP芯片为核心的系统集成型转向单一专用芯片型设计。传统的示波器虽然功能齐全,但是体积大、重量重、成本高、等一系列问题使应用受到了限制。有鉴于此,便携式数字存储采集器就应
所属分类:
其它
发布日期:2020-11-10
文件大小:280576
提供者:
weixin_38715048
EDA/PLD中的基于FPGA 的三相正弦DDS 的设计与实现
摘要:利用FPGA芯片及D/A转换器,采用直接数字频率合成(DDS)技术,设计并实现了相位、频率可控的三相正弦信号发生器。正弦调制波的产生采用查表法,仅将1/4周期的正弦波数据存入ROM中,减少了系统的硬件开销。经过仿真和电路测试,输出波形完全达到了技术要求,证明了设计的正确性和可行性。 1. 引言 直接数字频率合成器(DDS)技术,是根据相位的概念出发直接合成所需的波形的一种 新的频率合成原理,是一种把一系列数字形式的信号通过DAC转换成模拟形式信号合成技术。 具有频率切换速度快,
所属分类:
其它
发布日期:2020-11-09
文件大小:199680
提供者:
weixin_38530846
RFID技术中的基于SoC的AC97技术硬件设计作
引言 符合Audio Codec'97协议(简称AC'97,是由Intel公司提出的数字音频处理协议)的音频控制器不但广泛应用于个人电脑声卡,并且为个人信息终端设备的SOC(如Intel的PXA250)提供音频解决方案。本文设计的音频控制器可为DSP内核提供数字音频接口。全文在介绍音频控制器结构的同时,着重强调其与内核之间数据的协调传输,并给出基于FPGA实现SoC内核仿真环境对音频控制器进行功能测试的方法。音频控制器的结构和原理 AC'97系统由音频编解码器(Codec
所属分类:
其它
发布日期:2020-12-10
文件大小:93184
提供者:
weixin_38728624
RFID技术中的基于SoC的AC97技术硬件设计
引言 符合Audio Codec'97协议(简称AC'97,是由Intel公司提出的数字音频处理协议)的音频控制器不但广泛应用于个人电脑声卡,并且为个人信息终端设备的SOC(如Intel的PXA250)提供音频解决方案。本文设计的音频控制器可为DSP内核提供数字音频接口。全文在介绍音频控制器结构的同时,着重强调其与内核之间数据的协调传输,并给出基于FPGA实现SoC内核仿真环境对音频控制器进行功能测试的方法。音频控制器的结构和原理 AC'97系统由音频编解码器(Codec
所属分类:
其它
发布日期:2020-12-07
文件大小:193536
提供者:
weixin_38687968
基于FPGA的FBG温度传感器解调系统设计
提出一种针对光纤布拉格光栅(FBG)温度传感器的解调系统设计。基于直接数字合成器(DDS)原理,利用现场可编程门阵列(FPGA)构成可调法布里珀罗(F-P)滤波器的驱动电压,电压峰峰值可达10 V。提出利用FPGA控制多个模/数(A/D)转换器来流水线式读取数据构成采集模块,实现四通道检测。为增加解调的实时性,实现实时校准功能,摒弃常用的参考光纤,引入梳状滤波器。对FBG进行定标,并在30 ℃~100 ℃间对所设计的解调系统进行检测,利用电子温度计与光谱仪同时检测,比较两组数据来对设计的解调系统
所属分类:
其它
发布日期:2021-02-13
文件大小:2097152
提供者:
weixin_38747818
基于FPGA的示波器图文显示系统的设计方案
0 引言 FPGA(Field Programmable Gate Array),即现场可编程门阵列是大规模可编程逻辑器件,可以取代现行所有的全部微机接口芯片,实现微机系统中的存储、地址译码等多种功能。利用 FPGA可以把多个微机系统的功能电路集成在一块芯片上。应用FPGA设计功能电路时,可以让人们的思路从传统的以单片机或DSP芯片为的系统集成型转向单一专用芯片型设计。传统的示波器虽然功能齐全,但是体积大、重量重、成本高、等一系列问题使应用受到了限制。有鉴于此,便携式数字存储采集器就应运而
所属分类:
其它
发布日期:2021-01-19
文件大小:384000
提供者:
weixin_38551187
基于FPGA 的三相正弦DDS 的设计与实现
摘要:利用FPGA芯片及D/A转换器,采用直接数字频率合成(DDS)技术,设计并实现了相位、频率可控的三相正弦信号发生器。正弦调制波的产生采用查表法,仅将1/4周期的正弦波数据存入ROM中,减少了系统的硬件开销。经过仿真和电路测试,输出波形完全达到了技术要求,证明了设计的正确性和可行性。 1. 引言 直接数字频率合成器(DDS)技术,是根据相位的概念出发直接合成所需的波形的一种 新的频率合成原理,是一种把一系列数字形式的信号通过DAC转换成模拟形式信号合成技术。 具有频率切换速度快,
所属分类:
其它
发布日期:2021-01-19
文件大小:253952
提供者:
weixin_38743084
基于FPGA的电子设计竞赛电路板的设计与实现
摘要: 介绍了一种基于FPGA 的电子设计竞赛电路板, 该电路板由美国Altera 公司的Cyclone 系列FPGA EP1C6、单片机、高速A/ D 转换器和D/ A 转换器等芯片组成, 另外, 还预留了一定的扩展I/ O 接口, 根据设计需要可以扩展电路。该电路板不仅可以完成电子竞赛中涉及的数字示波器、频率计、DDS 信号发生器等设计题目, 而且还可以用于赛前培训。 0 引言 全国大学生电子设计竞赛至今已成功举办了八届, 参赛人数越来越多, 竞赛规模越来越大。大学生电子竞赛在培
所属分类:
其它
发布日期:2021-01-19
文件大小:133120
提供者:
weixin_38635682
基于FPGA的直接数字合成信号源设计
以高级语言描述、系统级仿真和综合技术为特征的第三代EDA工具为依托,以给被测电路提供一个性能较好的信号为目的,提出了基于现场可编程门阵列(FPGA)的直接数字合成(DDS)信号源。该信号源采用直接数字频率合成技术,从"相位"的概念出发进行频率合成。主控芯片采用CycloneII EP2C5T144C8N,实现整个电路的控制。波形的发生采用查表的方式,通过与单片机进行简单的并行通信,完成外部输入数据与芯片内部控制字的转换,以D/A转换器为核心构成波形重构电路。该信号源可以对产生的信号进行频率调节、
所属分类:
其它
发布日期:2021-01-13
文件大小:607232
提供者:
weixin_38669832
«
1
2
3
»