您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于FPGA_CPLD的通用异步通信接口UART的设计

  2.  UART(通用异步接收发送设备)是一种短距离串行传输接口。在数字通信和控制系统中得到广泛应用。 FPGA/CPLD是大规模集成电路技术发展的产物,是一种半定制的集成电路。结合计算机软件技术(EDA 技术)可以快速、方便地构建数字系统。本文介绍一种采用可编程逻辑器件 FPGA/CPLD实现UART的方 法,将UART的核心功能集成到 FPGA/CPLD上,本设计包含UART的发送模块、接收模块和波特率发生 器,所有功能的实现全部采用VHDL硬件描述语言来进行描述。设计、综合、仿真在QUARTU
  3. 所属分类:硬件开发

    • 发布日期:2010-08-16
    • 文件大小:568kb
    • 提供者:qq852043265
  1. FPGA嵌入式项目开发实战(8,20章)与光盘代码

  2. FPGA嵌入式项目开发实战(8,20章)与光盘代码 FPGA嵌入式项目开发实战 从实用的角度出发,通过大量工程实例,详细介绍了FPGA项目程序设计的方法与技巧。全书共分为4篇25章,第1篇为FPGA基础知识篇,简要介绍了FPGA硬件结构、VHDL语言编程基础,以及FPGA常用开发工具等;第2篇为FPGA 数字系统程序实例,通过矩阵键盘扫描接口设计、PS/2键盘接口设计、点阵发光管扫描接口设计、VGA彩条信号发生器、6层电梯控制器、两种分频器设计、波形信号发生器的设计、交通灯控制的设计、常见的两
  3. 所属分类:硬件开发

    • 发布日期:2011-12-21
    • 文件大小:46mb
    • 提供者:xiaojj2005
  1. ARM嵌入式系统开发典型模块(高清完整版)

  2. 第1部分 硬件典型模块 第1章 基于ARM的最小系统模块 3 1.1 嵌入式系统简介 3 1.1.1 嵌入式系统的概念 3 1.1.2 嵌入式系统的结构 3 1.1.3 嵌入式系统的特点 5 1.1.4 嵌入式系统的发展趋势 6 1.2 最小系统结构及框图 7 1.3 最小系统的电源设计 8 1.4 最小系统的时钟系统设计 14 1.5 最小系统的复位系统设计 17 1.6 最小系统的存储器系统设计 20 1.7 最小系统的软件设计 24 1.7.1 ARM嵌入式操作系统简介及选择 24 1.
  3. 所属分类:硬件开发

    • 发布日期:2014-10-25
    • 文件大小:8mb
    • 提供者:jsntghf
  1. 基于FPGA的串口通信设计.rar

  2. 为了适应全数字自动化控制更加广泛应用,采用FPGA对UART进行多模块的系统设计的方法,是串口通信的集成度更高。对UART系统结构进行了多模块的分解。UART(通用异步收发器)是一种应用广泛的短距离串行传输接口,常用于短距离、低速、低成本的通信中。本文采用了Verilog语言设计了一个UART发送模块和接收模块,从而实现FPGA和PC机的异步串行通信。
  3. 所属分类:其它

    • 发布日期:2019-05-31
    • 文件大小:3mb
    • 提供者:mx1412xm
  1. FPGA自学笔记——设计与验证VIP版.pdf

  2. 开始有计划写这本书的时候, Altera 还叫 Altera, 还没有加入 Intel 的大家庭, Xilinx 的 ZYNQ 也才刚刚开始有人探索, Altera 大学计划第一次将亚洲创新大赛由传统的 SOPC 大赛 换成了 SOC 大赛,软核变硬核,性能翻几番。 那个时候,能出一本认认真真讲 FPGA 设计的 书, 会得到非常高的评价。 而我,则由于工作变动, 中间拖沓了半年,当半年后再来准备动 笔时,才恍然领悟到, Altera 即将成为 Intel 的可编程事业部, 基于嵌入式硬核的 S
  3. 所属分类:硬件开发

    • 发布日期:2019-09-03
    • 文件大小:16mb
    • 提供者:qq_30307853
  1. 基于FPGA的微流控芯片电泳控制系统设计

  2. 设计一套基于FPGA的微流控芯片的电泳控制系统。该系统采用具有大量控制端口的FPGA作为系统的控制芯片,同时为了节约控制端口,选取串行控制的A/D与D/A芯片;采用USB2.0高速传输接口与上位机通信,满足了实施控制与数据上传的要求
  3. 所属分类:其它

    • 发布日期:2020-07-23
    • 文件大小:84kb
    • 提供者:weixin_38724663
  1. 基于FPGA的ARM并行总线设计与仿真分析

  2. 在数字系统的设计中,FPGA+ARM的系统架构得到了越来越广泛的应用,FPGA主要实现高速数据的处理;ARM主要实现系统的流程控制。人机交互。外部通信以及FPGA控制等功能。I2C、SPI等串行总线接口只能实现FPGA和ARM之间的低速通信; 当传输的数据量较大。要求高速传输时,就需要用并行总线来进行两者之间的高速数据传输。
  3. 所属分类:其它

    • 发布日期:2020-08-31
    • 文件大小:142kb
    • 提供者:weixin_38717870
  1. 基于FPGA的串行通信控制系统的设计

  2. 在Altera Cyclone II平台上采用“自顶向下”的模块化设计思想及VHDL硬件描述语言,设计了串行通信控制系统。在Quartus II软件上编译、仿真后下载到FPGA芯片EP2C5Q208上,进行在线编程调试,实现了串行通信控制功能。基于FPGA的系统设计调试维护方便、可靠性高,而且设计具有灵活性,可以方便地进行扩展和移植。
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:248kb
    • 提供者:weixin_38523728
  1. 通信与网络中的基于FPGA实现异步串行通信

  2. 摘要:为了适应全数字化自动控制更加广泛的应用,采用现场可编程门阵列(FPGA)对异步串行通信控制器(UART)进行多模块的系统设计的方法,使串口通信的集成度更高。   对UART系统结构进行了模块化分解,可分为三个模块:FPGA波特率发生器控制模块、FPGA数据发送模块及数据接收模块。采用Verilog语言描述硬件功能,利用Xilinx公司的FPGA芯片,在Xilinx ISE Design Suite 13.4环境下进行设计、编译、综合、下载。采用第三方仿真工具ModelSim进行模拟仿真。
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:256kb
    • 提供者:weixin_38740397
  1. 基于FPGA的多通道SSI通信控制器设计

  2. 采用VHDL硬件描述语言,以Xilinx公司的FPGA为设计平台,设计实现了以开源软核MC8051为核心的控制单元,控制4路SSI协议模块的SoPC架构的通信控制器,并对通信控制器进行了功能仿真与验证。该控制器可灵活进行IP核模块扩展,并可作为外围处理机与TI公司TMS320C6000系列DSP进行互连通信,将慢速串行通信任务进行分离,从而减轻DSP的负担,提高系统的整体性能。
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:377kb
    • 提供者:weixin_38732924
  1. 基于FPGA的RCN226绝对式编码器通信接口设计

  2. 光电码盘是一种基本的位置、速度检测反馈单元,非常广泛地应用于变频器、直流伺服、交流伺服等系统的闭环控制中。为了减小体积,绝对式编码器一般采用串行通信方式输出绝对编码,针对伺服电机控制等高端场合,为了满足快速的电流环、速度环、位置环的控制需要,编码输出的速度又应该非常快,这些不利因素都对绝对式编码的接收增加了难度。
  3. 所属分类:其它

    • 发布日期:2020-10-18
    • 文件大小:202kb
    • 提供者:weixin_38633083
  1. 基于FPGA的IRIG-B编码器实现

  2. 我国靶场测量、工业控制、电力系统测量与保护、计算、通信、气象等测试设备均采用国际标准IRIG-B格式的时间码(简称B码)作为时间同步标准。B码是一种串行的时间格式.分为直流码(DC码)和交流码(AC码)两种,其格式和码元定时在文献中有详细描述。本文介绍一种基于FPGA并执行IRIG-B标准的AC/DC编码技术,与基于MCU或者DSP和数字逻辑电路实现的编码方法相比,该技术可以大大降低系统的设计难度,降低成本,提高B码的精确性和系统灵活性。
  3. 所属分类:其它

    • 发布日期:2020-10-24
    • 文件大小:385kb
    • 提供者:weixin_38569219
  1. 基于FPGA的绝对式编码器通信接口设计

  2. 0引言光电码盘是一种基本的位置、速度检测反馈单元,非常广泛地应用于变频器、直流伺服、交流伺服等系统的闭环控制中。为了减小体积,绝对式编码器一般采用串行通信方式输出绝对编码,针对伺服电机控制等高端场合,为了满足快速的电流环、速度环、位置环的控制需要,编码输出的速度又应该非常快,这些不利因素都对绝对式编码的接收增加了难度。绝对式编码器厂家大多为其编码器配套了接收芯片,实现串行编码到并行编码的转换,便于控制器的读取操作。但是此类芯片通常价格比较昂贵,大约占绝对式编码器价格的四分之一。目前国内外高端交流
  3. 所属分类:其它

    • 发布日期:2020-10-24
    • 文件大小:281kb
    • 提供者:weixin_38721405
  1. EDA/PLD中的基于FPGA的BiSS协议光电编码器通信模块设计

  2. 引言   位置编码器是工业自动控制中重要的反馈环节执行元件。位置编码器按工作方式分为绝对式和增量式两种。绝对位置式编码器的数据输出一般采用串行通信的方式[1]。位置编码器的通信速度,在一定程度上影响闭环系统的时间常数。德国IC-Haus公司提出的BiSS(Bidirectional Synchronous Serial)协议是一种新型的可自由使用的开放式同步串行通信协议[2],使用该协议通信波特率可以达到10Mbps,达到RS422接口总线的波特率上限[3],是其它一些同类常用串行通信协议(如
  3. 所属分类:其它

    • 发布日期:2020-11-11
    • 文件大小:248kb
    • 提供者:weixin_38702844
  1. EDA/PLD中的基于FPGA的IRIG-B编码器的设计

  2. 我国靶场测量、工业控制、电力系统测量与保护、计算、通信、气象等测试设备均采用国际标准IRIG-B格式的时间码(简称B码)作为时间同步标准。B码是一种串行的时间格式,分为直流码(DC码)和交流码(AC码)两种,其格式和码元定时在文献[1]中有详细描述。本文介绍一种基于FPGA并执行IRIG-B标准的AC/DC编码技术,与基于MCU或者DSP和数字逻辑电路实现的编码方法相比,该技术可以大大降低系统的设计难度,降低成本,提高B码的精确性和系统灵活性。   在此,组合GPS引擎和FPGA,得到B码的编
  3. 所属分类:其它

    • 发布日期:2020-11-07
    • 文件大小:296kb
    • 提供者:weixin_38688969
  1. 医疗电子中的X光安检机控制信号时钟提取的设计与实现

  2. O 引言   在安检机系统中,安检机的主设备与控制台的双向通信具有非对称性,由主设备X射线端采样得到的大量数据通过高速通道传送至PC控制台进行处理。然而由控制台传送给安检机的控制信号,因数据量较小,仅需低速通道进行传输即可,并且在安检主设备端对于高速数据的处理是基于FPGA平台实现的,若同时采用单片FPGA对接收控制信号进行处理,一方面可减少硬件电路的设计负担,另一方面也降低了设备成本。但与此同时,若该系统采用传统串行通信方式,则在处理高速数据的FPGA电路单元中引入低速时钟线,不仅容易受到电
  3. 所属分类:其它

    • 发布日期:2020-11-06
    • 文件大小:358kb
    • 提供者:weixin_38721691
  1. EDA/PLD中的基于FPGA的UARTl6550的设计

  2. 1 引 言   UART(Universal Asynchronous Receiver/Transmitter,通用异步收发器)是用于控制CPU与串行设备通信的芯片,将由CPU传送过来的并行数据转换为输出的串行数据流。将系统外部来的串行数据转换为字节,供系统内部使用并行数据的器件使用。他可以在输出的串行数据流中加人奇偶校验位和启停标记,并对从外部接收的数据流进行奇偶校验以及删除启停标记。常见UART主要有INS8250,PC16450和PCI6550,其中16550发送和接收都带有16 B
  3. 所属分类:其它

    • 发布日期:2020-12-07
    • 文件大小:112kb
    • 提供者:weixin_38731385
  1. 基于FPGA的UARTl6550的设计

  2. 1 引 言   UART(Universal Asynchronous Receiver/Transmitter,通用异步收发器)是用于控制CPU与串行设备通信的芯片,将由CPU传送过来的并行数据转换为输出的串行数据流。将系统外部来的串行数据转换为字节,供系统内部使用并行数据的器件使用。他可以在输出的串行数据流中加人奇偶校验位和启停标记,并对从外部接收的数据流进行奇偶校验以及删除启停标记。常见UART主要有INS8250,PC16450和PCI6550,其中16550发送和接收都带有16 B
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:125kb
    • 提供者:weixin_38680308
  1. 基于FPGA的BiSS协议光电编码器通信模块设计

  2. 引言   位置编码器是工业自动控制中重要的反馈环节执行元件。位置编码器按工作方式分为式和增量式两种。位置式编码器的数据输出一般采用串行通信的方式[1]。位置编码器的通信速度,在一定程度上影响闭环系统的时间常数。德国IC-Haus公司提出的BiSS(Bidirectional Synchronous Serial)协议是一种新型的可自由使用的开放式同步串行通信协议[2],使用该协议通信波特率可以达到10Mbps,达到RS422接口总线的波特率上限[3],是其它一些同类常用串行通信协议(如SSI,
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:326kb
    • 提供者:weixin_38715721
  1. 基于FPGA的IRIG-B编码器的设计

  2. 我国靶场测量、工业控制、电力系统测量与保护、计算、通信、气象等测试设备均采用国际标准IRIG-B格式的时间码(简称B码)作为时间同步标准。B码是一种串行的时间格式,分为直流码(DC码)和交流码(AC码)两种,其格式和码元定时在文献[1]中有详细描述。本文介绍一种基于FPGA并执行IRIG-B标准的AC/DC编码技术,与基于MCU或者DSP和数字逻辑电路实现的编码方法相比,该技术可以大大降低系统的设计难度,降低成本,提高B码的性和系统灵活性。   在此,组合GPS引擎和FPGA,得到B码的编码输
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:391kb
    • 提供者:weixin_38689922
« 12 3 »