您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于FPGA 的10M100M 以太网控制器的设计

  2. 介绍了一种10M/ 100M 以太网控制器的实现方法,该控制器以FIFO 作为帧缓存,通 过程序设计实现10M/ 100M 自适应,设计中采用WS 接口,提高了设计的灵活行,可以实现与其他 SOC 的互连[1 ] ,该设计采用VerilogHDL 硬件描述语言编程,基于ISE 开发环境,在Xilinx 公司的 Spartan2 Ⅲ系列FPGA XC3S1000242FT256C 上实现。
  3. 所属分类:硬件开发

    • 发布日期:2011-11-26
    • 文件大小:310kb
    • 提供者:linsz022
  1. 基于FPGA的以太网MAC控制器的设计与实现

  2. 基于FPGA的以太网MAC控制器的设计与实现
  3. 所属分类:其它

    • 发布日期:2012-02-20
    • 文件大小:709kb
    • 提供者:du520xi
  1. Altera Enthernet开发资料

  2. 2410平台上dm9000a网卡驱动分析.doc dm9000a网卡驱动.doc 没有经过修改的代码dm9000a.rar 32位软核处理器NIOSII的以太网接口设计与实现.caj ALTERA DE2开发板一个网络芯片DM9000A的应用范例// DE2_Web_Server DE2板子附带的DM9000A网络IP CORE// DM9000A Design and Implementation of the lwIP TCP_IP Stack.pdf DM9000A Applicatio
  3. 所属分类:硬件开发

    • 发布日期:2013-07-26
    • 文件大小:29mb
    • 提供者:originator
  1. Altera Enthernet DM9000开发资料

  2. 2410平台上dm9000a网卡驱动分析// 2410平台上dm9000a网卡驱动分析.doc dm9000a网卡驱动.doc 没有经过修改的代码dm9000a.rar 32位软核处理器NIOSII的以太网接口设计与实现.caj ALTERA DE2开发板一个网络芯片DM9000A的应用范例// DE2_Web_Server DE2板子附带的DM9000A网络IP CORE// DM9000A Design and Implementation of the lwIP
  3. 所属分类:硬件开发

    • 发布日期:2013-07-26
    • 文件大小:29mb
    • 提供者:originator
  1. 嵌入式系统/ARM技术中的EthernetPON系统核心MAC控制器的设计与实现

  2. 摘要:本文提出了一种EPON系统核心MAC控制器的设计方案,融合FPGA技术与嵌入式系统实现了EPON的点对多点MAC接入功能.帧校验、加密、分类及仲裁等控制部分用FPGA完成,涉及复杂算法的注册与动态带宽分配利用嵌入式Linux平台实现.对MAC控制器设计中的关键技术点进行了全面阐述,提出了一种基于滑动窗机制的动态带宽分配方案以改善网络QoS性能.系统仿真结果表明,该设计方案可以采用低成本的FPGA来实现,为开发MAC控制器专用芯片提供了实用参考.   关键词:以太网无源光网络;媒体接入控制;
  3. 所属分类:其它

    • 发布日期:2020-12-05
    • 文件大小:412kb
    • 提供者:weixin_38709379
  1. EPON系统MAC控制器的设计与实现

  2. 摘要:本文提出了一种EPON系统核心MAC控制器的设计方案,融合FPGA技术与嵌入式系统实现了EPON的点对多点MAC接入功能.帧校验、加密、分类及仲裁等控制部分用FPGA完成,涉及复杂算法的注册与动态带宽分配利用嵌入式Linux平台实现.对MAC控制器设计中的关键技术点进行了全面阐述,提出了一种基于滑动窗机制的动态带宽分配方案以改善网络QoS性能.系统仿真结果表明,该设计方案可以采用低成本的FPGA来实现,为开发MAC控制器专用芯片提供了实用参考.关键词:以太网无源光网络;媒体接入控制;嵌入式
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:456kb
    • 提供者:weixin_38596485
  1. 基于FPGA的以太网MAC控制器的设计与实现

  2. 介绍了基于FPGA的以太网MAC控制器的设计,主要实现了半双工模式下CSMA/CD协议、全双工模式下Pause帧的收发,以及对物理层芯片中寄存器的读写访问。设计采用Verilog硬件描述语,按照自顶向下的设计流程描述了以太网的主要功能模块,该控制器通过Modelsim进行了仿真并进行了FPGA板级验证,验证其能够满足802.3标准的要求。
  3. 所属分类:其它

    • 发布日期:2021-01-31
    • 文件大小:864kb
    • 提供者:weixin_38711149
  1. 应用于电力监测系统的千兆以太网设计与实现

  2. 电网监测系统中,要求能实时传输监测数据,以确保线路的安全。针对此应用场景,本文设计了基于FPGA的千兆以太网链路传输系统。对比TCP和UDP两种传输协议,选用实时性更高的UDP协议。实现了完备的UDP/IP协议、ARP协议和千兆MAC控制器。UDP/IP协议实现了对高速ADC采样数据的UDP/IP封装与解封,ARP协议解决了IP地址与MAC地址映射的问题,有利于检测系统的大规模级联。MAC控制器完成了以太网帧格式的封装与解封。基于Intel的10m50daf484c6ges器件进行了传输系统的设
  3. 所属分类:其它

  1. 基于FPGA的千兆以太网交换机的设计与实现

  2. 针对目前流行的高性能无线路由器以及家庭网关等应用场景,设计了基于FPGA的千兆以太网交换机。采用自顶向下的设计方法,通过MAC控制器、交换控制模块、学习查找模块以及共享缓存空间这4个模块实现系统功能。实现了5个符合IEEE 802.3标准的端口无阻塞线速转发数据帧且支持VLAN功能和QoS功能。搭建了仿真平台和硬件验证平台对设计进行了全面验证。仿真结果和硬件验证结果都表明设计能够正确实现以上功能。
  3. 所属分类:其它