您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于DSP Bulider 脑电信号小波处理

  2. 利用信号的小波包分解高分辨率的时频关系.在滤波部分选取因果滤波器对脑电信号进行实时滤波。在DSP Builder平台上,结合Mallat算法和模块化设计原则,设计出基于FPGA的流水线结构小波变换系统,这种自上而下的高度模块化设计方法使得系统的升级改动相当方便,将这种基于FPGA的小波变换系统设计应用于脑电信号的实时滤波,是今后的研究方向。
  3. 所属分类:硬件开发

    • 发布日期:2010-07-23
    • 文件大小:201kb
    • 提供者:aaaaaaaa132
  1. 基于FPGA的低延迟实时脉冲压缩处理方法.docx

  2. FPGA中的FFT核可以用来实现频域算法中所需的FFT和IFFT,其点数是相对固定的,经过FFT(IFFT)处理的延时也是相对固定的,受制于FFT(IFFT)的运算点数,常规算法需要舍弃一段雷达探测距离,同时大点数的FFT(IFFT)运算有很大的处理延时;一般雷达回波信号的长度远远大于发射的脉冲信号长度,基于等效快速卷积的频域算法的优势难以表现,对距离接收窗内的回波进行分段,再通过重叠相加法实现完整回波的脉冲压缩可以通过小点数的脉冲压缩来实现全点数的脉冲压缩;
  3. 所属分类:硬件开发

    • 发布日期:2020-06-16
    • 文件大小:294kb
    • 提供者:u012723786
  1. 基于FPGA的信号小波实时处理方法

  2. 根据小波去噪的原理及特点,提出了用FPGA实现小波实时信号处理的方法。实验结果证明采用FPGA实现小波信号处理能在低信噪比的情况下有效去除噪声,同时能够满足信号处理系统的实时性要求。
  3. 所属分类:其它

    • 发布日期:2020-07-27
    • 文件大小:77kb
    • 提供者:weixin_38672731
  1. 一种高性能离散小波变换设计

  2. 基于提升格式的离散小波变换比传统的基于卷积的运算量少,易于VLSI实现。本文提出了一种基于提升格式,高效实时实现JPEG2000中9/7双正交离散小波变换滤波器的VLSI结构设计方法。该方法所设计的结构,在保证同样的精度下,减少了运算量,整体运算速度高,硬件花费少,存储需求低,硬件利用率达到100%。本文用Verilog HDL对系统进行硬件描述,并选用Xilinx公司的XCV50e-cs144-8器件在ISE4.1环境下实现了综合。   在数字信号处理领域,小波变换无论在理论研究还是工程应用方
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:50kb
    • 提供者:weixin_38746574
  1. 基于FPGA的信号小波实时处理方法

  2. 根据小波去噪的原理及特点,提出了用 FPGA实现小波实时信号处理的方法。实验结果证明采用FPGA实现小波信号处理能在低信噪比的情况下有效去除噪声,同时能够满足信号处理系统的实时性要求。
  3. 所属分类:其它

    • 发布日期:2020-10-24
    • 文件大小:222kb
    • 提供者:weixin_38567962
  1. 基于DSP+FPGA的便携数字存储示波表设计

  2. 摘要:本文提出了一种基于DSP+FPGA的嵌入式便携数字存储示波表的设计方案,充分利用微控制器技术和ASIC技术实现了嵌入式实时处理,很好地达到了体积小、重量轻、功能强、可靠性高的要求。 关键字:便携式数字存储示波表,数字信号处理器,现场可编程门阵列,嵌入式设计 1. 引言 随着大规模集成电路技术、信号分析与处理技术及嵌入式微处理器软硬件技术的迅速发展,现代电子测量技术与仪器领域也在不断探讨新的仪器结构和新的测试理论及方法。集数字存储示波器、数字万用表、频率计三者功能于一体的便携式数字存
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:98kb
    • 提供者:weixin_38663701